當(dāng)熱插拔控制電路的輸出發(fā)生短路時(shí),會(huì)觸發(fā)內(nèi)部斷路器功能并斷開電路。但在內(nèi)部斷路器做出反應(yīng)之前,剛開始的短路電流可能達(dá)到數(shù)百安培。通常熱插拔控制器斷路器的延遲時(shí)間是200ns至400ns,再加上柵極下拉電流有限,柵極關(guān)閉時(shí)間可能需要10μs至50μs。在此期間,會(huì)產(chǎn)生較大的短路電流。
2019-03-18 14:11:00
26 本文重點(diǎn)而又全面地介紹了三種將dv/dt從45V/ns降至5V/ns而不帶來過長(zhǎng)開/關(guān)延遲時(shí)間的方法:使用外部柵漏電容器、對(duì)器件增加RC緩沖電路,以及使用JFET直接驅(qū)動(dòng)。在每種情況下,都是
2021-01-05 16:10:32
2844 ![](https://file.elecfans.com/web1/M00/D8/A6/o4YBAF_0Hf6ABlDZAAJu7Q0UPL8125.png)
20個(gè)常用模擬電路分享
2023-09-08 10:26:55
2886 ![](https://file1.elecfans.com/web2/M00/A3/89/wKgaomT6hteACR5CAAAREywGOXg331.jpg)
100歐姆 1K,10K三檔量程怎么自動(dòng)換擋的電路圖
2011-08-31 12:27:35
200Smart模擬量變頻器控制應(yīng)用一、變頻器控制1.開關(guān)量多段速2.模擬量控制PLC輸出0-10V或者0-20mA控制變頻器的頻率為0-50HZ給PLC0-27648,PLC會(huì)輸出標(biāo)準(zhǔn)模擬
2021-07-02 08:08:12
200NS - Standard Recovery Diodes (Stud and Flat Base Type) - Naina Semiconductor ltd.
2022-11-04 17:22:44
20個(gè)模擬電路,
2011-11-28 02:45:28
20個(gè)經(jīng)典模擬電路 介紹的都是基本電路 很值得小白去學(xué)習(xí)?。?!
2016-06-29 10:46:16
20個(gè)經(jīng)典模擬電路, 你必須會(huì)的哦.
2013-06-09 10:57:24
正向壓降(VSD)為1.5V,反向恢復(fù)時(shí)間(trr)為158NS。 20N20參數(shù)描述型號(hào):20N20封裝:TO-220F特性:低功耗場(chǎng)效應(yīng)管電性參數(shù):20A 200V連續(xù)二極管正向電流
2021-12-02 16:32:11
針對(duì)模擬電路中存在的非線性問題,提出一種以模擬電路分形特征為輸入量的故障診斷方法。通過對(duì)多測(cè)試分量數(shù)據(jù)進(jìn)行分形特征提取,輸入神經(jīng)網(wǎng)絡(luò)建立信息融合中心融合處理各分形特征量,利用多源性互補(bǔ)信息減少模擬
2010-05-06 08:57:26
值、相位都和仿真值接近,但用示波器觀測(cè)輸出信號(hào)時(shí)發(fā)現(xiàn),輸出波形有非常大的底噪,并且測(cè)了一會(huì)電路莫名其妙失效了,輸入為10Hz,6V幅值的正弦波,運(yùn)放的in-和out端只能輸出-11.84V直流,沒有
2018-11-26 15:03:16
` 本帖最后由 僅侑的執(zhí)著 于 2017-11-1 09:55 編輯
產(chǎn)品簡(jiǎn)介 ASD906A(20V/10A)模擬電池電源具有輸出供電和輸入充電功能,可模擬電池的充電、放電。該設(shè)備主要
2017-10-31 13:46:47
無毛刺 。 可 ADuM3200 的輸出 卻總是 存在 10nS 到20nS 的毛刺。 急求 AD 公司 技術(shù)專家 給予 解答 ,萬(wàn)分感謝 。。急。。
2018-08-17 06:59:53
Photodiode 200ns
2023-03-28 18:44:36
Photodiode 200ns
2023-03-28 18:44:36
您好,我們公司已購(gòu)買示波器:“MSOX3024A示波器:200 MHz,4,模擬增強(qiáng)16數(shù)字通道”。我們?cè)跍y(cè)試的硬件設(shè)備中對(duì)SDRAM執(zhí)行測(cè)量信號(hào)。信號(hào)周期可以是0.5ns(10 ^( - 9)秒
2019-02-14 16:47:49
”,REFCKF_FREQUENCY是200.0(默認(rèn)值)如果我將CNTVALUEIN設(shè)置為31(最高抽頭),那么我得到2.5 ns的DATAOUT延遲(應(yīng)該是5 ns而不是?)。如果我訂
2020-06-13 08:47:07
本帖最后由 現(xiàn)在/明白 于 2018-1-24 10:10 編輯
門延遲大于cpu時(shí)鐘?那cpu中的運(yùn)算器是怎樣工作的呢?它內(nèi)部是不是低于1ns延遲的門電路呀?
2018-01-24 10:07:29
線3D7428-2.5延遲線DDU222F-200延遲線3D7428-4延遲線DDU222F-250延遲線3D7428-5延遲線DDU224F-10延遲線3D7428-7.5延遲線DDU224F-20延遲
2021-06-04 17:02:58
特征?總延遲62ns?2ns延遲步進(jìn)增量?在±5V電源下運(yùn)行?高達(dá)122MHz帶寬?低功耗?20 Ld QFN(5毫米x 5毫米)包裝?無鉛(符合RoHS)應(yīng)用?RGB的傾斜控制?模擬波束形成
2020-09-17 17:22:08
Cyclon IV FPGA做個(gè)信號(hào)采集轉(zhuǎn)換的電路,加了個(gè)IS61WV5128BLL的ram,按手冊(cè)FPGA用50MHz(20ns)讀寫RAM正常,但換到100MHz時(shí)鐘時(shí)就出現(xiàn)讀出的數(shù)據(jù)是上個(gè)地址寫入的數(shù)據(jù),手冊(cè)上貌似這個(gè)RAM是可以10ns讀寫的啊。。。
2018-05-23 16:21:19
我的程序和仿真都沒有問題,但是仿真的時(shí)候,發(fā)現(xiàn)軟件默認(rèn)的周期是200ns,我想要得到周期20ns的應(yīng)該怎么設(shè)置?先謝謝給位前輩了{(lán):soso_e183:}??!
2012-05-05 15:10:02
各位前輩,我是一個(gè)新手,我在做仿真的時(shí)候需要一個(gè)周期為20ns的時(shí)鐘信號(hào),但是發(fā)現(xiàn)軟件系統(tǒng)默認(rèn)的是200ns的,請(qǐng)問我在如何設(shè)置?{:soso_e183:}小生在這里先謝謝各位前輩了!
2012-05-05 15:18:22
盛鉑科技SWFA200捷變頻頻率綜合器是一款在頻率范圍內(nèi)任意兩點(diǎn)頻率的跳頻時(shí)間在4uS以內(nèi)的高速跳頻源,其輸出頻率范圍為200MHz至20GHz,頻率的咨詢4006218906最小步進(jìn)為10
2021-11-04 13:46:16
詳細(xì)說明:TLP352是可直接驅(qū)動(dòng)中等容量IGBT或者功率MOSFET的DIP8封裝的IC耦合器。該產(chǎn)品的延遲時(shí)間為200 ns,光電耦合器之間的傳輸延遲時(shí)間差(PDD*) 為90 ns(上述
2019-09-20 09:03:36
有沒有大佬知道TMS320C6748IO口中斷的響應(yīng)和建立時(shí)間是多少??? 手里現(xiàn)在打算用IO口中斷檢測(cè)一個(gè)周期為200ns的FPGA時(shí)鐘信號(hào),但是測(cè)試時(shí)發(fā)現(xiàn)IO中斷很慢,和需求差別很遠(yuǎn),這個(gè)FPGA
2021-10-14 15:17:35
UPS的延遲啟動(dòng)電路及UPS輸出負(fù)載百分比指示電路
2019-05-10 11:31:13
·集成階躍恢復(fù)二極管輸出:50Ω,SMA(母);·< 60ps過渡時(shí)間;兩路2.5V~6V可調(diào)幅度輸出;·±1ns時(shí)間偏移,1ps步進(jìn);·200ns~4μs脈沖寬度;1μs~1s內(nèi)部時(shí)鐘周期
2017-06-21 09:47:01
在Verilog的建模中,時(shí)間尺度和延遲是非常重要的概念,設(shè)置好時(shí)間尺度和延遲,可以充分模擬邏輯電路發(fā)生的各種情況和事件發(fā)生的時(shí)間點(diǎn),來評(píng)估數(shù)字IC設(shè)計(jì)的各種要求,達(dá)到充分評(píng)估和仿真的作用。注意延遲
2021-08-16 14:16:54
類型,因此參考clk為200M,因此最大延遲時(shí)間約為2.5ns(31 * 78ps)。對(duì)? 我該怎么做才能產(chǎn)生3 ns的dq延遲?以上來自于谷歌翻譯以下為原文Hi,I am adding a NAND
2019-03-29 14:03:35
在stm32f1中,如何使用定時(shí)器對(duì)一個(gè)脈寬為200ns的脈沖(模擬信號(hào))進(jìn)行計(jì)數(shù)。是否可以用內(nèi)置比較器對(duì)脈沖信號(hào)進(jìn)行整流后再用定時(shí)器計(jì)數(shù)?f1系列能否完成200ns的采樣?
2020-04-27 14:53:08
9300超低壓降:45mV/20mA, 2.3V至5.5V的工作電壓,電流匹配精度為±1%;NS9300驅(qū)動(dòng)4路LED,每路電流20mA;NS9300 PWM調(diào)光:調(diào)光頻率高達(dá)50KHz;NS9300內(nèi)置過熱保護(hù)電路,無EMI和開關(guān)噪聲, 關(guān)機(jī)電流
2011-08-07 19:33:26
; data_b = 1;//200ns之后,data_a=0;data_b=1;13#200 data_a = 1; data_b = 0;//200ns之后,data_a=1;data_b=0
2019-12-13 16:43:08
,剛開始的短路電流可能達(dá)到數(shù)百安培。通常熱插拔控制器斷路器的延遲時(shí)間是200ns至400ns,再加上柵極下拉電流有限,柵極關(guān)閉時(shí)間可能需要10μs至50μs。在此期間,會(huì)產(chǎn)生較大的短路電流。本電路用于
2019-03-18 14:01:13
LMH7220的上升和下降時(shí)間約為 0.6 ns,而傳播延遲時(shí)間約為2.7 ns。5V供電時(shí),中心頻率為70MHz,帶寬為10Hz-20MHz。根據(jù)芯片資料,這款芯片應(yīng)該能對(duì)80MHz的正弦信號(hào)進(jìn)行
2023-03-20 16:22:35
4.5v,Convb信號(hào)200ns,低脈沖,Busy始終為低電平。若只提供3.3v供電,AVCC實(shí)測(cè)為2.5v,Busy信號(hào)正常,為4us左右的高脈沖。
現(xiàn)想咨詢這個(gè)情況該如何排錯(cuò)?電路參考的是手冊(cè)中9電容的電路圖/
2023-12-04 06:14:01
進(jìn)行音量自動(dòng)調(diào)節(jié),延遲時(shí)間可以控制的自動(dòng)增益延遲音響放大器。基本要求1) 輸入音頻信號(hào)(10Hz~1KHz),輸出可以帶200Ω負(fù)載或驅(qū)動(dòng)8Ω喇叭(2~5W),輸出波形基本不失真。(20分)2) 當(dāng)
2016-05-23 19:48:14
如何使用ucf約束文件為輸入數(shù)據(jù)添加一個(gè)小延遲?我試圖為來自名為“chana_rd”的引腳的輸入數(shù)據(jù)添加一個(gè)小延遲,如何添加此延遲?另外,我對(duì)chana_rd有一個(gè)約束如下。這會(huì)如何影響延遲
2019-03-28 12:03:32
我有什么: STM32L496,模擬信號(hào)輸入。我需要的是:在某種級(jí)別的模擬信號(hào)上,以一定的延遲開始 ADC 轉(zhuǎn)換(80...200 ns?;旧希?5-80 ns 是內(nèi)置比較器的傳播延遲,20 ns
2023-01-06 07:11:14
**第一至第三章**Q1. 若存儲(chǔ)器的數(shù)據(jù)總線寬度為32位,存取周期為200ns,則存儲(chǔ)器的帶寬是多少?存儲(chǔ)器的帶寬指單位時(shí)間內(nèi)從存儲(chǔ)器進(jìn)出信息的最大數(shù)量。存儲(chǔ)器帶寬 = 1/200ns ×32位
2021-07-28 06:23:01
對(duì)于晶振為24M的,C8051F310.延遲10us的 延遲函數(shù)怎么編寫{:4:}{:4:}{:4:}
2014-08-13 13:13:38
當(dāng)今的一些高精密模擬系統(tǒng)需要低噪聲正負(fù)電壓軌來為精密模擬電路供電,這些電路包括模數(shù)轉(zhuǎn)換器 (ADC)、數(shù)模轉(zhuǎn)換器 (DAC)、雙極放大器等等。如何產(chǎn)生清潔、穩(wěn)定的正負(fù)電壓軌為噪聲敏感型模擬組件供電是擺在我們面前的一個(gè)設(shè)計(jì)挑戰(zhàn)。
2019-08-13 06:03:34
1.7ns?以下引自DS152:2.如果上述問題的答案是肯定的,我該如何處理不同的ADC采樣率?例如,如果ADC以20MHz @ 10bit運(yùn)行,則LVDS輸出頻率為100MHz,位寬為5ns。如果我將
2020-06-17 16:16:23
若存儲(chǔ)器的數(shù)據(jù)總線寬度為32位,存取周期為200ns,則存儲(chǔ)器的帶寬是多少?說明刷新有幾種方法?指令是指什么?
2021-10-19 10:20:42
指針式萬(wàn)用表RX10K檔電壓為12V,其它電阻檔為2.4V。那么為什么會(huì)有電壓呢,這樣測(cè)量電阻時(shí)會(huì)不會(huì)破壞電阻啊
2014-09-15 15:41:11
約為16 ns,但我試圖將其降低到10 ns以內(nèi)。我嘗試了OFFSET約束,它將延遲從21ns降低到16ns。但是我還能用什么來進(jìn)一步降低延遲?或者,如果這是最好的FPGA芯片(Spartan 3E
2019-03-25 14:59:33
(ADC0809的說明書要求start的脈沖寬度不超過200ns,典型值為100ns),請(qǐng)大佬們幫幫忙若是需要換一個(gè)頻率較大的晶振,請(qǐng)問這樣還能與PC機(jī)進(jìn)行通信嗎?波特率會(huì)受影響嗎?使用較大晶振后,再編寫程序,會(huì)有什么影響(使用的keil 4)?麻煩大佬們幫忙
2018-03-01 17:46:04
有個(gè)問題身邊也沒有人問 只能來論壇請(qǐng)教了 請(qǐng)各位大神指導(dǎo)?。。?!想實(shí)現(xiàn)FPGA接DA芯片輸出模擬電壓,DA芯片為SPI傳輸,F(xiàn)PGA程序為計(jì)數(shù),計(jì)數(shù)一次步長(zhǎng)時(shí)間為200ns左右,F(xiàn)PGA時(shí)鐘頻率為
2015-04-24 22:35:09
LTC2325-12
1 應(yīng)用:通過MCU軟件控制ADC進(jìn)行不定時(shí)的單次采樣,可能數(shù)秒鐘1次或者連續(xù)以200ns時(shí)間間隔采集n組數(shù)據(jù)等突發(fā)式的采集。ADC不進(jìn)入待機(jī)狀態(tài)。這種數(shù)秒鐘1次的單次或者
2024-01-08 06:55:22
分五檔 10,15,20,25,30,自動(dòng)改變轉(zhuǎn)速
2015-12-27 16:46:06
選擇1X檔時(shí),信號(hào)是沒經(jīng)衰減進(jìn)入示波器的。而選擇10X檔時(shí),信號(hào)是經(jīng)過衰減到1/10再到示波器的。當(dāng)選擇10X檔時(shí),應(yīng)該將示波器上的讀數(shù)也擴(kuò)大10倍,這就需要在示波器端可選擇X10檔,以配合探頭
2019-05-20 14:43:22
問題:能否在200 ns內(nèi)開啟或關(guān)閉RF源?
2019-03-01 08:56:59
提出一種獨(dú)特但簡(jiǎn)單的柵極脈沖驅(qū)動(dòng)電路,為快速開關(guān)HPA提供了另一種方法,同時(shí)消除了與漏極開關(guān)有關(guān)的電路。實(shí)測(cè)切換時(shí)間小于200 ns,相對(duì)于 1 μs 的目標(biāo)還有一些裕量。其他特性包括:解決器件間差異
2018-10-24 10:21:59
如題 請(qǐng)教!時(shí)鐘:內(nèi)部64M為何我實(shí)際測(cè)量約在400ns而不是200ns左右?
2019-03-01 08:23:26
有沒有辦法在電路包絡(luò)模擬中使用延遲元件,這樣只會(huì)延遲包絡(luò)波形(而不是RF波形)? 以上來自于谷歌翻譯 以下為原文Is there a way to use a delay element
2019-07-22 06:46:33
大家好,我目前正在為我的項(xiàng)目尋找評(píng)估委員會(huì)。我的設(shè)計(jì)中有一條時(shí)間關(guān)鍵路徑。該路徑需要4個(gè)觸發(fā)器,2個(gè)多路復(fù)用器和一個(gè)用于操作的邏輯門。通過該路徑的傳播時(shí)間(延遲)應(yīng)小于30ns。這可能與FPGA有關(guān)嗎?如果是這樣,可以推薦哪種評(píng)估板和時(shí)鐘頻率?最好的祝福
2019-09-26 10:12:35
輸入信號(hào)。 SY89296L是一款可編程延遲線,可通過數(shù)字控制和模擬控制延遲輸入信號(hào)。延遲時(shí)間從2.2ns到12.43ns不等。此外,輸入為LVPECL,使用2.5V或3.3V電源
2019-03-05 08:20:02
工程師應(yīng)該掌握的20個(gè)模擬電路
對(duì)模擬電路的掌握分為三個(gè)層次。初級(jí)層次是熟練記住這二十個(gè)電路,清楚這二十個(gè)電路的作用。只要是電子愛
2010-03-29 11:35:15
1323 本文提出了一種數(shù)字延遲單元的設(shè)計(jì)方案,該方案能夠?qū)崿F(xiàn)0.1ns的延遲度精度和10ms的動(dòng)態(tài)范圍,通過調(diào)節(jié)該方案的工作參數(shù)可以很方便的實(shí)現(xiàn)更大的動(dòng)態(tài)范圍。該電路在Virtex5系列的FPGA
2010-07-17 18:03:31
19
具有20ns轉(zhuǎn)換時(shí)間的精密振蕩器電路圖
2009-04-15 09:31:02
474 ![](https://file1.elecfans.com//web2/M00/A4/C2/wKgZomUMNZCAIWeyAAAa5GYnUQ8512.jpg)
DT890B型200Ω~20MΩ電路圖
2009-07-18 17:26:15
1062 ![](https://file1.elecfans.com//web2/M00/A5/2B/wKgZomUMNzeAD-DeAACBc_r8W0U366.jpg)
延遲線電路,延遲線電路是什么意思
延遲線電路的定義
2010-03-09 11:30:46
1148 延遲時(shí)間在5NS以內(nèi)的高速響應(yīng)微分脈沖發(fā)生電路
電路的功能
使用
2010-05-10 16:54:51
1460 ![](https://file1.elecfans.com//web2/M00/A5/95/wKgZomUMORuASQw6AACViyEJusQ984.jpg)
電子電路工程師必備的20種模擬電路電子電路工程師必備的20種模擬電路
2016-01-11 14:04:33
0 工程師應(yīng)該掌握的20個(gè)模擬電路,入門必備
2016-02-17 15:31:12
37 20個(gè)經(jīng)典模擬電路資料_全學(xué)懂后基礎(chǔ)就扎實(shí)了。
2016-06-21 17:02:48
145 包含電子工程師應(yīng)該掌握的20個(gè)經(jīng)典的模擬電路
2016-08-25 15:52:39
79 工程師應(yīng)該掌握的20個(gè)模擬電路,感興趣的小伙伴們可以瞧一瞧。
2016-09-18 17:34:53
0 基于NS2模擬器的TCP仿真的設(shè)計(jì)和實(shí)現(xiàn)_錢開國(guó)
2017-03-17 17:32:28
2 WSF25N10-TO-252 N 200V20A
2017-07-10 14:06:25
11 電子發(fā)燒友網(wǎng)為你提供Broadcom(ti)ASMT-BB20-NS000相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有ASMT-BB20-NS000的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,ASMT-BB20-NS000真值表,ASMT-BB20-NS000管腳等資料,希望可以幫助到廣大的電子工程師們。
2019-07-04 11:58:02
![](https://file.elecfans.com/web1/M00/98/1E/pIYBAF0R0QSABk6TAAC86t3RAYQ839.jpg)
手冊(cè)本文檔的主要內(nèi)容詳細(xì)介紹的是NS-SW300和NS-SW200型超低音揚(yáng)聲器的維修手冊(cè)免費(fèi)下載。
2019-11-19 08:00:00
19 學(xué)習(xí)51單片機(jī)及模擬電路資料包括20個(gè)模擬電路和C語(yǔ)言程序免費(fèi)下載。
2021-03-12 17:40:45
42 LT1721 Demo Circuit - 0ns to 10ns Pulse Width Generator
2021-03-24 21:46:28
9 LTC6994/LTC6993演示電路延遲單次(延遲50ms,單次10ms)
2021-04-10 10:35:33
4 初學(xué)者必知的20個(gè)模擬電路
2021-05-29 09:27:46
436 LT1721演示電路-0 ns至10 ns脈沖寬度發(fā)生器
2021-06-03 16:35:16
25 LTC6994 LTC6993演示電路延遲單次(延遲50ms,單次10ms)
2021-06-09 20:54:37
93 由于內(nèi)部斷路器延遲和有限的MOS柵極下拉電流,許多熱插拔控制器在短路輸出后的前10μs至50μs內(nèi)不限制電流。結(jié)果可能是幾百安培的短暫流量。一個(gè)簡(jiǎn)單的外部電路通過最小化初始電流尖峰并在200ns至500ns內(nèi)終止短路來解決這個(gè)問題。
2023-03-17 11:34:07
623 ![](https://file.elecfans.com//web2/M00/99/47/pYYBAGQT362AUjJoAAAsGyKzVlQ785.gif)
由于內(nèi)部斷路器延遲和有限的MOS柵極下拉電流,許多熱插拔控制器在短路輸出后的前10μs至50μs內(nèi)不限制電流。結(jié)果可能是幾百安培的短暫流量。一個(gè)簡(jiǎn)單的外部電路通過最小化初始電流尖峰并在200ns至500ns內(nèi)終止短路來解決這個(gè)問題。
2023-03-31 11:15:30
570 ![](https://file.elecfans.com//web2/M00/9B/E3/poYBAGQmUFCAPMeQAAAsGyKzVlQ288.gif)
評(píng)論