欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>模擬技術(shù)>基于時間交錯技術(shù)實現(xiàn)10位/400 MSPS ADC的設(shè)計

基于時間交錯技術(shù)實現(xiàn)10位/400 MSPS ADC的設(shè)計

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

交錯ADC的基礎(chǔ)知識

交錯ADC具有十分廣闊的應(yīng)用空間。在通信基礎(chǔ)設(shè)施中,存在著一種推動因素,使ADC的采樣速率不斷提高,以便在諸如DPD(數(shù)字預(yù)失真)等線性化技術(shù)中支持多頻段、多載波無線電,同時滿足更寬的帶寬要求。
2014-04-17 17:54:172578

一文了解交錯ADC(數(shù)據(jù)轉(zhuǎn)換器)

今天我們將圍繞交錯ADC 轉(zhuǎn)換器展開。當(dāng) ADC 轉(zhuǎn)換器交錯時,兩個或多個具有定義的時鐘關(guān)系的 ADC 轉(zhuǎn)換器用于同時對輸入信號進(jìn)行采樣并產(chǎn)生組合輸出信號,從而導(dǎo)致采樣帶寬為多個單獨(dú)的 ADC 轉(zhuǎn)換器。
2023-04-28 09:49:40428

123Msps SAR ADC DC1190A-A,LTC2366演示板

DC1190A-A,LTC2366演示板,12,3Msps SAR ADC。采用LTC2366ITS8,3MSPS的演示板,這些單極性,單通道,12,SPI兼容串行ADC提供6引腳或8引腳TSOT封裝
2019-04-26 09:23:14

123Msps SAR ADC解決了管道問題

DN192-123Msps SAR ADC解決了管道問題
2019-08-06 14:18:32

160-FMC160-兩路14400Msps AD,兩路161.2Gsps DA FMC子卡模塊

AD , AD采用ADS5474芯片,該芯片集成了兩個14的高速ADC,采樣速率高達(dá)400MSPS,物理接口為 SMA。兩路DA,DA采用AD9122芯片,該芯片為16分辨率,最大輸入數(shù)據(jù)速率為
2014-06-19 09:13:42

161MSPS多路復(fù)用數(shù)據(jù)采集系統(tǒng)

、一個參考驅(qū)動器和一個多路復(fù)用器。該設(shè)計顯示了優(yōu)化單端 DAQ 以在采樣率為 1MSPS實現(xiàn)快速趨穩(wěn)的過程。主要特色1/2 LSB 趨穩(wěn)時間為 390 ns吞吐量為 1MSPS4 V 輸出步長測量的有效分辨率為 15.72 測量的 ENOB 為 13.57
2018-11-07 14:48:51

10,12ADC的區(qū)別

MSP430系列MCU的ADC10,12,分辨率我知道是12更高,但是采樣的精度都是同樣的可靠嗎,我用過這兩中ADC采集同一個電平信號,10的采集結(jié)果顯示波動更大。是不是12ADC10的性能更好,不僅僅體現(xiàn)在分辨率?
2015-03-10 16:08:35

ADC12D1600CIUT/NOPB 特價

ADC12D1600CIUT/NOPB ADC12D1000RF的功能高達(dá)f IN =2.7 GHz或更高的出色噪聲和線性度可配置為3.2或2 GSPS交錯或1600或1000 MSPSADC
2021-01-08 09:15:08

ADC12D1600CIUT/NOPB 特價

ADC12D1600CIUT/NOPB ADC12D1000RF的功能高達(dá)f IN =2.7 GHz或更高的出色噪聲和線性度可配置為3.2或2 GSPS交錯或1600或1000 MSPSADC
2021-01-08 09:15:08

ADC3442IRTQT四通道、14 、50MSPS 模數(shù)轉(zhuǎn)換器 (ADC)

ADC3442IRTQT四通道、14 、50MSPS 模數(shù)轉(zhuǎn)換器 (ADC)ADC3442IRTQT 上海軍工IC ADC3442IRTQT價格ADC3442IRTQT咨詢電話
2020-12-14 08:52:04

ADC信噪比要怎么分析?高速高分辨率ADC電路要怎么實現(xiàn)

在雷達(dá)、導(dǎo)航等軍事領(lǐng)域中,由于信號帶寬寬(有時可能高于10MHz),要求ADC的采樣率高于30MSPS,分辨率大于10。目前高速高分辨率ADC器件在采樣率高于10MSPS時,量化位數(shù)可達(dá)14,但
2021-04-14 06:16:30

ADC推薦4Msps 125℃

能幫忙推薦一款A(yù)D,要求:1、采樣率≥4Msps2、溫度:高溫達(dá)到125℃3、精度最好16,14也可以4、最好是串行輸出謝謝各位!
2018-11-05 09:08:24

交錯ADC的時鐘要求是什么?

交錯結(jié)構(gòu)的優(yōu)勢是什么交錯ADC的時鐘要求
2021-04-06 09:00:31

交錯ADC之間的帶寬失配分析

交錯ADC之間的帶寬失配
2021-04-02 07:52:52

實現(xiàn)高精度161MSPS數(shù)據(jù)采集系統(tǒng)參考設(shè)計

描述此 TI 驗證設(shè)計實現(xiàn)了高精度 16 1MSPS 數(shù)據(jù)采集系統(tǒng),適用于需要前端具有超低失真和超低噪聲的數(shù)字音頻等應(yīng)用。該電路采用高性能逐次逼近型寄存器模數(shù)轉(zhuǎn)換器 (SAR ADC) 并經(jīng)
2022-09-20 06:44:53

AD7902雙偽差分16 1 MSPS PulSAR ADC評估板

評估板EVAL-AD7902SDZ旨在演示AD7902的低功耗性能,并為各種系統(tǒng)應(yīng)用提供易于理解的接口。 AD7902是一款雙通道差分16,1 MSPS PulSAR ADC。評估板非常適用于系統(tǒng)
2019-06-12 07:45:40

AD9238BCP-20EBZ,用于AD9238評估板,雙通道,10,20 MSPS模數(shù)轉(zhuǎn)換器

AD9238BCP-20EBZ,用于AD9238評估板,雙通道,10,20 MSPS模數(shù)轉(zhuǎn)換器。 AD9238是一款雙通道,3 V,12,20 MSPS模數(shù)轉(zhuǎn)換器(ADC)。它具有雙高性能采樣
2019-11-11 09:14:37

AD9460BSVZ-105 AD品牌 模數(shù)轉(zhuǎn)換器 - ADC 16、80 MSPS/105 MSPS ADC

AD9460是一款16單芯片采樣模數(shù)轉(zhuǎn)換器(ADC),內(nèi)置一個片內(nèi)采樣保持電路,專門針對高性能、小尺寸和易用性進(jìn)行了優(yōu)化。該器件的采樣速率高達(dá)105 MSPS,具有出眾的信噪比(SNR),適合采用
2023-09-18 17:13:33

LT1818作為LTC1744 1450Msps ADC的緩沖器的用途說明

電路說明了LT1818作為LTC1744 1450Msps ADC的緩沖器的用途。放大器必須提供低噪聲,低失真以及快速建立特性,以便從ADC的采樣負(fù)載效應(yīng)中快速恢復(fù)
2019-07-24 08:47:10

LTC2263-14演示板,14,25 Msps,1.8V雙串行ADC

DC1532A-F,LTC2263-14演示板,14,25 Msps,1.8V雙串行ADC,5MHz
2019-07-04 11:01:58

LTC2355-12的典型應(yīng)用具有關(guān)斷功能的串行123.5Msps采樣ADC

LTC2355-12 / LTC2355-14的典型應(yīng)用是具有差分輸入的12/ 14,3.5Msps串行ADC
2019-04-29 08:32:50

STM32H750 (rev.V) 從定時器觸發(fā)時雙交錯模式是否需要更高的ADC時鐘?

頁/表 16:直接 4.38 MSPS 快速 3.83 MSPS根據(jù) RM 的公式:Tconv=(1.5+6.5)a=35*10^6/Tconv = 4.375 [MHz]通過此設(shè)置,可以
2023-01-06 07:15:22

一種使用18SAR ADC ADS8881的高性能數(shù)據(jù)采集系統(tǒng) (DAQ)

描述 此 TI 驗證設(shè)計是一種使用 18 SAR ADC ADS8881 的高性能數(shù)據(jù)采集系統(tǒng) (DAQ),吞吐量為 1MSPS。此設(shè)計已經(jīng)過優(yōu)化,可為 10 KHz 滿標(biāo)量程輸入正弦波提供具有
2022-09-14 10:34:37

低噪聲、低失真、16 、1Msps SAR ADC 的驅(qū)動課程

設(shè)計一種能夠提供不打任何性能折扣的 ADC 驅(qū)動拓?fù)浣Y(jié)構(gòu)是頗具挑戰(zhàn)性,特別是在圍繞一款諸如 1Msps LTC®2393-16 等超低噪聲 SAR ADC 進(jìn)行設(shè)計的時候。不管是單端
2010-12-26 15:31:07

使用 18 SAR ADC ADS8881的高性能數(shù)據(jù)采集系統(tǒng)相關(guān)技術(shù)資料下載

描述此 TI 驗證設(shè)計是一種使用 18 SAR ADC ADS8881 的高性能數(shù)據(jù)采集系統(tǒng) (DAQ),吞吐量為 1MSPS。此設(shè)計已經(jīng)過優(yōu)化,可以提供適用于 10 KHz 滿標(biāo)量程輸入
2018-07-13 14:19:05

國產(chǎn)C2000,P2P替代TMS320F280049C,獨(dú)立雙核32CPU,主頻高達(dá)400MHz

400MHz2、3個12ADC,采樣率高達(dá)3.45MSPS3、7個DAC比較器,數(shù)字干擾濾波器4、100%國產(chǎn)芯片,符合政策國產(chǎn)替代需求5、價格便宜,技術(shù)支持到位
2023-02-02 09:17:34

國產(chǎn)C2000,QX320F280049,獨(dú)立雙核32CPU,單核主頻高達(dá)400MHz

400MHz2、3個12ADC,采樣率高達(dá)3.45MSPS3、7個DAC比較器,數(shù)字干擾濾波器4、100%國產(chǎn)芯片,符合政策國產(chǎn)替代需求5、價格便宜,技術(shù)支持到位三、應(yīng)用1、數(shù)字電源2、儲能、光伏逆變器3、微電機(jī)4、大家電5、新能源汽車充電樁6、BMS、PCS
2023-03-21 14:13:36

國產(chǎn)C2000,替代TMS320F280049C,獨(dú)立雙核32CPU,主頻高達(dá)400MHz

400MHz2、3個12ADC,采樣率高達(dá)3.45MSPS3、7個DAC比較器,數(shù)字干擾濾波器4、100%國產(chǎn)芯片,符合政策國產(chǎn)替代需求5、價格便宜,技術(shù)支持到位
2023-02-21 09:55:11

帶JESD204B輸出的14170Msps雙通道ADC

DC1974A-C,LTC2122演示板,14,170Msps雙通道ADC,帶JESD204B輸出。演示電路1974A-C支持具有符合JESD204B標(biāo)準(zhǔn)的CML輸出的LTC2122,14
2019-06-20 08:05:16

德州儀器品牌高速 ADC (≥10MSPS) 數(shù)模轉(zhuǎn)換器ADC12D1600QML-SP 低功耗、高性能CMOS模數(shù)轉(zhuǎn)換器

耐輻射加固保障 (RHA)、300krad、陶瓷、12 、雙通道 1.6GSPS 或單通道 3.2GSPS ADC ADC12D1600QML是一款低功耗、高性能CMOS模數(shù)轉(zhuǎn)換器,可在交錯模式
2024-02-27 17:23:12

深入分析時間交錯技術(shù)

的速率進(jìn)行采樣(和轉(zhuǎn)換),即 fs/M。因此,舉例而言,通過交錯四個 10 /100 MSPS ADC,理論上可以實現(xiàn) 10 /400 MSPS ADC。圖1. M次交錯的nADC陣列每一個
2018-10-24 09:51:54

用于實現(xiàn)12.8GSPS采樣率的交錯射頻采樣模數(shù)轉(zhuǎn)換器的實用示例

。此參考設(shè)計還采用了支持 JESD204B 的低相位噪聲時鐘樹,該時鐘樹通過 LMX2594 寬帶 PLL、LMK04828 合成器以及抖動清除器來實現(xiàn)。特性采用時序交錯 12 射頻采樣 ADC
2022-09-15 06:46:05

用于LTC2373CUH-16的161Msps 8通道SAR ADC的演示板

DC2071A-D,用于LTC2373CUH-16的16,1Msps,8通道SAR ADC的演示板,具有100dB SNR。演示電路2071A采用LTC2373系列。 LTC2373是低噪聲,高速
2019-06-20 09:38:16

詳解時間交錯技術(shù)

采樣(和轉(zhuǎn)換),即 fs/M。因此,舉例而言,通過交錯四個 10 /100 MSPS ADC,理論上可以實現(xiàn) 10 /400 MSPS ADC。圖1. M次交錯的nADC陣列每一個ADC的采樣速率為fs/M,得到的時間交錯ADC采樣速率為fs。M = 4的時鐘方案示例在該圖下半部分顯示。
2019-07-23 06:52:17

請問如何初始化逐次逼近型ADC實現(xiàn)有效轉(zhuǎn)換?

最高 18 分辨率、10 MSPS 采樣速率的逐次逼近型模數(shù)轉(zhuǎn)換器(ADC)可以滿足許多數(shù)據(jù)采集應(yīng)用的需求,包括便攜式、工 業(yè)、醫(yī)療和通信應(yīng)用。本文介紹如何初始化逐次逼近型 ADC實現(xiàn)有效轉(zhuǎn)換。
2021-04-07 06:06:07

請問我能用400KHz的頻率中斷采集10ADC數(shù)據(jù)嗎?

問題是這樣的,我有一個ADC外部采樣時鐘是400kHz,我想把這個時鐘送給單片機(jī)的外部中斷,這樣一個采樣時鐘,就讀一組10數(shù)據(jù),這樣做可行嗎?這樣做單片機(jī)肯定頻繁的進(jìn)出中斷,這段時間肯定做不了
2019-10-29 01:50:56

請問有能夠控制200MSPS采樣率ADC的DSP或MPU嗎?

大家好! 我想做采樣率為200MSPS(分辨率12)的數(shù)據(jù)采集電路,同時需要400MB的DDR2/DDR3 SDRAM用于數(shù)據(jù)緩存。我看到大多數(shù)方案采用FPGA作為ADC控制、接口芯片。但是FPGA功耗偏高、價格偏貴,請問是否有合適的DSP或MPU可以代替FPGA?
2018-12-29 10:09:11

適用于小信號或高輸出阻抗信號的14 4.5Msps ADC驅(qū)動器

DN526 - 用于 14 、4.5Msps ADC 的驅(qū)動器工作在寬增益范圍
2019-08-12 09:29:27

通過精心的IF信號鏈設(shè)計最大限度地提高16 105Msps ADC的性能

DN468- 通過精心的IF信號鏈設(shè)計最大限度地提高16,105Msps ADC的性能
2019-09-04 14:09:04

驅(qū)動一個低噪聲、低失真 18 、1.6Msps ADC

DN494 - 驅(qū)動一個低噪聲、低失真 18 、1.6Msps ADC
2019-07-04 08:57:01

高靈敏度接收器應(yīng)用受益于16130Msps ADC的獨(dú)特功能

設(shè)計解決方案44- 高靈敏度接收器應(yīng)用受益于16130Msps ADC的獨(dú)特功能
2019-09-11 14:38:03

TI品牌ADS5474IPFP:宇航級14400MSPS模數(shù)轉(zhuǎn)換器的技術(shù)詳解

TI品牌ADS5474IPFP:宇航級14400MSPS模數(shù)轉(zhuǎn)換器的技術(shù)詳解在數(shù)字化世界的浪潮中,模數(shù)轉(zhuǎn)換器(ADC)發(fā)揮著至關(guān)重要的作用。作為將模擬信號轉(zhuǎn)換為數(shù)字信號的關(guān)鍵組件,ADC的性能直接
2024-02-16 15:47:11

Linear推出16位1Msps SAR ADC實現(xiàn)94dB

Linear推出16位1Msps SAR ADC實現(xiàn)94dB SNR 凌力爾特公司 (Linear Technology Corporation) 推出 16 位 SAR ADC LTC2393-16,該器件以高達(dá) 1Msps 的采樣率實現(xiàn)卓越的 94dB SNR,
2010-01-15 09:23:52944

16位、1Msps SAR ADC實現(xiàn)94dB SNR、可測

16位、1Msps SAR ADC實現(xiàn)94dB SNR、可測量±4.096V的寬輸入范圍 加利福尼亞州米爾皮塔斯 (MILPITAS, CA) – 2010 年 1 月 14 日 – 凌力爾特公司(Line
2010-12-26 15:40:191431

MAX1426 10位、10Msps ADC

The MAX1426 10-bit, monolithic analog-to-digital converter (ADC) is capable of a 10Msps sampling
2011-08-16 09:53:3717

拓展一些關(guān)于交錯ADC的觀點

交錯結(jié)構(gòu)的優(yōu)勢可惠及多個細(xì)分市場。 最有用的優(yōu)勢是通過交錯ADC更寬的奈奎斯特區(qū)增加帶寬。 同樣,我們首先舉兩個500MSPS ADC交錯建立1000MSPS采樣速率的例子。 通過交錯兩個ADC
2017-11-16 10:20:060

一文詳解“時間交錯技術(shù)

時間交錯技術(shù)可使用多個相同的 ADC(文中雖然僅討論了 ADC,但所有原理同樣適用于 DAC 的時間交錯特性),并以比每一個單獨(dú)數(shù)據(jù)轉(zhuǎn)換器工作采樣速率更高的速率來處理常規(guī)采樣數(shù)據(jù)序列。簡單說來,時間交錯(IL)由時間多路復(fù)用 M 個相同的 ADC 并聯(lián)陣列組成。
2018-01-17 14:59:517735

dsPIC30F系列參考手冊之10位2Msps模數(shù)轉(zhuǎn)換器(ADC

本文主要介紹了dsPIC30F系列參考手冊之10位2Msps模數(shù)轉(zhuǎn)換器(ADC).
2018-06-25 02:20:000

AD9219: Quad, 10-Bit, 40 MSPS/65 MSPS, Serial LVDS 1.8 V ADC Data Sheet

AD9219: Quad, 10-Bit, 40 MSPS/65 MSPS, Serial LVDS 1.8 V ADC Data Sheet
2021-01-28 15:26:300

18 位、1.6Msps、串行 SAR ADC實現(xiàn)業(yè)界領(lǐng)先的 101dB SNR 性能

18 位、1.6Msps、串行 SAR ADC實現(xiàn)業(yè)界領(lǐng)先的 101dB SNR 性能
2021-03-19 03:31:2113

AD7626:16位、10 MSPS、PulSAR差分ADC

AD7626:16位、10 MSPS、PulSAR差分ADC
2021-03-20 17:34:022

18 位、1Msps、±10.24V 真正雙極性 SAR ADC 可簡化 ±10V 應(yīng)用的輸入信號調(diào)理

18 位、1Msps、±10.24V 真正雙極性 SAR ADC 可簡化 ±10V 應(yīng)用的輸入信號調(diào)理
2021-03-20 18:33:168

18 位、2.5Msps、無延遲 SAR ADC實現(xiàn) 99.8dB SNR 及靈活的模擬輸入范圍

18 位、2.5Msps、無延遲 SAR ADC實現(xiàn) 99.8dB SNR 及靈活的模擬輸入范圍
2021-03-21 01:23:540

AD9608:10位、125/105 MSPS、1.8 V雙通道模數(shù)轉(zhuǎn)換器(ADC)

AD9608:10位、125/105 MSPS、1.8 V雙通道模數(shù)轉(zhuǎn)換器(ADC)
2021-03-22 09:23:2010

AD9219:Quad,10位,40 MSPS/65 MSPS,SerialLVDS 1.8 V ADC數(shù)據(jù)Sheet

AD9219:Quad,10位,40 MSPS/65 MSPS,SerialLVDS 1.8 V ADC數(shù)據(jù)Sheet
2021-03-22 19:47:280

AD9261:16位、10 MHz帶寬、30 MSPS至160 MSPS連續(xù)時間Sigma-Delta ADC初步數(shù)據(jù)表

AD9261:16位、10 MHz帶寬、30 MSPS至160 MSPS連續(xù)時間Sigma-Delta ADC初步數(shù)據(jù)表
2021-03-22 19:52:126

ADC時間交錯特性討論資料下載

電子發(fā)燒友網(wǎng)為你提供ADC時間交錯特性討論資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設(shè)計、用戶指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
2021-03-29 16:54:127

LTC2281:雙10位,125Msps低能3V ADC數(shù)據(jù)謝伊

LTC2281:雙10位,125Msps低能3V ADC數(shù)據(jù)謝伊
2021-04-14 15:37:0611

AD9650:16位、25 MSPS/65 MSPS/80 MSPS/105 MSPS,1.8 V雙模數(shù)轉(zhuǎn)換器(ADC)數(shù)據(jù)表

AD9650:16位、25 MSPS/65 MSPS/80 MSPS/105 MSPS,1.8 V雙模數(shù)轉(zhuǎn)換器(ADC)數(shù)據(jù)表
2021-04-16 11:08:119

AD9859:400 MSPS 10位、1.8 V CMOS直接數(shù)字合成器數(shù)據(jù)表

AD9859:400 MSPS 10位、1.8 V CMOS直接數(shù)字合成器數(shù)據(jù)表
2021-04-16 13:37:426

AD7933/AD7934:4通道、1.5 MSPS、10位和12位并行ADC,帶Sequencer數(shù)據(jù)表

AD7933/AD7934:4通道、1.5 MSPS10位和12位并行ADC,帶Sequencer數(shù)據(jù)表
2021-04-16 19:35:546

18位1Msps 8通道SAR ADC

18位1Msps 8通道SAR ADC
2021-04-17 21:22:2818

AD9212:八進(jìn)制,10位,40 MSPS/65 MSPS,串行LVDS,1.8 V ADC數(shù)據(jù)表

AD9212:八進(jìn)制,10位,40 MSPS/65 MSPS,串行LVDS,1.8 V ADC數(shù)據(jù)表
2021-04-18 09:23:037

LTC2234:10位、135 Msps ADC數(shù)據(jù)表

LTC2234:10位、135 Msps ADC數(shù)據(jù)表
2021-04-18 14:49:470

LTC2225:12位、10Msps低功耗3V ADC產(chǎn)品手冊

LTC2225:12位、10Msps低功耗3V ADC產(chǎn)品手冊
2021-04-24 18:24:478

14位25Msps至125Msps八路ADC

14位25Msps至125Msps八路ADC
2021-04-26 09:56:553

AD9262:16位、2.5 MHz/5 MHz/10 MHz、30 MSPS至160 MSPS雙連續(xù)時間Sigma-Delta ADC數(shù)據(jù)表

AD9262:16位、2.5 MHz/5 MHz/10 MHz、30 MSPS至160 MSPS雙連續(xù)時間Sigma-Delta ADC數(shù)據(jù)表
2021-04-27 13:49:362

AD7829-1:3 V/5 V,2 MSPS,8位,8頻道ADC數(shù)據(jù)Sheet

AD7829-1:3 V/5 V,2 MSPS,8位,8頻道ADC數(shù)據(jù)Sheet
2021-04-28 21:06:2110

AD7298-1:8頻道,1 MSPS,10位SAR ADC數(shù)據(jù)Sheet

AD7298-1:8頻道,1 MSPS,10位SAR ADC數(shù)據(jù)Sheet
2021-04-29 16:00:453

雙16位5Msps SAR ADC

雙16位5Msps SAR ADC
2021-04-30 12:01:5411

AD9721:10位、400 MSPS D/A轉(zhuǎn)換器過時數(shù)據(jù)表

AD9721:10位、400 MSPS D/A轉(zhuǎn)換器過時數(shù)據(jù)表
2021-05-07 12:24:108

LTC2239:10位、80Msps低噪聲3V ADC數(shù)據(jù)表

LTC2239:10位、80Msps低噪聲3V ADC數(shù)據(jù)表
2021-05-08 19:50:066

LTC2245:14位、10Msps低功耗3V ADC產(chǎn)品手冊

LTC2245:14位、10Msps低功耗3V ADC產(chǎn)品手冊
2021-05-09 11:04:039

EVAL-AD7912/AD7922:1 MSPS評估板,2通道,12/10ADC數(shù)據(jù)表

EVAL-AD7912/AD7922:1 MSPS評估板,2通道,12/10ADC數(shù)據(jù)表
2021-05-13 11:24:414

AD7470/AD7472:1,75MSPS,4mW 10位/12位SAR ADC數(shù)據(jù)Sheet

AD7470/AD7472:1,75MSPS,4mW 10位/12位SAR ADC數(shù)據(jù)Sheet
2021-05-15 10:34:248

AN-1575:AD7626 16位10 MSPS ADC的單端至差分高速驅(qū)動電路

AN-1575:AD7626 16位10 MSPS ADC的單端至差分高速驅(qū)動電路
2021-05-15 13:36:186

UG-745:評估AD7625/AD7626 16位、6 MSPS/10 MSPS脈沖星差分ADC

UG-745:評估AD7625/AD7626 16位、6 MSPS/10 MSPS脈沖星差分ADC
2021-05-15 17:43:139

AD7440/AD7450A:8引腳SOT-23數(shù)據(jù)表中的差分輸入、1 Msps10位和12位ADC

AD7440/AD7450A:8引腳SOT-23數(shù)據(jù)表中的差分輸入、1 Msps、10位和12位ADC
2021-05-16 17:45:087

LTC2280:雙10位、105Msps低噪聲3V ADC數(shù)據(jù)表

LTC2280:雙10位、105Msps低噪聲3V ADC數(shù)據(jù)表
2021-05-17 18:09:217

LTC2203/LTC2202:16位、25Msps/10Msps ADC數(shù)據(jù)表

LTC2203/LTC2202:16位、25Msps/10Msps ADC數(shù)據(jù)表
2021-05-17 18:21:353

24位2Msps SAR ADC

24位2Msps SAR ADC
2021-05-20 18:43:139

AD9432:12位,80 MSPS/105 MSPS ADC數(shù)據(jù)Sheet

AD9432:12位,80 MSPS/105 MSPS ADC數(shù)據(jù)Sheet
2021-05-24 14:28:152

LTC2232/LTC2233:10位、105Msps/80Msps ADC數(shù)據(jù)表

LTC2232/LTC2233:10位、105Msps/80Msps ADC數(shù)據(jù)表
2021-05-24 19:35:187

CN0105 16位10 MSPS ADC AD7626的單端轉(zhuǎn)差分高速驅(qū)動電路

圖1所示電路可將高頻單端輸入信號轉(zhuǎn)換為平衡差分信號,用于驅(qū)動16位10 MSPS PulSAR? ADC AD7626。該電路采用低功耗差分放大器ADA4932-1 來驅(qū)動ADC,最大限度提升
2021-06-04 10:01:108

10位100msps流水線adc的分析實現(xiàn)

10位100msps流水線adc的分析實現(xiàn)(深圳核達(dá)中遠(yuǎn)通電源技術(shù)有限公司 產(chǎn)品功能用途)-未來需要的芯片,要集成更多的電路單元,提升芯片的性能以實現(xiàn)各種工業(yè)背景下的應(yīng)用的需求。標(biāo)準(zhǔn)CMOS工藝技術(shù)
2021-09-17 11:09:173

淺談模數(shù)轉(zhuǎn)換器(ADC)的時間交錯

模數(shù)轉(zhuǎn)換器(ADC)的時間交錯是一種根據(jù)并行應(yīng)用數(shù)個ADC來提升 整體化系統(tǒng)采樣率的方式??简炄Q于處置各種ADC之間的失配,尤其是在較高頻率下。
2021-10-11 11:15:54804

一文詳細(xì)了解ADC時間交錯技術(shù)

時間交錯技術(shù)可使用多個相同的 ADC(文中雖然僅討論了 ADC,但所有原理同樣適用于 DAC 的時間交錯特性),并以比每一個單獨(dú)數(shù)據(jù)轉(zhuǎn)換器工作采樣速率更高的速率來處理常規(guī)采樣數(shù)據(jù)序列。簡單說來,時間交錯(IL)由時間多路復(fù)用 M 個相同的 ADC 并聯(lián)陣列組成。
2022-03-10 10:35:382508

利用CTLE和時間交錯閃存ADC來降低ADC分辨率

連續(xù)時間線性均衡 (CTLE) 的值來減少 ADC 面積和功耗。由于采用了交錯ADC(如閃存),因此 ADC 面積和功率隨 ADC 通道的數(shù)量而變化。
2022-07-28 08:03:101084

采用28納米CMOS技術(shù)的12-b 10-GS/s交錯式流水線ADC

本文介紹了一種 12 位 10GS/s 交錯 (IL) 流水線模數(shù)轉(zhuǎn)換器 (ADC)。該 ADC 采用 4 GHz 輸入信號實現(xiàn) 55 dB 的信噪比和失真比 (SNDR) 和 66 dB 的無雜散動態(tài)范圍 (SFDR),采用 28 nm CMOS 技術(shù)制造,功耗為 2.9 W。
2022-12-15 16:32:331540

交錯ADC的基礎(chǔ)知識

當(dāng)ADC交錯時,使用兩個或多個具有定義時鐘關(guān)系的ADC同時對輸入信號進(jìn)行采樣,并產(chǎn)生組合輸出信號,從而在單個ADC的某個倍數(shù)處產(chǎn)生采樣帶寬。利用m個ADC可將有效采樣速率提高m倍。為了簡單易懂,我們將重點介紹兩個ADC的情況。
2022-12-21 11:46:071046

交錯ADC:揭開謎團(tuán)

多路復(fù)用,如圖1所示,以實現(xiàn)更高的凈采樣速率。fs(帶采樣周期Ts = 1/fs),即使陣列中的每個 ADC 實際上都以較低的速率采樣(和轉(zhuǎn)換)fs/米.因此,例如,通過交錯四個10位/100 MSPS ADC,原則上可以實現(xiàn)一個10位/400 MSPS ADC。
2023-01-08 16:33:51818

使用時間交錯數(shù)據(jù)轉(zhuǎn)換器倍增采樣率

交錯多個模數(shù)轉(zhuǎn)換器(ADC)通常是為了提高轉(zhuǎn)換器的有效采樣速率,特別是當(dāng)沒有或只有少數(shù)現(xiàn)成的ADC可以滿足此類應(yīng)用所需的采樣、線性度和交流要求時。然而,時間交錯數(shù)據(jù)轉(zhuǎn)換器并非易事,因為即使使用完全線性的元件,增益/失調(diào)失配和時序誤差也會導(dǎo)致輸出頻譜中出現(xiàn)不希望的雜散。
2023-02-24 17:16:21598

一文帶你了解交錯ADC(數(shù)據(jù)轉(zhuǎn)換器)

今天我們將圍繞交錯ADC 轉(zhuǎn)換器展開。當(dāng) ADC 轉(zhuǎn)換器交錯時,兩個或多個具有定義的時鐘關(guān)系的 ADC 轉(zhuǎn)換器用于同時對輸入信號進(jìn)行采樣并產(chǎn)生組合輸出信號,從而導(dǎo)致采樣帶寬為多個單獨(dú)的 ADC 轉(zhuǎn)換器。
2023-05-11 15:19:36930

先進(jìn)的數(shù)字后處理技術(shù)可增強(qiáng)時間交錯ADC系統(tǒng)的性能

通過以雙倍采樣率多路復(fù)用(例如)一對轉(zhuǎn)換器的輸出來對多個模數(shù)轉(zhuǎn)換器進(jìn)行時間交錯,現(xiàn)在已經(jīng)是一個成熟的概念——布萊克和霍奇斯于 1980 年首次提出。1, 2在設(shè)計 7 位、4MHz 模數(shù)轉(zhuǎn)換器 (ADC) 時,他們確定時間交錯解決方案需要的芯片面積比同類的 2 MHz 模數(shù)轉(zhuǎn)換器n閃存轉(zhuǎn)換器設(shè)計。
2023-06-17 15:37:39583

已全部加載完成