PCB設(shè)計總有幾個阻抗沒法連續(xù)的地方,怎么辦?
2023-04-04 10:32:20
1271 PCB材質(zhì)TU-872,10G差分信號線,走向長度40CM,會不會太長。
2016-08-10 16:58:27
的本質(zhì)。下面重點討論一下PCB差分信號設(shè)計中幾個常見的誤區(qū)。誤區(qū)一:認(rèn)為差分信號不需要地平面作為回流路徑,或者認(rèn)為差分走線彼此為對方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對高速信號傳輸
2015-01-12 14:53:57
作為專業(yè)從事PCB快速打樣業(yè)務(wù)的深圳捷多邦科技有限公司的資深工程師們從直角走線,差分走線,蛇形線三個方面闡述了PCB LAYOUT的走線: 一、直角走線 (三個方面) 直角走線的對信號
2018-09-13 15:50:25
下面從直角走線、差分走線、蛇形線三個方面來闡述PCB LAYOUT的走線。
2021-03-17 07:25:46
分走線的要求之一。但所有這些規(guī)則都不是用來生搬硬套的,不少工程師似乎還不了解高速差分信號傳輸?shù)谋举|(zhì)。下面重點討論一下PCB差分信號設(shè)計中幾個常見的誤區(qū)。 誤區(qū)一:認(rèn)為差分信號不需要地平面作為回流路徑
2019-06-10 10:11:23
分信號傳輸?shù)谋举|(zhì)。下面重點討論一下PCB差分信號設(shè)計中幾個常見的誤區(qū)。誤區(qū)一:認(rèn)為差分信號不需要地平面作為回流路徑,或者認(rèn)為差分走線彼此為對方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對高速
2014-08-13 15:44:05
布線(Layout)是PCB設(shè)計工程師最基本的工作技能之一。走線的好壞將直接影響到整個系統(tǒng)的性能,大多數(shù)高速的設(shè)計理論也要最終經(jīng)過Layout得以實現(xiàn)并驗證,由此可見,布線在高速PCB設(shè)計中
2019-05-23 08:52:37
布線(Layout)是PCB設(shè)計工程師最基本的工作技能之一。走線的好壞將直接影響到整個系統(tǒng)的性能,大多數(shù)高速的設(shè)計理論也要最終經(jīng)過Layout得以實現(xiàn)并驗證,由此可見,布線在高速PCB設(shè)計中
2019-08-05 06:40:24
”有時候也是差分走線的要求之一。但所有這些規(guī)則都不是用來生搬硬套的,不少工程師似乎還不了解高速差分信號傳輸?shù)谋举|(zhì)。下面重點討論一下PCB差分信號設(shè)計中幾個常見的誤區(qū):誤區(qū)一:認(rèn)為差分信號不需要
2017-07-07 11:45:56
TDR測試,獲得最準(zhǔn)確的特征阻抗信息。阻礙真實測試的主要原因有以下兩個:難以找到差分TDR探頭的接地點,高速PCB設(shè)計人員不會在設(shè)計高速差分走線時在走線的末端(即芯片引腳)附近放置固定間距的接地點;差
2019-05-29 07:49:26
了解高速差分信號傳輸?shù)谋举|(zhì)。下面重點討論一下PCB差分信號設(shè)計中幾個常見的誤區(qū)。 誤區(qū)一:認(rèn)為差分信號不需要地平面作為回流路徑,或者認(rèn)為差分走線彼此為對方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑
2017-09-03 13:25:35
規(guī)則都不是用來生搬硬套的,不少工程師似乎還不了解高速差分信號傳輸?shù)谋举|(zhì)。下面重點討論一下PCB差分信號設(shè)計中幾個常見的誤區(qū)。誤區(qū)一:認(rèn)為差分信號不需要地平面作為回流路徑,或者認(rèn)為差分走線彼此為對方提供
2019-08-21 07:30:00
PCB布線的直角走線、差分走線和蛇形線基礎(chǔ)理論
2015-05-21 11:48:54
PCB設(shè)計中差分線怎么設(shè)置,還有就是等長分析
2019-08-19 09:47:36
分割是非常重要的。 2.焊盤出線問題:在PCB設(shè)計中,焊盤走線也是一個需要注意的細(xì)節(jié)。如果在0402電阻封裝的兩個焊盤對角分別走線,加上PCB生產(chǎn)精度造成的阻焊偏差(阻焊窗單邊比焊盤大0.1mm),會
2021-10-09 10:05:33
分割是非常重要的。2.焊盤出線問題:在PCB設(shè)計中,焊盤走線也是一個需要注意的細(xì)節(jié)。如果在0402電阻封裝的兩個焊盤對角分別走線,加上PCB生產(chǎn)精度造成的阻焊偏差(阻焊窗單邊比焊盤大0.1mm),會形成
2022-04-09 13:51:13
還不了解高速差分信號傳輸?shù)谋举|(zhì)。下面重點討論一下PCB差分信號設(shè)計中幾個常見的誤區(qū)。誤區(qū)一:認(rèn)為差分信號不需要地平面作為回流路徑,或者認(rèn)為差分走線彼此為對方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象
2017-11-13 08:45:52
本期干貨:PCB設(shè)計中電源布局、網(wǎng)口電路、音頻走線應(yīng)該注意哪些問題呢?一.電源布局1、電源入口處隨著電流方向電容擺放順序:由大到小2、電源出口處隨著電流方向電容擺放順序:由大到小3、輸出開關(guān)腳SW
2017-09-14 17:45:50
請問大伙PCB設(shè)計中,常見的串口通訊線(TX、RX)是否屬于高速信號線?然后高速信號的標(biāo)準(zhǔn)到底是什么?在網(wǎng)上瀏覽了一些相關(guān)知識,感覺始終不太理解。
2023-01-26 20:39:13
轉(zhuǎn)自亞德諾中文技術(shù)支持論壇 https冒號//ezchina。analog。com/message/21242#21242誤區(qū)一:這板子的PCB設(shè)計要求不高,就用細(xì)一點的線,自動布吧。點評:自動布線
2014-11-25 17:04:02
中鋪銅的作用(ZT)
直角走線為什么不可???差分走線的優(yōu)勢是啥?蛇形走線如何走?——PCB設(shè)計走線的幾點專家建議(ZT)
……
?
BTW,這些分享不過癮,希望聽到你的分享,哪怕吐槽也行!來吧,吐
2018-08-13 08:14:18
注意的要點包括:差分走線、音頻走線、視頻走線、阻抗匹配等內(nèi)容。通過培訓(xùn),學(xué)員可以在短短的一個月時間快速學(xué)會PCB設(shè)計并掌握重要的基本技巧(包教會)聯(lián)系方式:朱工電話:***QQ:1711395765地址:深圳市龍崗區(qū)坂田崗頭市場
2013-06-03 10:32:32
”有時候也是差分走線的要求之一。但所有這些規(guī)則都不是用來生搬硬套的,不少工程師似乎還不了解高速差分信號傳輸?shù)谋举|(zhì)。下面重點討論一下PCB差分信號設(shè)計中幾個常見的誤區(qū):誤區(qū)一:認(rèn)為差分信號不需要地平面作為
2021-06-17 16:53:35
所有這些規(guī)則都不是用來生搬硬套的,不少工程師似乎還不了解高速差分信號傳輸?shù)谋举|(zhì)。下面重點討論一下PCB差分信號設(shè)計中幾個常見的誤區(qū)。 誤區(qū)一:認(rèn)為差分信號不需要地平面作為回流路徑,或者認(rèn)為差分走線彼此
2019-05-20 04:21:21
、整齊、緊湊布放在PCB上,盡量減少和縮短各元器件之間的引線和連接,以得到均勻的組裝密度。但在PCB設(shè)計中,我們經(jīng)常會遇到一些問題,今天就梳理幾個常見的問題,你能解決嗎?GND和DGND接地層應(yīng)當(dāng)分離...
2021-11-08 08:47:45
?!氨M量靠近原則”有時候也是差分走線的要求之一。但所有這些規(guī)則都不是用來生搬硬套的,不少工程師似乎還不了解高速差分信號傳輸?shù)谋举|(zhì)。下面重點討論一下PCB差分信號設(shè)計中幾個常見的誤區(qū)?! ?b class="flag-6" style="color: red">誤區(qū)一:認(rèn)為差分信
2018-09-17 17:31:52
PCB設(shè)計的誤區(qū)
2021-01-26 07:34:49
PCB設(shè)計繞不完的等長
2021-01-28 07:38:23
誤區(qū)一:這板子的PCB設(shè)計要求不高,就用細(xì)一點的線,自動布吧?! ↑c評:自動布線必然要占用更大的PCB面積,同時產(chǎn)生比手動布線多好多倍的過孔,在批量很大的產(chǎn)品中,PCB廠家降價所考慮的因素除了商務(wù)
2019-03-01 08:01:17
的EMI,到10GHz以上的RF設(shè)計領(lǐng)域,這些小小的直角都可能成為高速問題的重點對象。 差分走線的幾個優(yōu)勢(“等長、等距、參考平面”) 何為差分信號(Differential Signal)?通俗
2018-12-05 09:36:02
PCB設(shè)計走線的寬度與最大允許電流有何關(guān)系?PCB設(shè)計走線的寬度與銅厚有何關(guān)系?
2021-10-11 09:49:14
PCB設(shè)計走線的規(guī)則是什么
2021-03-17 06:36:28
通道。 需要說明的是,在具體的PCB層疊設(shè)置時,要對以上原則進(jìn)行靈活掌握和運用,根據(jù)實際單板的需求進(jìn)行合理的分析,最終確定合適的層疊方案,切忌生搬硬套?! ?b class="flag-6" style="color: red">PCB設(shè)計走線的阻抗控制簡介 在PCB設(shè)計
2023-04-12 15:12:13
如何理解PCB設(shè)計中傳輸線阻抗匹配問題,以及傳輸線阻抗不匹配所引起的問題?求解,謝謝
2016-04-13 17:13:56
的回路進(jìn)行回流,最大的區(qū)別在于差分線除了有對地的耦合之外,還存在相互之間的耦合,哪一種耦合強(qiáng),那一種就成為主要的回流通路。在PCB 電路設(shè)計中,一般差分走線之間的耦合較小,往往只占10~20%的耦合度
2016-09-22 09:06:56
的回路進(jìn)行回流,最大的區(qū)別在于差分線除了有對地的耦合之外,還存在相互之間的耦合,哪一種耦合強(qiáng),那一種就成為主要的回流通路。在PCB 電路設(shè)計中,一般差分走線之間的耦合較小,往往只占10~20%的耦合度
2016-09-29 11:27:50
差分線對的PCB設(shè)計要點
2012-08-20 14:52:39
PCB布線中,有著許多需要注意的點,比如:1.高頻時鐘線需要蛇形走線2.有些信號線需要設(shè)置差分對,差分走線
2019-05-31 06:23:05
NXP的ARM9 LPC3250的DDR差分對時鐘信號的引腳怎么距離那么遠(yuǎn),還怎么做差分走線啊?
2022-08-09 14:23:48
用來生搬硬套的,不少工程師似乎還不了解高速差分信號傳輸?shù)谋举|(zhì)。下面重點討論一下PCB差分信號設(shè)計中幾個常見的誤區(qū)。 誤區(qū)一:認(rèn)為差分信號不需要地平面作為回流路徑,或者認(rèn)為差分走線彼此
2010-03-16 09:23:41
ST25RU3993-eval PCB 內(nèi)部放大器輸出差分走線看起來不適合首選阻抗。查看紅色圈出的痕跡。這些不應(yīng)該是 100 歐姆差分與紫色混頻器反饋跡線相同嗎?布局中的跡線寬度顯然與紫色標(biāo)記的 100 歐姆差異跡線不同。
2023-01-16 08:35:17
;<font face="Verdana">PCB Layout 中的直角走線、差分走線和蛇形線<br/>&
2009-05-31 10:08:49
;/p><p>誤區(qū):認(rèn)為差分走線一定要靠的很近。讓差分走線靠近無非是為了增強(qiáng)他們的耦合,既可以提高對噪聲的免疫力,還能充分利用磁場的相反極性來抵消對外界的電磁干擾
2009-05-31 10:43:01
,布線在高速PCB設(shè)計中是至關(guān)重要的。下面將針對實際布線中可能遇到的一些情況,分析其合理性,并給出一些比較優(yōu)化的走線策略。主要從直角走線,差分走線,蛇形線等三個方面來闡述。
2009-08-20 20:58:49
。“盡量靠近原則”有時候也是差分走線的要求之一。但所有這些規(guī)則都不是用來生搬硬套的,不少工程師似乎還不了解高速差分信號傳輸?shù)谋举|(zhì)。下面重點討論一下PCB差分信號設(shè)計中幾個常見的誤區(qū)。誤區(qū)一:認(rèn)為差分信
2018-07-08 13:28:36
重點討論一下PCB差分信號設(shè)計中幾個常見的誤區(qū)?! ?b class="flag-6" style="color: red">誤區(qū)一:認(rèn)為差分信號不需要地平面作為回流路徑,或者認(rèn)為差分走線彼此為對方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對高速信號傳輸?shù)臋C(jī)理認(rèn)識
2018-09-21 11:53:08
是為了保證兩者差分阻抗一致,減少反射?!氨M量靠近原則”有時候也是差分走線的要求之一。但所有這些規(guī)則都不是用來生搬硬套的,不少工程師似乎還不了解高速差分信號傳輸?shù)谋举|(zhì)。下面重點討論一下PCB差分信號設(shè)計中
2016-01-30 11:11:14
一線工程師整理的PCB設(shè)計技巧,包含高速,混合信號和低電平應(yīng)用,例舉眾多實例說明。工程師們絕對福利~PCB設(shè)計是一門藝術(shù),好的PCB設(shè)計需要花費數(shù)十年的時間才能不斷磨礪而成。設(shè)計一個可靠的高速,混合
2017-07-26 17:37:44
規(guī)則都不是用來生搬硬套的,不少工程師似乎還不了解高速差分信號傳輸?shù)谋举|(zhì)。下面重點討論一下PCB差分信號設(shè)計中幾個常見的誤區(qū)。誤區(qū)一:認(rèn)為差分信號不需要地平面作為回流路徑,或者認(rèn)為差分走線彼此為對方提供
2019-03-18 21:38:12
信號總是沿著電感最小的回路進(jìn)行回流,最大的區(qū)別在于差分線除了有對地的耦合之外,還存在相互之間的耦合,哪一種耦合強(qiáng),那一種就成為主要的回流通路?! ≡?b class="flag-6" style="color: red">PCB 電路設(shè)計中,一般差分走線之間的耦合較小,往往只占
2023-04-12 15:15:48
各位大神,我想把一個板子的主控出線和DDR走線,差分走線這些復(fù)制到另一個板子上去。該怎么做呢?我是新手,不太懂,各位多多包涵
2014-07-11 14:45:30
來源:互聯(lián)網(wǎng)在高速PCB設(shè)計中,差分信號的應(yīng)用越來越廣泛,這主要原因是和普通的單端信號走線相比,差分信號具有抗干擾能力強(qiáng)、能有效抑制EMI、時序定位精確的優(yōu)勢。作為一名(準(zhǔn))PCB設(shè)計工程師,我們必須搞定差分信號,接下來我們了解下相關(guān)內(nèi)容吧!
2020-10-23 08:36:50
怎么改變差分走線過孔的間距?有人知道嗎?
2019-09-17 01:07:17
。圖一0.5 pitch QFN封裝尺寸標(biāo)注圖圖二是一個使用0.5mmpitch QFN封裝的典型的1.6mm 板厚的6層板PCB設(shè)計:圖二QFN封裝PCB設(shè)計TOP層走線差分線走線線寬/線距為:8/10
2018-09-11 11:50:13
的回路進(jìn)行回流,最大的區(qū)別在于差分線除了有對地的耦合之外,還存在相互之間的耦合,哪一種耦合強(qiáng),那一種就成為主要的回流通路?! ≡?b class="flag-6" style="color: red">PCB電路設(shè)計中,一般差分走線之間的耦合較小,往往只占10~20
2018-09-18 15:55:05
討論一下PCB差分信號設(shè)計中幾個常見的誤區(qū)。 </br> </br>誤區(qū)一:認(rèn)為差分信號不需要地平面作為回流路徑,或者認(rèn)為差分走線彼此為對方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對高速
2021-06-11 19:17:59
生搬硬套的,不少工程師似乎還不了解高速差分信號傳輸?shù)谋举|(zhì)。下面重點討論一下PCB差分信號設(shè)計中幾個常見的誤區(qū)。 誤區(qū)一:認(rèn)為差分信號不需要地平面作為回流路徑,或者認(rèn)為差分走線彼此為對方提供回 流途徑。 誤區(qū)二:認(rèn)為
2014-12-16 09:47:09
撿到寶貝!快來圍觀Altium差分走線絕密文章https://bbs.elecfans.com/jishu_1521103_1_1.html本文來自電子發(fā)燒友之小組:臥龍會IT技術(shù)https://bbs.elecfans.com/group_911
2018-01-15 16:05:22
負(fù)載,減緩上升時間;二是阻抗不連續(xù)會造成信號的反射;三是直角尖端產(chǎn)生的EMI,到10GHz以上的RF設(shè)計領(lǐng)域,這些小小的直角都可能成為高速問題的重點對象。差分走線的幾個優(yōu)勢(“等長、等距、參考平面
2013-11-13 21:42:25
。但這些規(guī)則都不是用來生搬硬套,所以不少工程師似乎還不了解高速差分信號傳輸?shù)谋举|(zhì)。下面重點討論一下PCB差分信號設(shè)計中幾個常見的誤區(qū)。誤區(qū)一:認(rèn)為差分信號不需要地平面作為回流路徑,或者認(rèn)為差分走線彼此
2018-07-20 16:48:38
請教一下大神在PCB中使用差分走線有什么好處???
2023-04-11 17:35:05
請問下AM26C32和AM26C31用在接口板中走線需要差分走線嗎?
2019-03-07 14:01:20
這種接受發(fā)送信號線是要差分走線嗎
2019-09-05 05:35:41
還有為什么要差分走線?
2019-05-28 00:57:48
datasheetcc2530的輸出阻抗是69+j29,請問該平衡端的走線是否按照差分走線的阻抗來設(shè)計,是按照50歐姆還是100歐姆還是其他阻抗值來設(shè)計微帶線阻抗?
2018-06-06 13:10:24
沿著電感最小的回路進(jìn)行回流,最大的區(qū)別在于差分線除了有對地的耦合之外,還存在相互之間的耦合,哪一種耦合強(qiáng),哪一種就成為主要的回流通路。在 PCB 電路設(shè)計中,一般差分走線之間的耦合較小,往往只占 10
2020-09-29 09:12:19
沿著電感最小的回路進(jìn)行回流,最大的區(qū)別在于差分線除了有對地的耦合之外,還存在相互之間的耦合,哪一種耦合強(qiáng),哪一種就成為主要的回流通路。在 PCB 電路設(shè)計中,一般差分走線之間的耦合較小,往往只占 10
2022-06-07 14:26:13
誤區(qū)一:認(rèn)為差分信號不需要地平面作為回流路徑,或者認(rèn)為差分走線彼此為對方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對高速信號傳輸?shù)臋C(jī)理認(rèn)識還不夠深入。從圖1-8-15的接收端的結(jié)構(gòu)可以
2012-12-18 12:03:00
誤區(qū)一:認(rèn)為差分信號不需要地平面作為回流路徑,或者認(rèn)為差分走線彼此為對方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對高速信號傳輸?shù)臋C(jī)理認(rèn)識還不夠深入。從圖1-8-15的接收端的結(jié)構(gòu)可以
2012-12-19 16:52:38
高速PCB設(shè)計中的若干誤區(qū)與對策
2012-08-20 14:38:56
本節(jié)繼續(xù)講解PCB設(shè)計中差分信號的規(guī)則設(shè)置。差分信號的規(guī)則可以在電氣規(guī)則下面建立,也可以在物理規(guī)則下面建立;電氣規(guī)則下建立的差分信號規(guī)則是全局性的,不受區(qū)域規(guī)則的約束,在BGA等需要密集出線的地方
2017-08-15 10:27:49
絡(luò)了。2、在物理規(guī)則下建立差分規(guī)則圖1-6在物理規(guī)則下創(chuàng)建差分規(guī)則如下圖1-7彈出命名對話框圖1-7差分規(guī)則命名因為電子規(guī)則約束在進(jìn)行PCB設(shè)計布線時更優(yōu)先,同時電氣規(guī)則可以設(shè)置更多的約束,推薦在電氣規(guī)則中設(shè)置差分走線的約束。
2017-01-06 09:46:41
理論研究和實踐都表明,對高速電子系統(tǒng)而言,成功的PCB設(shè)計是解決系統(tǒng)EMC問題的重要措施之一.為了滿足EMC標(biāo)準(zhǔn)的要求,高速PCB設(shè)計正面臨新的挑戰(zhàn),在高速PCB設(shè)計中,設(shè)計者需要糾正或放棄
2011-11-23 10:25:41
0 本內(nèi)容詳細(xì)介紹pcb layout學(xué)習(xí)中用Allegro幾個誤區(qū)
2011-11-23 13:49:41
4439 差分信號PCB布局布線時的幾個常見誤區(qū),很實用。
2015-10-29 11:39:14
0 布線(Layout)是PCB設(shè)計工程師最基本的工作技能之一。走線的好壞將直接影響到整個系統(tǒng)的性能,大多數(shù)高速的設(shè)計理論也要最終經(jīng)過Layout得以實現(xiàn)并驗證,由此可見,布線在高速PCB設(shè)計中是至關(guān)重要的。下面將針對實際布線中可能遇到的一些情況,分析其合理性,并給出一些比較優(yōu)化的走線策略。
2018-04-14 11:06:00
3225 ![](https://file1.elecfans.com//web2/M00/A7/41/wKgZomUMQ1-AHuLEAAAVbqvrgV8979.png)
布線(Layout)是 PCB設(shè)計工程師最基本的工作技能之一。走線的好壞將直接影響到整個系統(tǒng)的性能,大多數(shù)高速的設(shè)計理論也要最終經(jīng)過 Layout 得以實現(xiàn)并驗證,由此可見,布線在高速 PCB設(shè)計
2018-07-06 15:28:18
5349 本文檔的主要內(nèi)容詳細(xì)介紹的是PCB設(shè)計有哪些誤區(qū)PCB設(shè)計的十大誤區(qū)上部分。主要內(nèi)容包括了:1.PCB設(shè)計中的那些誤區(qū)2.濾波電容設(shè)計的那些事3.一直在“死磕”的布線細(xì)節(jié)4.“萬能”的地5.總結(jié)
2019-01-07 08:00:00
0 本文檔的主要內(nèi)容詳細(xì)介紹的是PCB設(shè)計有哪些誤區(qū)PCB設(shè)計的十大誤區(qū)下部分主要內(nèi)容包括了:1.時序及等長設(shè)計概述,2.共同時鐘并行總線時序設(shè)計,3.源同步時鐘并行總線時序設(shè)計,4.高速串行總線時序設(shè)計,5.時序及等長設(shè)計總結(jié)
2019-01-07 08:00:00
0 誤區(qū)一:這板子的PCB設(shè)計要求不高,就用細(xì)一點的線,自動布吧。
點評:自動布線必然要占用更大的PCB面積,同時產(chǎn)生比手動布線多好多倍的過孔,在批量很大的產(chǎn)品中,PCB廠家降價所考慮的因素除了
2019-06-04 14:36:47
383 電子發(fā)燒友網(wǎng)為你提供PCB設(shè)計的八大誤區(qū)現(xiàn)象資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設(shè)計、用戶指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
2021-04-26 08:41:18
6 PCB設(shè)計誤區(qū)-電源是不是必須從濾波電容進(jìn)入芯片管腳(終結(jié)篇)
2022-01-05 14:44:51
15 電容的布局布線 - 電源是不是必須從濾波電容進(jìn)入芯片管腳(PCB設(shè)計十大誤區(qū)-1)
2022-01-05 14:45:42
30 PCB設(shè)計誤區(qū)-電容的布局布線-電源是不是必須從濾波電容進(jìn)入芯片管腳(2)
2022-01-06 12:29:34
49
評論