在PCB設(shè)計過程中,PCB過孔設(shè)計是經(jīng)常用到的一種方式,同時也是一個重要因素,但是過孔設(shè)計勢必會對信號完整性產(chǎn)生一定的影響,尤其是對高速PCB設(shè)計。本文在參閱一些相關(guān)資料,及在設(shè)計過程中的心得,對過孔進行了一些簡單的分析,希望能作為硬件設(shè)計人員的參考。
2022-10-25 18:02:02
5528 ![](https://file.elecfans.com//web2/M00/73/09/poYBAGNXtBiAVpITAABAxqnC_-8252.png)
都很難從芯片數(shù)據(jù)單中讀懂時序。時序問題主要并行接口問題。 普通SI問題。即解決驅(qū)動問題、端接電阻或串接阻尼電阻數(shù)值計算、PCB層壓結(jié)構(gòu)和特性阻抗計算,走線拓撲結(jié)構(gòu)分析。對于普通SI
2011-04-11 09:40:28
) 差分信號(Differential Signal)幾個常見設(shè)計誤區(qū) PCB Layout and SI 問答專家解答(經(jīng)典資料) 信號完整性的一些基本概念 什么是差分信號? 高速PCB設(shè)計中終端匹配
2008-12-25 09:49:59
SI工程師給出的約束規(guī)則來完成布局布線的,這些也就是俗稱的“拉線工”。他們重復而機械的完成一塊塊PCB設(shè)計,一段時間設(shè)計后,他們中的一些或許已經(jīng)有了這樣的一些經(jīng)驗:哪些要做等長,哪些要走粗、哪些要平行
2016-12-20 17:34:18
第一版,第二版的《PCB設(shè)計應用教材》更要詳盡一些,內(nèi)容也更多些。不論您是新手,還是PCB設(shè)計高手,相信這本資料絕對有助于您迅速提高PCB的設(shè)計質(zhì)量和制造可行性!
2018-08-14 12:36:04
、信號端接等方面的高速和模擬PCB設(shè)計知識,能獨立或在SI工程師等指導下完成關(guān)鍵信號和區(qū)域的SI仿真和分析并提出改進意見; 6、能在規(guī)則驅(qū)動下熟練手動或自動布線并修改通過,整板具有一定的美感,布線過程中
2015-01-23 10:31:26
,并能提出一些原理、器件選擇和結(jié)構(gòu)上與PCB設(shè)計有關(guān)的合理改進意見,幫助系統(tǒng)設(shè)計早日成功;8、測試點和絲印標記清晰明了、無差錯,極少犯PCB設(shè)計中的低級錯誤,一般不會因PCB設(shè)計錯誤導致改版,對9
2011-12-06 21:21:48
PCB整理的一些資料分享,可能之前分享了一些,這次分享齊全的
2018-10-15 16:06:23
EMI問題是很多工程師在PCB設(shè)計遇到的最大挑戰(zhàn),由于電子產(chǎn)品信號處理頻率越來越高,EMI問題日益顯著,雖然有很多書籍對EMI問題進行了探討,但是都不夠深入,《PCB設(shè)計中EMI控制原理與實戰(zhàn)
2011-05-19 15:58:44
PCB絲印的方向性要求是什么?通常采用的絲印字符尺寸是多少?帶著這兩個問題,我們今天講解的是PCB設(shè)計中絲印的要求及擺放。絲印基本要求打開絲印(如下圖)步驟:1.Display--color
2017-12-01 10:38:36
PCB設(shè)計中差分線怎么設(shè)置,還有就是等長分析
2019-08-19 09:47:36
由***擾電路形成的環(huán)路和公共參考面上引起的共模電壓而造成的干擾,其值要視電場和磁場的相對的強弱來定。在高頻PCB板中,較重要的一類干擾便是電源噪聲。通過對高頻PCB板上出現(xiàn)的電源噪聲特性和產(chǎn)生原因進行系統(tǒng)分析,并結(jié)合工程應用,提出了一些非常有效而又簡便的解決辦法。
2019-05-22 06:05:32
PCB設(shè)計工程師在設(shè)計PCB時,往往很想使用自動布線。通常,純數(shù)字的電路板(尤其信號電平比較低,電路密度比較小時)采用自動布線是沒有問題的。但是,在設(shè)計模擬、混合信號或高速電路板時,如果采用PCB設(shè)計軟件的自動布線工具,可能會出現(xiàn)一些問題,甚至很可能帶來嚴重的電路性能問題。
2019-07-10 06:11:44
這些要求確定后就可以明確要求PCB設(shè)計人員來實現(xiàn)了,如果設(shè)計中所有的重要布線要求都明確了,可以轉(zhuǎn)換成整體的布線約束,利用CAD中的自動布線工具軟件來實現(xiàn)PCB設(shè)計,這也是在高速PCB設(shè)計中的一個發(fā)展趨勢
2014-06-12 14:48:05
請問大伙PCB設(shè)計中,常見的串口通訊線(TX、RX)是否屬于高速信號線?然后高速信號的標準到底是什么?在網(wǎng)上瀏覽了一些相關(guān)知識,感覺始終不太理解。
2023-01-26 20:39:13
而非EMC專長的我們來說,其實也只能回答個大概,實話實說,在EMC領(lǐng)域我們也還在不斷的學習中,所以這篇文章也只是基于我們對EMC 的一些認識,從PCB 設(shè)計中如何去盡量的避免問題的發(fā)生,其中說得
2016-07-29 18:37:23
在PCB設(shè)計中,工程師難免會面對諸多問題,一下總結(jié)了PCB設(shè)計中十大常見的問題,希望能對大家在PCB設(shè)計中能夠起到一定的規(guī)避作用。
2021-03-01 10:43:30
PCB設(shè)計前需要準備一些什么呢除了原理圖封裝 文檔規(guī)范 還有什么呢?
2015-03-06 11:12:44
原理圖的設(shè)計、PCB設(shè)計,因而電子研發(fā)工程師所面臨的PCB設(shè)計挑戰(zhàn)也不斷增加:信號完整性(SI),電源完整性(PI)、EMC/EMI以及熱分析、可制造性等等問題。那咋解決了?嘿嘿,別擔心,電子發(fā)燒友網(wǎng)即將舉辦
2015-03-31 17:16:48
布線設(shè)計;2、對于各種復雜的產(chǎn)品都有著非常豐富的經(jīng)驗,能克服目前PCB設(shè)計布線中的一些缺陷,對高速數(shù)據(jù)線進行模擬仿真,保證設(shè)計質(zhì)量;3、能針對客戶的習慣,采用不同的設(shè)計軟件完成產(chǎn)品設(shè)計,如
2012-03-28 16:35:06
1. 如何處理實際布線中的一些理論沖突的問題 問:在實際布線中,很多理論是相互沖突的;例如: 1。處理多個模/數(shù)地的接法:理論上是應該相互隔離的,但在實際的小型化、高密度布線中,由于空間的局限或者
2014-10-24 11:00:08
在PCB設(shè)計中,電源是不可忽略的一個話題,尤其是現(xiàn)在很多產(chǎn)品的電源電壓越來越低,電流越來越大,動輒幾百安培,所以現(xiàn)在大家對電源完整性也就越來越關(guān)注,這篇重點講下電源壓降的一些問題。
2019-08-07 06:45:10
PCB設(shè)計對于電源電路設(shè)計來說至關(guān)重要,也是新手必要攻下的技術(shù)之一,小編在本文中就將分享關(guān)于PCB設(shè)計中的一些精髓看點。
2019-09-11 11:52:21
、企業(yè)培養(yǎng)PCB設(shè)計工程師成本高 周期長。除了一些十分優(yōu)秀的大型公司例如:華為,中興等在早期就內(nèi)部定向培育了一批優(yōu)秀的PCB設(shè)計工程師,市場上優(yōu)秀PCB設(shè)計工程師還是很缺乏。在這樣的背景下,PCB設(shè)計
2020-06-23 15:41:51
本人收集整理的SI9000教程和一些PCB 布線規(guī)范(PADS)以及 一些硬件知識。
2012-01-21 10:16:00
新人關(guān)于pcb的一些資料
2014-07-17 21:18:56
經(jīng)??吹骄W(wǎng)上的一些pcb設(shè)計技巧中提到,有一個回路面積的概念,不太明白這個回路面積怎么去看,比如說“減少地的回路面積”“減少視頻信號回路面積”4 p6 D) v$ q, uz. `7 E在自己設(shè)計的pcb中,這個回路面積怎么去看哦?謝謝大家
2014-10-24 11:06:20
安裝PCB?!?5)需要特別注意的一些環(huán)境因素,例如散熱、通風、沖擊、振動、濕度.灰塵、鹽霧以及輻射線。6)支撐的程度。7)保持和固定。8)容易取下來。電氣特性 1)是否分析了導線電阻、電感、電容
2012-07-23 21:11:31
CB即印刷電路板,是電子電路的承載體。在現(xiàn)代電子產(chǎn)品中,幾乎都要使用PCB。PCB設(shè)計是電路設(shè)計的最后一個環(huán)節(jié),也是對原理電路的再設(shè)計。一些新的工程師往往低估PCB設(shè)計的重要性,將這一即煩瑣又費事
2016-07-28 11:09:26
本帖最后由 赤兔影者 于 2013-5-19 11:47 編輯
一些protel PCB設(shè)計資料所有的單個文件都在 打包.rar 里,只下載這個就可以了
2012-12-04 22:18:09
,但是在線徑粗細發(fā)生變化的時候,會發(fā)生一些反射的現(xiàn)象。拐角方式對于線的粗細變化情況,直角是最差的,45度角好一些,圓角是最好的。但是圓角對PCB設(shè)計來講處理比較麻煩,所以一般是看信號的敏感程度來定,一
2018-09-18 15:55:57
此文檔介紹了一些常用的PCB設(shè)計工藝規(guī)范
2018-08-09 15:20:14
大打折扣或者失效。本文將從基本同步降壓開關(guān)電源模型出發(fā),推導出一些常見數(shù)據(jù)手冊中給出的物料選擇公式,并結(jié)合實際PCB設(shè)計噪聲原理給出一些建議。注:論文為作者原創(chuàng),轉(zhuǎn)載或引用請注明
2012-12-02 00:30:20
,布線在高速PCB設(shè)計中是至關(guān)重要的。下面將針對實際布線中可能遇到的一些情況,分析其合理性,并給出一些比較優(yōu)化的走線策略。主要從直角走線,差分走線,蛇形線等三個方面來闡述。
2009-08-20 20:58:49
觀點大家都有體會。同樣的邏輯連接,同樣的器件,不同的PCB他們的性能測試結(jié)果就不同。好的設(shè)計不光產(chǎn)品穩(wěn)定性高,而且可以通過各種要求苛刻的測試。但不理想的設(shè)計就不可能達到這樣的效果。在一些低端產(chǎn)品中
2010-03-24 11:40:27
視頻教程,我將在文章的末尾將資料和軟件都放上百度網(wǎng)盤的連接。在收到書籍的時候,首先查看了自序,作者在里面說明的了在PCB設(shè)計上的一些經(jīng)歷,讓人感覺事如親臨,工作中的一些無奈以及從第一本書的出版,仿佛
2023-04-16 14:06:29
,各種電子產(chǎn)品的PCB設(shè)計,積累了非常多的一些經(jīng)驗,對于一些電子工程師來說,可以起到一個借鑒和參考的作用,也希望下面的一些經(jīng)驗或者技巧能夠幫助電子工程師在產(chǎn)品的設(shè)計中應對PCB設(shè)計面臨的各種挑戰(zhàn)
2012-04-27 16:01:01
為了方便大家查找技術(shù)資料,從今天開始,每個星期都會有一個社區(qū)資料總貼,同時也會選取一些相關(guān)視頻課程,讓大家可以結(jié)合學習,希望對廣大電子愛好者有所幫助。精選視頻課程:硬件產(chǎn)品硬件設(shè)計3節(jié)課
2019-05-24 18:31:40
設(shè)備、科研合作、航空航天、汽車電子、消費電子產(chǎn)品等多個領(lǐng)域,依靠完善的設(shè)計流程,嚴格的質(zhì)量控制標準,和優(yōu)質(zhì)的快速服務,致力于以PCB設(shè)計及其增值服務(SI\EMC\PI\熱分析\DFM分析等)為主要核心競爭力,
2012-11-01 09:17:06
設(shè)計是另一個極端,成本和實效性高于一切,設(shè)計師們總是采用最快、最好、最高性能的CPU芯片、存儲器技術(shù)和圖形處理模塊來組成日益復雜的計算機。而家用計算機主板通常都是4層板,一些高速PCB設(shè)計技術(shù)很難應用到
2016-10-16 12:57:06
布線設(shè)計;2、對于各種復雜的產(chǎn)品都有著非常豐富的經(jīng)驗,能克服目前PCB設(shè)計布線中的一些缺陷,對高速數(shù)據(jù)線進行模擬仿真,保證設(shè)計質(zhì)量;3、能針對客戶的習慣,采用不同的設(shè)計軟件完成產(chǎn)品設(shè)計,如
2012-04-13 17:21:42
。濾波電容在PCB設(shè)計中的正確接法按這樣的畫法,濾波效果就會好很多。如果大家嫌這個不好看,按下圖處理也是正確的,你們也可以發(fā)現(xiàn)在一些PCB設(shè)計中也會用到下面的處理方式。99%的硬件/PCB設(shè)計工程師會用到的分析軟件,涵蓋CAM350功能,免費拿走
2020-06-20 19:10:45
(Layout)設(shè)計工程師,根據(jù)電氣原理圖和結(jié)構(gòu)圖運用專業(yè)PCB設(shè)計軟件進行布線設(shè)計;2、對于各種復雜的產(chǎn)品都有著非常豐富的經(jīng)驗,能克服目前PCB設(shè)計布線中的一些缺陷,對高速數(shù)據(jù)線進行模擬仿真,保證
2012-02-10 09:32:02
不斷提高.要經(jīng)常看下網(wǎng)上別人設(shè)計的成熟作品,參考設(shè)計中的一些優(yōu)秀做法.PCB設(shè)計不僅是技術(shù)更是一門藝術(shù).希望各位初學PCB的朋友能快速提高自己的技能. 向大家推薦PCB 基礎(chǔ)知識,我看了下,對初學者起步很有幫助.
2020-12-23 10:00:21
今天跟大家分享一下用AD畫PCB過程中的一些基礎(chǔ)知識。
完成后的PCB
通常原理圖設(shè)計完成后,就開始PCB設(shè)計。有幾個地方需要注意:
1.原理圖設(shè)計完成后一定要先評審,確保無誤后
2023-04-27 16:46:31
; 同樣組裝廠的工人不了解PCB設(shè)計。他們只知道完成生產(chǎn)任務,他們沒有什么想法,也沒有能力分析焊接不良的原因?! ?.建議PCB布局設(shè)計 PCB布局有一些建議,希望能避免各種影響焊接質(zhì)量的不良圖紙
2023-04-18 14:22:50
分享設(shè)計pcb layout的一些經(jīng)驗。
2021-04-23 06:10:16
本帖最后由 1403545393 于 2021-5-11 18:13 編輯
PCB畫制過程中,在封裝上導入里之前畫板生成的庫,都是與實物相對應的,對于一些沒有封裝的元件在畫pcb封裝庫的時候
2020-06-23 18:25:50
本文主要從高頻PCB的手動布局、布線兩個方面,基于Protel99SE對在高頻PCB設(shè)計中的一些問題進行研究。
2021-04-22 06:21:32
,而在布線后的分析中則需要依據(jù)實際的版圖設(shè)計使用完整的傳輸線SPICE模型。5. 設(shè)計方法與現(xiàn)有EDA軟件的結(jié)合 目前在PCB設(shè)計業(yè)還沒有一個集成的EDA軟件來完成上述的設(shè)計方法,因此必須通過一些通用
2018-08-29 16:28:48
,而在布線后的分析中則需要依據(jù)實際的版圖設(shè)計使用完整的傳輸線SPICE模型。5. 設(shè)計方法與現(xiàn)有EDA軟件的結(jié)合 目前在PCB設(shè)計業(yè)還沒有一個集成的EDA軟件來完成上述的設(shè)計方法,因此必須通過一些
2008-06-14 09:14:27
在高速PCB設(shè)計過程中,由于存在傳輸線效應,會導致一些一些信號完整性的問題,如何應對呢?
2021-03-02 06:08:38
本文匯總了并行PCB設(shè)計的一些關(guān)鍵準則。
2021-04-26 06:42:38
開關(guān)電源的PCB設(shè)計規(guī)范
2019-05-23 07:03:50
阻抗計算和反算(1步完成,完美替代polar Si9000阻抗計算軟件) ? 一鍵分析BOM分析(一鍵分析BOM位號,數(shù)量,封裝,規(guī)格參數(shù)等是否正確) ? 支持PCB設(shè)計文件以及版本對比原作者:吉迷哥 EDA設(shè)計精品智匯館
2023-04-18 15:04:04
接地問題分析(PCB設(shè)計)
2012-08-05 21:35:36
的地方。對于關(guān)鍵的信號線是否采取了最佳措施,如長度最短,加保護線,輸入線及輸出線被明顯地分開。模擬電路和數(shù)字電路部分,是否有各自獨立的地線。后加在PCB中的圖形(如圖標、注標)是否會造成信號短路。對一些
2018-05-07 08:20:06
自己整理了一些關(guān)于PCB布線的資料分享給大家。關(guān)于PCB線寬與電流的關(guān)系有很詳細的講解pcb設(shè)計的相關(guān)經(jīng)驗和技巧總結(jié)老工程師的經(jīng)驗分享
2020-07-17 08:00:00
改善PCB設(shè)計的基本問題需要掌握一些方法和技巧,有誰了解嗎
2023-04-14 14:41:09
大家好,新人想學習PCB Editor如何進行PCB設(shè)計,不知道有沒有,一些簡單的原理圖及輸出的網(wǎng)表,可以讓我導入到PCB Editor,進行練習....謝謝分享
2014-01-19 14:31:37
隔離帶來改善。對于是直流,小信號,低電壓PCB設(shè)計的要求可以低些。所以“合理”是相對的。4.選擇好接地點:小小的接地點不知有多少工程技術(shù)人員對它做過多少論述,足見其重要性。一般情況下要求共點地,如:前向
2015-05-19 10:26:29
的影響。PCB設(shè)計人員開始試驗電路板實現(xiàn)時,大多數(shù)電源設(shè)計軟件都提供材料清單 (BOM) 和電路板布局建議?! ∧M濾波器設(shè)計軟件也可以幫助PCB設(shè)計人員。您可以在一些模擬IC制造廠商的網(wǎng)站上,找到該軟件
2011-10-25 09:45:08
能介紹一些國外關(guān)于高速PCB設(shè)計的技術(shù)書籍和資料嗎?
2009-09-06 08:40:45
在PCB設(shè)計中,電源是不可忽略的一個話題,尤其是現(xiàn)在很多產(chǎn)品的電源電壓越來越低,電流越來越大,動輒幾百安培,所以現(xiàn)在大家對電源完整性也就越來越關(guān)注,這篇重點講下電源壓降的一些問題。理論上來講,計算壓降,應用到的應該是初中的物理知識,電源壓降
2019-03-12 15:53:51
PCB設(shè)計中有沒有一些黃金法則,適用于各種PCB設(shè)計項目,無論是對初級工程師還是更為成熟的電路板制造商,都具有極大的指導性作用的那種,還請給一些參考~
2019-08-26 11:59:33
看了一些pcb設(shè)計軟件的專業(yè)書籍,但是對PCB設(shè)計完成后,輸出哪些文件還是不太理解,聽人說有什么Gerber文件,書上也描述的好像不是這樣。。。
2019-06-27 01:13:50
SI(信號完整性)和EMC(電磁兼容)專家來進行布線前的仿真和分析,每一個設(shè)計工程師都遵循企業(yè)內(nèi)部嚴格的設(shè)計規(guī)定。所以通信領(lǐng)域的設(shè)計工程師通常采用這種過度設(shè)計的高速PCB設(shè)計策略。 家用計算機領(lǐng)域
2018-11-27 10:15:02
=D2+0.416.在信號換層的過孔附近放置一些接地過孔,以便為信號提供短距離回路。總的來說,在PCB設(shè)計時不僅要靈活多變,還要均衡考慮過孔減小帶來的成本增加以及PCB 廠家后期加工和工藝技術(shù)的限制。
2016-12-20 15:51:03
高速PCB設(shè)計之一 何為高速PCB設(shè)計電子產(chǎn)品的高速化、高密化,給PCB設(shè)計工程師帶來新的挑戰(zhàn)。PCB設(shè)計不再是產(chǎn)品硬件開發(fā)的附屬,而成為產(chǎn)品硬件開發(fā)中“前端IC,后端PCB,SE集成”3個環(huán)節(jié)中
2014-10-21 09:41:25
Cadence,在學校里可能接觸的不多。此次臥龍會皮希彼老師給大家出一個《高速PCB設(shè)計Allegro基礎(chǔ)實戰(zhàn)》課程,此課程除了Cadence的PCB設(shè)計軟件ALLEGRO的基礎(chǔ)操作還帶著講一些高速方面
2017-12-27 09:34:12
與PCB設(shè)計相關(guān)的設(shè)計物理規(guī)則和電氣規(guī)則。Allegro的常見網(wǎng)表導入方式有兩種,一種是原理圖直接更新到PCB工程項目,另一種是原理圖產(chǎn)生第三方的網(wǎng)表格式,再導入到PCB工程中。對于一些遵守某些工業(yè)規(guī)范
2019-10-14 20:48:18
PCB絲印的方向性要求是什么?通常采用的絲印字符尺寸是多少?帶著這兩個問題,我們來了解PCB設(shè)計中絲印的要求及擺放。絲印基本要求打開絲?。ㄈ缦聢D)步驟:1. Display--color
2017-12-05 10:25:09
高速PCB設(shè)計中的串擾分析與控制:物理分析與驗證對于確保復雜、高速PCB板級和系統(tǒng)級設(shè)計的成功起到越來越關(guān)鍵的作用。本文將介紹在信號完整性分析中抑制和改善信號串擾的
2009-06-14 10:02:38
0 隨著集成電路輸出開關(guān)速度的提高以及PCB板密度增加,如何在PCB板的設(shè)計過程中充分考慮信號完整性(SI)問題,已經(jīng)成為當今PCB設(shè)計業(yè)界中一個新的熱門課題。文中從SI的主要影響入
2010-07-30 17:52:00
0 Allegro PCB設(shè)計流程一
Allegro PCB SI 的設(shè)計流程包括如下六個步驟:
Pre-Placement
&nbs
2009-11-18 10:17:00
2581 Cadence PCB SI分析特性阻抗變化因素教程
Cadence 的PCB SI工具是一個強大的SI分析軟件,下面我們將采用SI這個軟件對對阻抗參數(shù)進行分析!
1、概
2010-03-21 18:37:49
3316 ![](https://file1.elecfans.com//web2/M00/A5/82/wKgZomUMOMWARGhpAAAlvpBsLkI559.gif)
討論了高速PCB 設(shè)計中涉及的定時、反射、串擾、振鈴等信號完整性( SI)問題,結(jié)合CA2DENCE公司提供的高速PCB設(shè)計工具Specctraquest和Sigxp,對一采樣率為125MHz的AD /DAC印制板進行了仿真和分析,根
2011-11-21 16:43:23
0 隨著集成電路輸出開關(guān)速度的提高以及PCB 板密度增加, 如何在PCB 板的設(shè)計過程中充分考慮信號完整性(SI)問題,已經(jīng)成為當今PCB 設(shè)計業(yè)界中一個新的熱門課題。文中從SI 的主要影響入手
2011-11-21 16:59:05
81 在Allegro SI的參數(shù)設(shè)置環(huán)境中你可以針對不同pcb設(shè)計要求規(guī)定不同的約束條件。這些不同的約束條件可以通過參數(shù)分配表分配給電路板上不同的特定區(qū)域
2012-06-26 15:26:28
2709 ![](https://file1.elecfans.com//web2/M00/A6/42/wKgZomUMPIyAER42AAAIoNR9AUY185.jpg)
4層PCB設(shè)計實例 以前寫論文收集的一些資料,學習PCB的好資料?。?!
2016-06-17 16:48:12
67 Sigrity_PCB_PI-SI_分析工具介紹
2017-01-14 02:53:59
0 一款合適好用的PCB設(shè)計軟件,很大程度上能幫助他們更高效地完成PCB設(shè)計,PCB設(shè)計軟件的選擇,將直接影響學習工作的進度。
2020-01-14 17:04:12
2954 SI-list【中國】一篇文章,搞定以太網(wǎng)PCB設(shè)計
2019-08-20 10:38:55
3406 本文主要分析一下在高速PCB設(shè)計中,高速信號與高速PCB設(shè)計存在一些理解誤區(qū)。 誤區(qū)一:GHz速率以上的信號才算高速信號? 提到高速信號,就需要先明確什么是高速,MHz速率級別的信號算高速、還是
2019-11-05 11:27:17
10310 ![](https://file.elecfans.com/web1/M00/AC/58/pIYBAF3A6wSAEEanAAB6cV8N5aw704.png)
在PCB設(shè)計上,我們所說的DFM主要包括:器件選擇、PCB物理參數(shù)選擇和PCB設(shè)計細節(jié)方面等。
2020-11-20 10:12:33
3805 本文主要針對高速電路中的信號完整性分析,利用Cadence Allegro PCB SI 工具進行信號完整性(SI)分析。
2020-12-21 18:00:08
0 之前在設(shè)計板卡時,只是聽過相關(guān)的概念,但是未真正去研究關(guān)于SI相關(guān)的知識。將之前看過的一些資料整理如下: 1 信號完整性分析 與SI有關(guān)的因素:反射,串擾,輻射。反射是由于傳輸路徑上的阻抗不匹配導致
2021-07-27 10:10:10
2644 ![](https://file.elecfans.com/web2/M00/0C/11/poYBAGD_baaAQ0M1AAAKTLQp8S4349.jpg)
在PCB設(shè)計中,銅厚和線寬是兩個關(guān)鍵參數(shù),它們對電路板的性能和功能有重要影響。以下是如何使用銅厚和線寬進行PCB設(shè)計的一些建議。
2023-08-09 09:28:28
1800
評論