欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

日本召開(kāi)的VLSI 2019峰會(huì)上公開(kāi)在先進(jìn)制程工藝方面的進(jìn)度

旺材芯片 ? 來(lái)源:陳年麗 ? 2019-07-31 16:53 ? 次閱讀

上個(gè)月在日本召開(kāi)的VLSI 2019峰會(huì)上,臺(tái)積電(下稱TSMC)舉辦了一次小型的媒體會(huì),會(huì)上他們公開(kāi)了目前他們?cè)谙冗M(jìn)制程工藝方面的進(jìn)度。這篇文章就帶大家來(lái)梳理一下目前TSMC的先進(jìn)工藝進(jìn)度,對(duì)于未來(lái)兩到三年半導(dǎo)體工業(yè)界的發(fā)展有個(gè)前瞻。

圖片來(lái)自于WikiChip,下同

注:這篇文章大部分內(nèi)容翻譯自WikiChip對(duì)上述兩次會(huì)議中臺(tái)積電披露內(nèi)容的一篇匯總文。由于小編不是學(xué)電路或者說(shuō)電子科班出身,所以文中在電路知識(shí)相關(guān)內(nèi)容的翻譯上可能有問(wèn)題,請(qǐng)各位讀者見(jiàn)諒,如有問(wèn)題敬請(qǐng)?jiān)谠u(píng)論指出。

原版7nm工藝(N7)

TSMC認(rèn)為他們的7nm工藝(N7)是目前可用的半導(dǎo)體工藝中最為先進(jìn)的。在VSLI峰會(huì)上面,TSMC披露了7nm工藝的一些技術(shù)細(xì)節(jié)。目前除了少部分主要客戶(小編:某VIDIA),大多數(shù)TSMC的客戶都表示將直接從TSMC 16nm節(jié)點(diǎn)工藝直接轉(zhuǎn)到7nm節(jié)點(diǎn)工藝。

TSMC各節(jié)點(diǎn)工藝關(guān)鍵特征對(duì)比表

TSMC的10nm節(jié)點(diǎn)將是一代短命的工藝,看起來(lái)更像是一代用于過(guò)渡的工藝。相比起16nm節(jié)點(diǎn)工藝,7nm可以提供3.3倍的門(mén)電路密度,在同等功耗上提供35~40%的速度提升或者可以降低65%的功耗。

不過(guò)7nm技術(shù)的亮點(diǎn)更加在于TSMC對(duì)于良率的控制,根據(jù)TSMC給出的信息,得益于在10nm工藝上面的經(jīng)驗(yàn),7nm工藝的成熟速度是有史以來(lái)最快的。隨著7nm工藝紛紛被高性能計(jì)算領(lǐng)域所使用,TSMC開(kāi)始分別向移動(dòng)端客戶和生產(chǎn)250mm^2^以上Die大小的HPC客戶報(bào)告不同的缺陷密度。

有趣的是,TSMC發(fā)現(xiàn)他們7nm節(jié)點(diǎn)工藝的需求在每季度以1%的速度下降著,同時(shí)他們利潤(rùn)的主要來(lái)源還是成熟的16nm節(jié)點(diǎn)工藝,不過(guò)他們認(rèn)為,7nm工藝將提供整個(gè)年度25%的利潤(rùn)。

第二代7nm工藝(N7P)

TSMC已經(jīng)開(kāi)始提供優(yōu)化版的7nm制程了,他們把這種工藝命名為"N7 Performance-enhanced version",簡(jiǎn)寫(xiě)為N7P,翻譯過(guò)來(lái)就是7nm性能增強(qiáng)版,一般稱之為“第二代7nm工藝”或者“7nm year 2”。

N7P是在原版基礎(chǔ)上對(duì)某些生產(chǎn)步驟(例如FEOL和MOL)進(jìn)行了優(yōu)化,從而得到了約7%的性能提升,或者10%的省電效果。

7nm EUV(N7+)

TSMC內(nèi)部將首次引入EUV(極紫外線光刻)技術(shù)的7nm工藝稱之為"N7+",不要把它和上面的“第二代7nm工藝”給搞混了,那種仍然是采用目前常用的DUV(深紫外線光刻)。N7+已經(jīng)在上個(gè)季度進(jìn)入了量產(chǎn)環(huán)節(jié),TSMC表明這種新工藝的產(chǎn)量已經(jīng)可以達(dá)到原來(lái)7nm工藝的水平了。

相較于初代7nm工藝,N7+可以提供1.2倍的密度提升,同等功耗水平下提供10%的性能增幅,或者同性能節(jié)省15%的功耗。紙面數(shù)據(jù)上的表現(xiàn)當(dāng)然是比上面的N7P還要強(qiáng)一些。當(dāng)然,使用新的EUV技術(shù)也意味著需要在物理上重新實(shí)現(xiàn)一遍芯片,并且使用新的EUV掩膜。

6nm節(jié)點(diǎn)(N6)

6nm節(jié)點(diǎn)是N7(初代7nm工藝)的EUV等效工藝,計(jì)劃使用比N7+更多的EUV層,它兼容于N7工藝,目的是為大部分客戶提供制程的升級(jí)。在N6工藝上,有些N7節(jié)點(diǎn)的設(shè)計(jì)將會(huì)采用新的方式來(lái)實(shí)現(xiàn),最終將提供約18%的密度提升。

比較特別的是,N6工藝進(jìn)入實(shí)際生產(chǎn)的時(shí)間將會(huì)比N5還要晚,風(fēng)險(xiǎn)生產(chǎn)將會(huì)在明年早些時(shí)候開(kāi)始,在2020末開(kāi)始工藝爬坡。正因如此,TSMC稱他們將會(huì)把在N7+和N5這兩種工藝上學(xué)習(xí)到的經(jīng)驗(yàn)運(yùn)用于N6上面。

5nm節(jié)點(diǎn)(N5)

TSMC 5nm工藝節(jié)點(diǎn)(N5)將會(huì)是7nm之后的下一個(gè)“完全節(jié)點(diǎn)(小編注:比如Intel的22nm到14nm為一個(gè)完全節(jié)點(diǎn))”,在今年第一季度,它已經(jīng)進(jìn)入了風(fēng)險(xiǎn)生產(chǎn),預(yù)計(jì)將于明年上半年開(kāi)始工藝爬坡。N5會(huì)廣泛地使用EUV技術(shù),TSMC表示N5節(jié)點(diǎn)工藝的發(fā)展工藝與N7相似,并且目前已經(jīng)達(dá)到了一個(gè)非常高水平的產(chǎn)量。

相較于N7節(jié)點(diǎn),TSMC宣稱N5將提供1.8倍的密度,同功耗15%的性能提升或者同性能30%的節(jié)能。同樣地,N5也會(huì)像N7那樣為移動(dòng)端和HPC用途提供兩種額外選項(xiàng)。相比起N7工藝,N5的HPC選項(xiàng)將提供最高達(dá)25%的性能提升。

TSMC 5nm節(jié)點(diǎn)技術(shù)特征預(yù)測(cè)


在WikiChip的預(yù)計(jì)中,TSMC 5nm將比Intel和三星的下一個(gè)完全節(jié)點(diǎn)工藝成熟時(shí)間更早。

第二代5nm工藝(N5P)

如同7nm節(jié)點(diǎn)時(shí)候的情況,TSMC計(jì)劃將提供一種5nm工藝的優(yōu)化版,名稱也類似:N5 Performance-enhanced version,代號(hào)N5P。與N7P類似,N5P也在某些生產(chǎn)步驟(例如FEOL和MOL)進(jìn)行了優(yōu)化,相比起N5工藝,N5P可以提供同功耗下7%的性能提升或是同性能下15%的省電。

不過(guò)目前N5P的具體時(shí)間線仍然是未知的,但有跡象表明TSMC會(huì)在2020年末或2021年初將其推出。

3nm節(jié)點(diǎn)(N3)

TSMC表示他們的3納米工藝進(jìn)展順利,預(yù)計(jì)將于2022年左右正式引入。就像我們之前知道的那樣,目前的FinFET已經(jīng)不能滿足于3nm節(jié)點(diǎn)時(shí)代的生產(chǎn)了,業(yè)界目前計(jì)劃引入新的GAA(閘極全環(huán) Gate-all-around)技術(shù)。但不能排除TSMC和Intel會(huì)繼續(xù)使用生產(chǎn)更容易、成本更加低的FinFET,因?yàn)樗杏袧摿梢员煌诰?,而三星已?jīng)計(jì)劃在3nm上面引入GAA技術(shù)了。WikiChip更加傾向于TSMC會(huì)繼續(xù)在3nm節(jié)點(diǎn)上面使用FinFET,而會(huì)在隨后的工藝節(jié)點(diǎn)中引入GAA技術(shù)。目前還沒(méi)有更多關(guān)于TSMC 3nm工藝的信息。

總結(jié)

在成為世界上最大的半導(dǎo)體代工廠之后,TSMC并沒(méi)有停止他們的腳步,相反,他們保持著新工藝的研發(fā)速度,從目前披露出來(lái)的進(jìn)度來(lái)看,他們已經(jīng)領(lǐng)先于Intel和其他半導(dǎo)體生產(chǎn)商了。先不論這個(gè)工藝節(jié)點(diǎn)命名中有多少水分,但就目前7nm工藝的表現(xiàn)來(lái)看,TSMC確實(shí)是對(duì)得起“最先進(jìn)”之名的。

所謂有競(jìng)爭(zhēng)才有發(fā)展,在之前的時(shí)代中,TSMC、三星和GF都沒(méi)有對(duì)Intel構(gòu)成過(guò)像樣的威脅,所以Intel才會(huì)在10nm工藝上制定如此激進(jìn)的目標(biāo),導(dǎo)致其難產(chǎn)至今。不過(guò)10nm工藝的芯片已經(jīng)開(kāi)始出貨了,當(dāng)然早期10nm的表現(xiàn)肯定是不如現(xiàn)在14nm++的。如果按照Intel以前的做法,他們肯定是會(huì)去吃透10nm再轉(zhuǎn)進(jìn)下一代7nm節(jié)點(diǎn)工藝的,但是競(jìng)爭(zhēng)對(duì)手的速度已經(jīng)容不得他們慢慢吃透工藝了。前不久Intel的CEO在一場(chǎng)峰會(huì)中宣稱將于兩年內(nèi)提供7nm工藝,那么他們究竟能不能做到呢?讓我們拭目以待。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    334

    文章

    27772

    瀏覽量

    223077
  • VLSI
    +關(guān)注

    關(guān)注

    0

    文章

    73

    瀏覽量

    43001

原文標(biāo)題:精華 | 一文梳理臺(tái)積電先進(jìn)制程工藝進(jìn)度

文章出處:【微信號(hào):wc_ysj,微信公眾號(hào):旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    先進(jìn)制程面臨哪些挑戰(zhàn)

    在2024年底剛開(kāi)過(guò)IEDM的主題演講(keynote speech),二維場(chǎng)效電晶體(2D Field Effect Transistor;2D FET)及奈米碳管(carbon nanotube)被提起可能成為邏輯制程的未來(lái)技術(shù)。
    的頭像 發(fā)表于 01-20 15:55 ?205次閱讀

    被臺(tái)積電拒絕代工,三星芯片制造突圍的關(guān)鍵在先進(jìn)封裝?

    工藝的良率,而這恰恰是三星在先進(jìn)制程方面的最大痛點(diǎn)。 據(jù)悉,三星System LSI部門(mén)已經(jīng)改變了此前晶圓代工獨(dú)自研發(fā)的發(fā)展路線,轉(zhuǎn)而尋求外部聯(lián)盟合作,不過(guò)縱觀全球晶圓代工產(chǎn)業(yè),只有臺(tái)積電、三星和英特爾三家企業(yè)具有尖端
    的頭像 發(fā)表于 01-20 08:44 ?2205次閱讀
    被臺(tái)積電拒絕代工,三星芯片制造突圍的關(guān)鍵<b class='flag-5'>在先進(jìn)</b>封裝?

    臺(tái)積電美國(guó)芯片量產(chǎn)!臺(tái)灣對(duì)先進(jìn)制程放行?

    來(lái)源:半導(dǎo)體前線 臺(tái)積電在美國(guó)廠的4nm芯片已經(jīng)開(kāi)始量產(chǎn),而中國(guó)臺(tái)灣也有意不再對(duì)臺(tái)積電先進(jìn)制程赴美設(shè)限,因此中國(guó)臺(tái)灣有評(píng)論認(rèn)為,臺(tái)積電不僅在“去臺(tái)化”,也有是否會(huì)變成“美積電”的疑慮。 中國(guó)臺(tái)灣不再
    的頭像 發(fā)表于 01-14 10:53 ?165次閱讀

    臺(tái)積電先進(jìn)封裝大擴(kuò)產(chǎn),CoWoS制程成擴(kuò)充主力

    的進(jìn)一步擴(kuò)充,臺(tái)積電在先進(jìn)封裝領(lǐng)域的布局正加速推進(jìn)。 據(jù)悉,CoWoS制程是臺(tái)積電在先進(jìn)封裝領(lǐng)域的一項(xiàng)重要技術(shù),它通過(guò)將芯片直接封裝在晶圓上,再與基板結(jié)合,實(shí)現(xiàn)了高性能、高密度的封裝解決方案。該
    的頭像 發(fā)表于 01-02 14:51 ?334次閱讀

    臺(tái)積電2025年起調(diào)整工藝定價(jià)策略

    制程工藝提價(jià),漲幅預(yù)計(jì)在5%至10%之間。而針對(duì)當(dāng)前市場(chǎng)供不應(yīng)求的CoWoS封裝工藝,臺(tái)積電的提價(jià)幅度將更為顯著,預(yù)計(jì)達(dá)到15%至20%。這一舉措反映了臺(tái)積電在高端技術(shù)領(lǐng)域的強(qiáng)大市場(chǎng)地位和供不應(yīng)求的現(xiàn)狀。 然而,
    的頭像 發(fā)表于 12-31 14:40 ?242次閱讀

    臺(tái)積電日本晶圓廠年底量產(chǎn),AI芯片明年或仍短缺

    。 臺(tái)積電在日本熊本縣的晶圓廠自建設(shè)以來(lái)就備受關(guān)注。此次量產(chǎn)計(jì)劃的實(shí)現(xiàn),不僅體現(xiàn)了臺(tái)積電在先進(jìn)制程技術(shù)方面的強(qiáng)大實(shí)力,也彰顯了其在全球半導(dǎo)體市場(chǎng)中的重要地位。 然而,盡管臺(tái)積電在不斷擴(kuò)大產(chǎn)能,但據(jù)臺(tái)積電位于
    的頭像 發(fā)表于 12-17 10:50 ?372次閱讀

    三星芯片代工新掌門(mén):先進(jìn)與成熟制程并重

    與成熟制程的并重發(fā)展。他指出,當(dāng)前三星代工部門(mén)最緊迫的任務(wù)是提升2nm產(chǎn)能的良率爬坡。這一舉措顯示了三星在先進(jìn)制程技術(shù)領(lǐng)域的決心和實(shí)力。 同時(shí),韓真晚也提到了三星電子在GAA工藝方面的
    的頭像 發(fā)表于 12-10 13:40 ?289次閱讀

    喆塔科技先進(jìn)制程AI賦能中心&amp;amp;校企聯(lián)合實(shí)驗(yàn)室落戶蘇州

    近年來(lái),隨著全球半導(dǎo)體產(chǎn)業(yè)的高速發(fā)展和中國(guó)自主研發(fā)技術(shù)的不斷突破,國(guó)產(chǎn)先進(jìn)制程技術(shù)的自主化進(jìn)程成為了推動(dòng)產(chǎn)業(yè)變革的重要課題。喆塔科技先進(jìn)制程AI賦能中心的啟動(dòng),以及與南京大學(xué)的深度合作,正是對(duì)這一
    的頭像 發(fā)表于 10-21 14:17 ?327次閱讀
    喆塔科技<b class='flag-5'>先進(jìn)制程</b>AI賦能中心&amp;amp;校企聯(lián)合實(shí)驗(yàn)室落戶蘇州

    英特爾向聯(lián)想交付首款18A工藝CPU樣品

    在2024聯(lián)想創(chuàng)新科技大會(huì)上,英特爾CEO帕特·基辛格(Pat Gelsinger)向聯(lián)想交付了首款采用最先進(jìn)Intel 18A(1.8nm)工藝節(jié)點(diǎn)制造的下一代Panther Lake CPU樣品,這一舉動(dòng)標(biāo)志著英特爾
    的頭像 發(fā)表于 10-18 16:57 ?878次閱讀

    晶圓微凸點(diǎn)技術(shù)在先進(jìn)封裝中的應(yīng)用

    先進(jìn)封裝技術(shù)持續(xù)朝著連接密集化、堆疊多樣化和功能系統(tǒng)化的方向發(fā)展,探索了扇出型封裝、2.5D/3D、系統(tǒng)級(jí)封 裝等多種封裝工藝。晶圓微凸點(diǎn)技術(shù)已被廣泛應(yīng)用于各種先進(jìn)封裝工藝技術(shù)中,是最
    的頭像 發(fā)表于 10-16 11:41 ?980次閱讀
    晶圓微凸點(diǎn)技術(shù)<b class='flag-5'>在先進(jìn)</b>封裝中的應(yīng)用

    BiCMOS工藝制程技術(shù)簡(jiǎn)介

    按照基本工藝制程技術(shù)的類型,BiCMOS 工藝制程技術(shù)又可以分為以 CMOS 工藝制程技術(shù)為基礎(chǔ)
    的頭像 發(fā)表于 07-23 10:45 ?2360次閱讀
    BiCMOS<b class='flag-5'>工藝</b><b class='flag-5'>制程</b>技術(shù)簡(jiǎn)介

    HV-CMOS工藝制程技術(shù)簡(jiǎn)介

    BCD 工藝制程技術(shù)只適合某些對(duì)功率器件尤其是BJT 或大電流 DMOS 器件要求比較高的IC產(chǎn)品。BCD 工藝制程技術(shù)的工藝步驟中包含大量
    的頭像 發(fā)表于 07-22 09:40 ?3402次閱讀
    HV-CMOS<b class='flag-5'>工藝</b><b class='flag-5'>制程</b>技術(shù)簡(jiǎn)介

    臺(tái)積電回應(yīng)先進(jìn)制程漲價(jià)傳聞:定價(jià)以策略為導(dǎo)向

    近日,市場(chǎng)上傳出臺(tái)積電將針對(duì)先進(jìn)制程技術(shù)進(jìn)行價(jià)格調(diào)整的傳聞,涉及5納米、3納米以及未來(lái)2納米制程。據(jù)稱,該公司計(jì)劃在下半年啟動(dòng)新的價(jià)格調(diào)漲談判,并預(yù)計(jì)漲價(jià)決策將在2025年正式生效。
    的頭像 發(fā)表于 06-19 11:37 ?691次閱讀

    臺(tái)積電在歐洲技術(shù)研討會(huì)上展示HBM4的12FFC+和N5制造工藝

    目前,我們正在攜手眾多HBM存儲(chǔ)伙伴(如美光、三星、SK海力士等)共同推進(jìn)HBM4在先進(jìn)制程中的全面集成。12FFC+基礎(chǔ)Dies在滿足HBM性能需求的同時(shí),具有顯著的成本優(yōu)勢(shì);而N5基礎(chǔ)Dies則可在較低功耗條件下實(shí)現(xiàn)HBM4的預(yù)期速度。
    的頭像 發(fā)表于 05-17 10:07 ?661次閱讀

    臺(tái)積電2023年報(bào):先進(jìn)制程先進(jìn)封裝業(yè)務(wù)成績(jī)

    據(jù)悉,臺(tái)積電近期發(fā)布的2023年報(bào)詳述其先進(jìn)制程先進(jìn)封裝業(yè)務(wù)進(jìn)展,包括N2、N3、N4、N5、N6e等工藝節(jié)點(diǎn),以及SoIC CoW、CoWoS-R、InFO_S、InFO_M_PoP等封裝技術(shù)。
    的頭像 發(fā)表于 04-25 15:54 ?803次閱讀