欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速PCB中的信號回流及跨分割是怎樣的

PCB線路板打樣 ? 來源:pcb論壇 ? 作者:pcb論壇 ? 2020-03-28 11:06 ? 次閱讀

這里簡單構(gòu)造了一個“場景”,結(jié)合下圖介紹一下地回流和電源回流以及一些跨分割問題。為方便作圖,把層間距放大。

IC1為信號輸出端,IC2為信號輸入端(為簡化PCB模型w ww.pcblx.com,假定接收端內(nèi)含下接電阻)第三層為地層。IC1和IC2的地均來自于第三層地層面。頂層右上角為一塊電源平面,接到電源正極。C1和C2分別為IC1、IC2的退耦電容。圖上所示的芯片的電源和地腳均為發(fā)、收信號端的供電電源和地。

在低頻時,如果S1端輸出高電平,整個電流回路是電源經(jīng)導(dǎo)線接到VCC電源平面,然后經(jīng)橙色路徑進入IC1,然后從S1端出來,沿第二層的導(dǎo)線經(jīng)R1端進入IC2,然后進入GND層,經(jīng)紅色路徑回到電源負極。

但在高頻時,PCB所呈現(xiàn)的分布特性會對信號產(chǎn)生很大影響。我們常說的地回流就是高頻信號中經(jīng)常要遇到的一個問題。當S1到R1的信號線中有增大的電流時,外部的磁場變化很快,會使附近的導(dǎo)體感應(yīng)出一個反向的電流。如果第三層的地平面是完整的地平面的話,那么會在地平面上會有一個藍色虛線標示的電流;如果TOP層有一個完整的電源平面的話,也會在頂層有一個沿藍色虛線的回流。此時信號回路有最小的電流回路,向外輻射的能量最小,耦合外部信號的能力也最小。(高頻時的趨膚效應(yīng)也是向外輻射能量最小,原理是一樣的。)由于高頻信號電平和電流變化都很快,但是變化周期短,需要的能量并不是很大,所以芯片是和離芯片最近的退耦電容取電的。當C1足夠大,而且反應(yīng)又足夠快 (有很低的ESR值,通常用瓷片電容。瓷片電容的ESR遠低于鉭電容。),位于頂層的橙色路徑和位于GND層的紅色路徑可以看成是不存在的(存在一個和整板供電對應(yīng)的電流,但不是與圖示信號對應(yīng)的電流)。

因此,按圖中構(gòu)造的環(huán)境,電流的整個通路是:由C1的正極-》IC1的VCC-》S1-》L2信號線-》R1-》IC2的 GND-》過孔-》GND層的黃色路徑-》過孔-》電容負極。可以看到,電流的垂直方向有一個棕色的等效電流,中間會感應(yīng)出磁場,同時,這個環(huán)面也能很容易的耦合到外來的干擾。如果和圖中信號為一條時鐘信號,并行有一組8bit的數(shù)據(jù)線,由同一芯片的同一電源供電,電流回流途徑是相同的。如果數(shù)據(jù)線電平同時同向翻轉(zhuǎn)的話,會使時鐘上感應(yīng)一個很大的反向電流,如果時鐘線沒有良好的匹配的話,這個串擾足以對時鐘信號產(chǎn)生致命影響。這種串擾的強度不是和干擾源的高低電平的絕對值成正比,而是和干擾源的電流變化速率成正比,對于一個純阻性的負載來說,串擾電流正比于dI/dt=dV /(T10%-90%*R)。式中的dI/dt (電流變化速率)、dV(干擾源的擺幅)和R(干擾源負載)都是指干擾源的參數(shù)(如果是容性負載的話,dI/dt是與T10%-90%的平方成反比的。)。從式中可以看出,低速的信號未必比高速信號的串擾小。也就是我們說的:1kHZ的信號未必是低速信號,要綜合考慮沿的情況。對于沿很陡的信號,是包含很多諧波成分的,在各倍頻點都有很大的振幅。因此,在選器件的時候也要注意一下,不要一味選開關(guān)速度快的芯片,不僅成本高,還會增加串擾以及EMC問題。

任何相鄰的電源層或其它的平面,只要在信號兩端有合適的電容提供一個到GND的低電抗通路,那么這個平面就可以作為這個信號的回流平面。在平常的應(yīng)用中,收發(fā)對應(yīng)的芯片IO電源往往是一致的,而且各自的電源與地之間一般都有0.01-0.1uF的退耦電容,而這些電容也恰恰在信號的兩端,所以該電源平面的回流效果是僅次于地平面的。而借用其他的電源平面做回流的話,往往不會在信號兩端有到地的低電抗通路。這樣,在相鄰平面感應(yīng)出的電流就會尋找最近的電容回到地。如果這個“最近的電容”離始端或終端很遠的話,這個回流也要經(jīng)過“長途跋涉”才能形成一個完整的回流通路,而這個通路也是相鄰信號的回流通路,這個相同的回流通路和共地干擾的效果是一樣的,等效為信號之間的串擾。

對于一些無法避免的跨電源分割的情況,可以在跨分割的地方跨接電容或RC串聯(lián)構(gòu)成的高通濾波器(如10歐電阻串680p電容,具體的值要依自己的信號類型而定,即要提供高頻回流通路,又要隔離相互平面間的低頻串擾)。這樣可能會涉及到在電源平面之間加電容的問題,似乎有點滑稽,但肯定是有效的。如果一些規(guī)范上不允許的話,可以在分割處兩平面分別引電容到地。

對于借用其它平面做回流的情況,最好能在信號兩端適當增加幾個小電容到地,提供一個回流通路。但這種做法往往難以實現(xiàn)。因為終端附近的表層空間大多都給匹配電阻和芯片的退耦電容占據(jù)了。

責(zé)任編輯:Ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4327

    文章

    23175

    瀏覽量

    400266
  • 華強pcb線路板打樣
    +關(guān)注

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43193
收藏 人收藏

    評論

    相關(guān)推薦

    PCB回流焊工藝優(yōu)缺點

    在現(xiàn)代電子制造,PCB回流焊工藝是實現(xiàn)高效率、低成本生產(chǎn)的關(guān)鍵技術(shù)之一。這種工藝通過精確控制溫度曲線,使焊膏在特定溫度下熔化并固化,從而實現(xiàn)電子元件與PCB的永久連接。 優(yōu)點 1.
    的頭像 發(fā)表于 01-20 09:28 ?217次閱讀

    PCB倒角對信號質(zhì)量的影響

    線,減少阻抗不連續(xù)點,尤其是在高速信號設(shè)計。增加PCB銅箔的粘合性,提高產(chǎn)品可靠性。倒角的類型:圓角:設(shè)計復(fù)雜,通常用于高速
    的頭像 發(fā)表于 12-30 18:28 ?1986次閱讀
    <b class='flag-5'>PCB</b>倒角對<b class='flag-5'>信號</b>質(zhì)量的影響

    深度解析:PCB高速信號傳輸的阻抗匹配與信號完整性

    一站式PCBA智造廠家今天為大家PCB設(shè)計什么是高速信號?PCB設(shè)計為什么高頻會出現(xiàn)
    的頭像 發(fā)表于 12-30 09:41 ?246次閱讀

    一文詳解信號回流路徑

    最近在看JT大佬出的一本高速PCB設(shè)計書籍,看到回流路徑這里,讓我想到最近兩個群里都提到關(guān)于這個知識點的問題。書籍很好,但是也會有一些疑問,帶著這些疑問我也查找了相關(guān)資料,我想著盡可能的結(jié)合書中知識以及自己的理解,把這個問題能給
    的頭像 發(fā)表于 12-25 10:17 ?693次閱讀
    一文詳解<b class='flag-5'>信號</b>的<b class='flag-5'>回流</b>路徑

    pcb回流焊工藝詳解

    一、引言 在現(xiàn)代電子制造,PCB(印刷電路板)是電子元件的載體,而回流焊工藝則是實現(xiàn)電子元件與PCB緊密結(jié)合的關(guān)鍵步驟。 二、回流焊工藝原
    的頭像 發(fā)表于 11-04 13:59 ?584次閱讀

    高速PCB設(shè)計指南

    如今,可以認為大多數(shù)PCB存在某種類型的信號完整性問題的風(fēng)險,這種問題通常與高速數(shù)字設(shè)計相關(guān)。高速PCB設(shè)計和布局專注于創(chuàng)建不易受
    的頭像 發(fā)表于 10-18 14:06 ?959次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設(shè)計指南

    高速PCB信號完整性分析及應(yīng)用

    電子發(fā)燒友網(wǎng)站提供《高速PCB信號完整性分析及應(yīng)用.pdf》資料免費下載
    發(fā)表于 09-21 14:14 ?2次下載

    高速PCB信號和電源完整性問題的建模方法研究

    高速PCB信號和電源完整性問題的建模方法研究
    發(fā)表于 09-21 14:13 ?0次下載

    高速PCB信號完整性分析及硬件系統(tǒng)設(shè)計的應(yīng)用

    電子發(fā)燒友網(wǎng)站提供《高速PCB信號完整性分析及硬件系統(tǒng)設(shè)計的應(yīng)用.pdf》資料免費下載
    發(fā)表于 09-21 14:11 ?3次下載

    高速PCB信號完整性設(shè)計與分析

    高速PCB信號完整性設(shè)計與分析
    發(fā)表于 09-21 11:51 ?0次下載

    高速PCB信號和電源完整性問題研究

    電子發(fā)燒友網(wǎng)站提供《高速PCB信號和電源完整性問題研究.pdf》資料免費下載
    發(fā)表于 09-19 17:38 ?0次下載

    高速pcb與普通pcb的區(qū)別是什么

    的區(qū)別,包括設(shè)計原則、材料選擇、制造工藝和性能特點等方面。 一、設(shè)計原則 1. 信號完整性(Signal Integrity,SI):高速PCB設(shè)計需要關(guān)注信號完整性,以確保
    的頭像 發(fā)表于 06-10 17:34 ?2032次閱讀

    高速pcb的定義是什么

    在通信、計算機、航空航天等領(lǐng)域的應(yīng)用越來越廣泛。本文將詳細介紹高速PCB的定義、設(shè)計原則、關(guān)鍵技術(shù)以及發(fā)展趨勢。 一、高速PCB的定義 高速
    的頭像 發(fā)表于 06-10 17:31 ?1776次閱讀

    如何應(yīng)對PCB設(shè)計中信號線的分割呢?

    PCB設(shè)計過程中經(jīng)常會遇到高多層、高密度的設(shè)計,那么這種情況下就難免出現(xiàn)分割的情況
    的頭像 發(fā)表于 05-27 09:34 ?1163次閱讀
    如何應(yīng)對<b class='flag-5'>PCB</b>設(shè)計中<b class='flag-5'>信號</b>線的<b class='flag-5'>跨</b><b class='flag-5'>分割</b>呢?

    高速PCB設(shè)計,信號完整性問題你一定要清楚!

    隨著集成電路輸出開關(guān)速度提高以及PCB板密度增加,信號完整性(英語:Signalintegrity,Sl)已經(jīng)成為高速數(shù)字 PCB設(shè)計 必須關(guān)心的問題之一。元器件和
    的頭像 發(fā)表于 04-07 16:58 ?660次閱讀