欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速PCB影響信號質(zhì)量的5個方面

aMRH_華強P ? 作者:快點PCB ? 2019-10-10 17:21 ? 次閱讀

在高速PCB設(shè)計中,“信號”始終是工程師無法繞開的一個知識點。不管是在設(shè)計環(huán)節(jié),還是在測試環(huán)節(jié),信號質(zhì)量都值得關(guān)注。在本文中,我們主要來了解下影響信號質(zhì)量的5大問題。

根據(jù)目前工作的結(jié)論,信號質(zhì)量常見的問題主要表現(xiàn)在五個方面:過沖,回沖,毛刺,邊沿,電平。

1)過沖

▲過沖圖

過沖帶來的問題是容易造成器件損壞,過沖過大也容易對周圍的信號造成串?dāng)_。造成過沖大的原因是不匹配,消除的方法有始端串電阻或末端并阻抗(或電阻)。

2)毛刺

▲毛刺圖

毛刺作用在高速器件上,容易造成誤觸發(fā)、控制信號控制錯誤或時鐘信號相位發(fā)生錯誤等問題,毛刺脈沖帶來的問題多發(fā)生在單板工作不穩(wěn)定或器件替代后出現(xiàn)問題。造成毛刺的原因很多,比如邏輯冒險,串?dāng)_、地線反彈等,其消除的方法也不盡相同。

3)邊沿

▲邊沿圖

邊沿速度緩慢發(fā)生在信號線上時,會造成數(shù)據(jù)采樣錯誤。其產(chǎn)生原因通常是輸出端容性負(fù)載過大(負(fù)載數(shù)量過多),輸出是三態(tài)時充(放)電電流小等原因。

4)回沖

▲回沖圖

回沖產(chǎn)生的原因是信號線不匹配或多負(fù)載等原因,消除的方法是加匹配電阻或調(diào)整總線的拓?fù)浣Y(jié)構(gòu)。

5)電平

▲電平圖

輸入電平幅度不符合要求時,會造成器件輸出錯誤。導(dǎo)致電平異常的原因主要有:輸出過載,電平不匹配,三態(tài)總線、總線沖突等原因。

擴展:

工程師在進(jìn)行信號質(zhì)量測試時,應(yīng)該具備以下三方面的知識:

1)對測量工具(示波器)有清楚的了解,要了解示波器的性能,掌握示波器及其探頭的使用,清楚信號質(zhì)量異常的測試與示波器菜單設(shè)置間的配合關(guān)系。

2)對異常的信號形式有全面和清楚的認(rèn)識,對異常信號的異常指標(biāo)有了解。

3)對被測單板的原理電路有一定的認(rèn)識和了解,要求能夠?qū)π盘栠M(jìn)行分類,了解板上的關(guān)鍵器件、關(guān)鍵總線、關(guān)鍵信號的信號質(zhì)量要求和相關(guān)時序參數(shù)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4326

    文章

    23172

    瀏覽量

    400195
  • 華強PCB
    +關(guān)注

    關(guān)注

    8

    文章

    1831

    瀏覽量

    27966
收藏 人收藏

    評論

    相關(guān)推薦

    PCB倒角對信號質(zhì)量的影響

    線,減少阻抗不連續(xù)點,尤其是在高速信號設(shè)計中。增加PCB銅箔的粘合性,提高產(chǎn)品可靠性。倒角的類型:圓角:設(shè)計復(fù)雜,通常用于高速信號走線,阻抗
    的頭像 發(fā)表于 12-30 18:28 ?1930次閱讀
    <b class='flag-5'>PCB</b>倒角對<b class='flag-5'>信號</b><b class='flag-5'>質(zhì)量</b>的影響

    高速PCB的地線布線設(shè)計

    本帖最后由 eehome 于 2013-1-5 10:01 編輯 高速PCB信號接地設(shè)計中存在接地噪聲及電磁輻射等問題,提出了高速
    發(fā)表于 03-31 14:31

    高速信號的電源完整性分析

    高速信號的電源完整性分析在電路設(shè)計中,設(shè)計好一質(zhì)量高速PCB板,應(yīng)該從
    發(fā)表于 08-02 22:18

    高速PCB設(shè)計的信號完整性問題

    高速PCB設(shè)計的信號完整性問題  隨著器件工作頻率越來越高,高速PCB設(shè)計所面臨的信號完整性等問
    發(fā)表于 10-17 15:59

    如何確保高速DSP的PCB設(shè)計質(zhì)量

    電路設(shè)計過程中非常關(guān)鍵的一環(huán)節(jié)?! ∫虼?b class='flag-5'>PCB板的設(shè)計質(zhì)量相當(dāng)重要,它是把最優(yōu)的設(shè)計理念轉(zhuǎn)變?yōu)楝F(xiàn)實的惟一途徑。下面討論針對在高速DSP系統(tǒng)中PCB
    發(fā)表于 12-04 14:19

    避雷!高速信號高速PCB理解誤區(qū)

    二:有了仿真軟件平臺就可以做好高速 PCB 設(shè)計?EDA 設(shè)計軟件平臺集成了高速信號仿真功能,這對于高速
    發(fā)表于 11-30 09:51

    區(qū)分高速PCB高速信號理解誤區(qū)

    。誤區(qū)二:有了仿真軟件平臺就可以做好高速 PCB 設(shè)計? EDA 設(shè)計軟件平臺集成了高速信號仿真功能,這對于高速
    發(fā)表于 04-28 16:21

    如何設(shè)計出一質(zhì)量高速PCB

    總的來說,設(shè)計好一質(zhì)量高速PCB板,應(yīng)該從信號完整性(SI---Signal Integrity)和電源完整性(PI---Power
    發(fā)表于 05-22 14:50 ?2653次閱讀

    PCB高速設(shè)計信號完整性怎樣保持

    高速PCB電路設(shè)計過程中,經(jīng)常會遇到信號完整性問題,導(dǎo)致信號傳輸質(zhì)量不佳甚至出錯。
    的頭像 發(fā)表于 12-10 17:25 ?1991次閱讀

    高速PCB設(shè)計中高速信號高速PCB設(shè)計須知

    本文主要分析一下在高速PCB設(shè)計中,高速信號高速PCB設(shè)計存在一些理解誤區(qū)。 誤區(qū)一:GHz速
    的頭像 發(fā)表于 11-05 11:27 ?1.1w次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設(shè)計中<b class='flag-5'>高速</b><b class='flag-5'>信號</b>與<b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設(shè)計須知

    高速PCB設(shè)計影響信號質(zhì)量5大問題

    高速PCB設(shè)計中,“信號”始終是工程師無法繞開的一知識點。不管是在設(shè)計環(huán)節(jié),還是在測試環(huán)節(jié),信號質(zhì)量
    的頭像 發(fā)表于 11-20 10:55 ?3774次閱讀

    高速PCB設(shè)計中影響信號質(zhì)量5方面

    高速PCB設(shè)計中,“信號”始終是工程師無法繞開的一知識點。不管是在設(shè)計環(huán)節(jié),還是在測試環(huán)節(jié),信號質(zhì)量
    的頭像 發(fā)表于 12-22 16:34 ?1700次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設(shè)計中影響<b class='flag-5'>信號</b><b class='flag-5'>質(zhì)量</b>的<b class='flag-5'>5</b><b class='flag-5'>個</b><b class='flag-5'>方面</b>

    高速PCB設(shè)計:影響信號質(zhì)量的幾大問題

    高速PCB設(shè)計中,“信號”始終是工程師無法繞開的一知識點。不管是在設(shè)計環(huán)節(jié),還是在測試環(huán)節(jié),信號質(zhì)量
    的頭像 發(fā)表于 12-24 18:20 ?1185次閱讀

    PCB高速設(shè)計信號完整性5經(jīng)驗

    高速PCB電路設(shè)計過程中,經(jīng)常會遇到信號完整性問題,導(dǎo)致信號傳輸質(zhì)量不佳甚至出錯。那么如何區(qū)分高速
    發(fā)表于 02-09 10:02 ?4次下載
    <b class='flag-5'>PCB</b><b class='flag-5'>高速</b>設(shè)計<b class='flag-5'>信號</b>完整性<b class='flag-5'>5</b><b class='flag-5'>個</b>經(jīng)驗

    pcb高速信號知識科普

    PCB高速信號在當(dāng)今的一pcb設(shè)計中顯然已成為主流,一名優(yōu)秀的PCB工程師,除了在實戰(zhàn)項目慢慢
    的頭像 發(fā)表于 09-15 10:19 ?1441次閱讀