欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

西部數(shù)據(jù)最新發(fā)布兩款免費開放的自主RISC-V核心

獨愛72H ? 來源:快科技 ? 作者:快科技 ? 2019-12-16 16:48 ? 次閱讀

(文章來源:快科技

說起西部數(shù)據(jù),大家第一個想到的肯定是硬盤,但其實在CPU處理器領(lǐng)域,西數(shù)也是鉆研頗深,2018年底就發(fā)布了基于RISC-V指令集的自主通用架構(gòu)SweRV、開源的SweRV指令集模擬器(ISS),并向第三方芯片廠商開放。西數(shù)SweRV是一種32位順序執(zhí)行架構(gòu),雙路超標(biāo)量設(shè)計,9級流水線,支持SMT同步多線程。

第一個版本Swe Core EH1采用臺積電28nm工藝制造,運行頻率高達(dá)1.8GHz,模擬性能可達(dá)4.9 CoreMark/MHz,略高于ARM A15。西數(shù)發(fā)布了兩款新的SweRV核心產(chǎn)品SweRV Core EH2、SweRV Core EL2,都屬于微控制器專用CPU。

SweRV Core EH2基本架構(gòu)不變,工藝升級為臺積電16nm FinFET造,以獲得性能、功耗、面積的最佳平衡,模擬性能提升29%達(dá)到6.3 CoreMark/MHz,內(nèi)核面積縮小39%僅為0.067平方毫米。它依然可用于SSD控制器等領(lǐng)域,而更強(qiáng)的性能、更小的面積使其應(yīng)用潛力更大。

SweRV Core EL2是一個超級精簡版,還是32位順序架構(gòu)、16nm工藝,但改成單路超標(biāo)量、4級流水線、單線程,內(nèi)核面積只有區(qū)區(qū)0.023平方毫米,性能約3.6 CoreMarks/MHz。它主要用于取代控制器SoC中的時序邏輯、狀態(tài)機(jī),它們都必須盡可能的小。

西數(shù)表示,EH1、EH2、EL2核心都會在近期出現(xiàn)在大量產(chǎn)品中,但沒有透露具體名單(或許自家SSD主控?),而這些核心都會繼續(xù)對外開放,以壯大RISC-V的生態(tài)。此外,西數(shù)還發(fā)布了基于以太網(wǎng)OminXtend的緩存一致性技術(shù)的硬件參考設(shè)計,開發(fā)者可引入自己的芯片設(shè)計中,比如GPU、FPGA、機(jī)器學(xué)習(xí)加速器等等。

西數(shù)已將此設(shè)計交給芯片聯(lián)盟(Chips Alliance),后者今后將負(fù)責(zé)OmniXtend協(xié)議的進(jìn)一步開發(fā)。
(責(zé)任編輯:fqj)

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 西部數(shù)據(jù)
    +關(guān)注

    關(guān)注

    5

    文章

    535

    瀏覽量

    46312
  • RISC-V
    +關(guān)注

    關(guān)注

    45

    文章

    2330

    瀏覽量

    46685
收藏 人收藏

    評論

    相關(guān)推薦

    西部數(shù)據(jù)發(fā)布超高速、大容量存儲新品

    近日,西部數(shù)據(jù)公司震撼發(fā)布了一系列全新的閃存存儲解決方案,旨在為即將到來的節(jié)假日提供專業(yè)人士和廣大消費者的完美數(shù)據(jù)存儲選擇。無論是作為節(jié)日禮物,還是為新項目做準(zhǔn)備,西部數(shù)據(jù)旗下的閃迪
    的頭像 發(fā)表于 12-26 14:18 ?365次閱讀

    RISC-V架構(gòu)及MRS開發(fā)環(huán)境回顧

    RISC-V被稱為開放指令集的主要原因。(4)RISC-V目前的應(yīng)用 沁恒微電子于2020年2月24日發(fā)布了首基于
    發(fā)表于 12-16 23:08

    RISC-V能否復(fù)制Linux 的成功?》

    的控制器處理器,以優(yōu)化與主CPU和閃存之間的控制器接口。 在2020年RISC-V峰會期間,西部數(shù)據(jù)展示了一搭載其開源RISC-V SweRV內(nèi)核的閃存控制器,其高級業(yè)務(wù)總監(jiān)Ted
    發(fā)表于 11-26 20:20

    什么是RISC-V?以及RISC-V和ARM、X86的區(qū)別

    RISC-V的開發(fā)過程中還得到了來自多家公司的支持和參與,包括英特爾、谷歌、諾基亞、貝爾、卡內(nèi)基梅隆大學(xué)、華為、科技大學(xué)格拉茨、西部數(shù)據(jù)等。 創(chuàng)造RISC-V的原因 最初Krste Asanovic
    發(fā)表于 11-16 16:14

    RISC-V,即將進(jìn)入應(yīng)用的爆發(fā)期

    RISC-V是一種開放標(biāo)準(zhǔn)指令集架構(gòu) (ISA),最初由加州大學(xué)伯克利分校的研究人員于2010年開發(fā)。業(yè)界稱,這種開源特性為芯片設(shè)計者提供了極大的靈活性,可以根據(jù)具體需求定制AI加速器。 而AI
    發(fā)表于 10-31 16:06

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    更好的使用體驗: 1. 青稞RISC-V首先針對高速數(shù)據(jù)傳輸場景,通過免表中斷提升了MCU的響應(yīng)速度; 2. 針對藍(lán)牙和以太網(wǎng)等協(xié)議棧應(yīng)用,擴(kuò)展自定義指令提升了代碼密度; 3. 率先設(shè)計的線調(diào)試
    發(fā)表于 08-30 17:37

    2024 RISC-V 中國峰會:華秋電子助力RISC-V生態(tài)!

    、生態(tài)伙伴、公開課、開發(fā)者社區(qū)、評測試用等欄目,是為各生態(tài)廠商量身定制的硬件開發(fā)平臺,通過線上社區(qū)+一站式供應(yīng)鏈服務(wù)讓硬件開發(fā)變得更簡單。他表示,RISC-V開放平臺已吸引30+廠商入駐,發(fā)布硬件產(chǎn)品
    發(fā)表于 08-26 16:46

    risc-v的發(fā)展歷史

    Foundation),旨在促進(jìn)RISC-V架構(gòu)的發(fā)展和推廣。該基金會由大量的企業(yè)和機(jī)構(gòu)支持,包括英特爾、Nvidia、谷歌、華為、IBM、紅帽、西部數(shù)據(jù)等。 2015年:RISC-V基金會
    發(fā)表于 07-29 17:20

    RISC-V適合什么樣的應(yīng)用場景

    和低功耗的需求。 可擴(kuò)展性:RISC-V的模塊化設(shè)計使得其能夠輕松擴(kuò)展到多核處理器,滿足數(shù)據(jù)中心和云計算領(lǐng)域?qū)Υ笠?guī)模并行計算的需求。 6. 教育和研究 開放性和協(xié)作性:RISC-V
    發(fā)表于 07-29 17:16

    RISC-V在中國的發(fā)展機(jī)遇有哪些場景?

    RISC-V在中國的發(fā)展機(jī)遇廣泛存在于多個場景,這主要得益于其開源、開放、簡潔、靈活等特性,以及中國作為全球最大的數(shù)據(jù)大國和信息技術(shù)市場的重要地位。以下是一些RISC-V在中國的主要發(fā)
    發(fā)表于 07-29 17:14

    淺析RISC-V領(lǐng)先ARM的優(yōu)勢

    RISC-V相對于ARM的優(yōu)勢主要體現(xiàn)在以下幾個方面: 開源與免費RISC-V是一個完全開源的指令集架構(gòu)(ISA),其規(guī)范公開且可以免費使用。這意味著任何人都可以基于
    發(fā)表于 06-27 08:45

    RISC-V有哪些優(yōu)點和缺點

    RISC-V作為一種開源的指令集架構(gòu)(ISA),具有一系列顯著的優(yōu)點和潛在的缺點。以下是RISC-V的主要優(yōu)點和缺點概述: 優(yōu)點: 開源與開放性:RISC-V是開源的,這意味著任何人都
    發(fā)表于 04-28 09:03

    RISC-V 基礎(chǔ)學(xué)習(xí):RISC-V 基礎(chǔ)介紹

    是什么? RISC-V 是一套開放許可證書、免費的、由基金維護(hù)的、一個整數(shù)運算指令集外加多個擴(kuò)展指令集的CPU 結(jié)構(gòu)規(guī)范(ISA)。 整數(shù)運算指令集 + 擴(kuò)展指令集 任何硬件開發(fā)商或者組織都可以
    發(fā)表于 03-12 10:25

    RISC-V開放架構(gòu)設(shè)計之道|閱讀體驗】+ 閱讀深體驗

    本人沒有芯片設(shè)計,或者指令集方面較深的基礎(chǔ)知識,不過認(rèn)真看這本書也令我學(xué)到了不少。 書中一開始便提到RISC-V的目標(biāo)是稱為一通用的指令集架構(gòu):需要適合設(shè)計各種規(guī)模的處理器,能兼容各種流行的軟件棧
    發(fā)表于 03-05 22:01

    RISC-V開放架構(gòu)設(shè)計之道|閱讀體驗】+ 閱讀初體驗

    這本書確實不是簡單的書,位作者都曾參與RISC-V的研發(fā)設(shè)計,而幾位譯者及審校者則都與中科院計算技術(shù)研究所相關(guān),可見這本書的質(zhì)量肯定不低! 看到書中說,最好是了解過至少一指令集,否則建議先閱讀
    發(fā)表于 03-05 20:54