3月12日消息,CEVA,全球領(lǐng)先的智能和互聯(lián)設(shè)備信號處理平臺和人工智能處理器IP 的授權(quán)許可廠商 (納斯達(dá)克股票交易所代碼:CEVA) 宣布推出世界上功能最強(qiáng)大的DSP架構(gòu)Gen4 CEVA-XC。這款全新架構(gòu)瞄準(zhǔn) 5G 端點(diǎn)和無線接入網(wǎng)絡(luò)(RAN)、企業(yè)接入點(diǎn)以及其他數(shù)千兆數(shù)據(jù)處理、且低延遲應(yīng)用,針對這些應(yīng)用所需的最復(fù)雜并行處理工作負(fù)載提供了無與倫比的性能。
- 第四代 CEVA-XC架構(gòu)可提供1,600 GOPS的最高性能、創(chuàng)新的動態(tài)多線程和先進(jìn)流水線,并且在7nm下實(shí)現(xiàn)1.8GHz主頻
- CEVA-XC16 DSP是首個基于第四代 CEVA-XC架構(gòu)的處理器,瞄準(zhǔn)5G智能無線電接入網(wǎng)絡(luò)(RAN)和企業(yè)接入點(diǎn)應(yīng)用,可將峰值性能提高2.5倍
第四代 CEVA-XC 的強(qiáng)大架構(gòu)統(tǒng)一了標(biāo)量和矢量運(yùn)算處理,可實(shí)現(xiàn)兩次 8 路 VLIW 和前所未有的 14,000 位數(shù)據(jù)級并行。它采用的先進(jìn)深層流水線架構(gòu)使得在 7nm 工藝節(jié)點(diǎn)下可實(shí)現(xiàn) 1.8 GHz 主頻,并使用了獨(dú)特的物理設(shè)計(jì)架構(gòu)來實(shí)現(xiàn)完全可綜合的設(shè)計(jì)流程,以及創(chuàng)新的多線程設(shè)計(jì),允許處理器動態(tài)地配置為寬 SIMD機(jī)或劃分為較小的同時 SIMD 線程。第四代 CEVA-XC 架構(gòu)還具有一個使用 2048 位內(nèi)存帶寬的新穎內(nèi)存子系統(tǒng),具有連貫一致的、緊耦合的內(nèi)存,以支持高效的并發(fā)多線程和內(nèi)存接入。
Linley Group 高級分析師 Mike Demler 表示:“ 第四代 CEVA-XC 架構(gòu)是 CEVA 致力以行業(yè)領(lǐng)先的力度進(jìn)行 DSP 并行處理的創(chuàng)新。這款架構(gòu)具有動態(tài)可重配置的多線程和高速設(shè)計(jì),以及用于控制和運(yùn)算處理的全面功能,為用于 5G 基礎(chǔ)架構(gòu)和端點(diǎn)的 ASIC 和 ASSP 器件的普及發(fā)展奠定了基礎(chǔ)。”
第一個基于第四代 CEVA-XC 架構(gòu)的處理器是多核 CEVA-XC16,這是有史以來運(yùn)行速度最快的 DSP 內(nèi)核,瞄準(zhǔn)各種形式的 5G RAN 體系結(jié)構(gòu)的快速部署,包括開放式 RAN(O-RAN)、基帶單元(BBU)聚合以及 Wi-Fi 和 5G 企業(yè)接入點(diǎn)。CEVA-XC16 還適用于與基站運(yùn)作相關(guān)的海量信號處理和 AI 工作負(fù)載。
CEVA-XC16 在設(shè)計(jì)時充分考慮了最新的 3GPP 規(guī)范,并且基于 CEVA 與領(lǐng)先的無線基礎(chǔ)架構(gòu)供應(yīng)商合作開發(fā)其蜂窩基礎(chǔ)架構(gòu) ASIC 的豐富經(jīng)驗(yàn)。CEVA 前代 CEVA-XC4500 和 CEVA-XC12 DSP 現(xiàn)在助力 4G 和 5G 蜂窩網(wǎng)絡(luò),并且一家領(lǐng)先的無線設(shè)備供應(yīng)商已將新型 CEVA-XC16 用于其下一代 5G ASIC 設(shè)計(jì)。
CEVA-XC16 提供高達(dá)每秒 1600 GOPS 的高并行度性能,可以重新配置為兩個單獨(dú)的并行線程,兩者可以同時運(yùn)行,共享具有高速一致性緩存的 L1 數(shù)據(jù)存儲器,從而直接提升 PHY 控制處理的延遲和性能效率,而無需使用額外的 CPU。相比在擁擠區(qū)域連接大量用戶的單核 / 單線程架構(gòu),這些全新概念設(shè)計(jì)將每平方毫米的性能提高了 50%。這對于定制 5G 基站芯片普遍采用的大型內(nèi)核集群而言,可節(jié)省 35%的芯片面積。
CEVA-XC16 的其他主要功能包括:
最新一代雙 CEVA-BX 標(biāo)量處理器單元——支持真正的并發(fā)多線程運(yùn)行
可將矢量單位資源動態(tài)分配給處理線程——最好地利用矢量單位資源,并減少復(fù)雜流程的開銷
先進(jìn)的標(biāo)量控制架構(gòu)和工具,通過使用最新的動態(tài)分支預(yù)測和循環(huán)優(yōu)化,以及基于 LLVM 的編譯器,相比前代產(chǎn)品,可將代碼大小減少 30%
用于 FFT 和 FIR 的全新指令集架構(gòu)——可將性能提高兩倍
增強(qiáng)的多用戶功能,支持大帶寬分配給單一用戶也支持精細(xì)的用戶分配
上代 CEVA-XC4500 和 CEVA-XC12 DSP 的軟件可簡單遷移
CEVA 副總裁兼移動寬帶業(yè)務(wù)部門總經(jīng)理 Aviv Malinovitch 表示:“5G 是一項(xiàng)具有跨越消費(fèi)者、工業(yè)、電信和 AI 領(lǐng)域的多種增長矢量的技術(shù),應(yīng)對這些零散而復(fù)雜的用例需要全新的處理器思維和實(shí)踐,而我們的第四代 CEVA-XC 架構(gòu)采用了這一全新方法,通過突破性創(chuàng)新和設(shè)計(jì)實(shí)現(xiàn)了前所未有的 DSP 內(nèi)核性能。CEVA-XC16 DSP 是這項(xiàng)成就的例證,并且為希望從不斷增長的 5G 資產(chǎn)開支和 Open RAN 網(wǎng)絡(luò)架構(gòu)中獲益的 OEM 廠商和半導(dǎo)體供應(yīng)商大幅降低了進(jìn)入門檻?!?/p>
責(zé)任編輯:gt
-
處理器
+關(guān)注
關(guān)注
68文章
19432瀏覽量
231261 -
dsp
+關(guān)注
關(guān)注
554文章
8059瀏覽量
350557 -
5G
+關(guān)注
關(guān)注
1356文章
48510瀏覽量
566129
發(fā)布評論請先 登錄
相關(guān)推薦
Ceva與賽微科技、AIZIP及Edge Impulse深化合作
CEVA Ceva-NeuPro-Nano NPU在AIoT和MCU市場大獲成功
Ceva助力歐冶半導(dǎo)體升級ADAS芯片組
Ceva與聯(lián)發(fā)科合作提升移動娛樂體驗(yàn)
歐冶半導(dǎo)體獲得Ceva SensPro? Vision AI DSP授權(quán)
Ceva與聯(lián)發(fā)科合作,升級移動空間音頻體驗(yàn)
Ceva發(fā)布突破性多協(xié)議無線連接平臺Ceva-Waves Links200
蘋芯科技發(fā)布邊緣AI SoC,集成Ceva傳感器中樞DSP
所謂的7nm芯片上沒有一個圖形是7nm的
![所謂的<b class='flag-5'>7nm</b>芯片上沒有一個圖形是<b class='flag-5'>7nm</b>的](https://file1.elecfans.com/web2/M00/09/FE/wKgaomcE92mAMdHKAACPLNOFTPY292.png)
高通驍龍8 Gen4將于今年Q4亮相
Ceva榮獲維科杯·OFweek 2024汽車行業(yè)大獎
存內(nèi)計(jì)算——助力實(shí)現(xiàn)28nm等效7nm功效
![存內(nèi)計(jì)算——助力<b class='flag-5'>實(shí)現(xiàn)</b>28<b class='flag-5'>nm</b>等效<b class='flag-5'>7nm</b>功效](https://file1.elecfans.com/web2/M00/E6/67/wKgZomZG_w2AFrk2AAak9a8makU966.png)
評論