欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB板邊緣的敏感線(xiàn)為何容易ESD干擾

茶話(huà)MCU ? 來(lái)源:ST MCU 信息交流 ? 2020-07-05 10:38 ? 次閱讀

[現(xiàn)象描述]

某接地臺(tái)式產(chǎn)品,對(duì)接地端子處進(jìn)行測(cè)試電壓為6KV的ESD接觸放電測(cè)試時(shí),系統(tǒng)出現(xiàn)復(fù)位現(xiàn)象。測(cè)試中嘗試將接地端子與內(nèi)部數(shù)字工作地相連的 Y電容斷開(kāi),測(cè)試結(jié)果并未明顯改善。

[原因分析]

ESD干擾進(jìn)入產(chǎn)品內(nèi)部電路,形式多種多樣。對(duì)于本案例中的被測(cè)產(chǎn)品來(lái)說(shuō),其測(cè)試點(diǎn)為接地點(diǎn),大部分的ESD干擾能量將從接地線(xiàn)流走,也就是說(shuō)ESD電流并沒(méi)有直接流入該產(chǎn)品的內(nèi)部電路,但是,處在IEC61000-4-2標(biāo)準(zhǔn)規(guī)定的ESD測(cè)試環(huán)境中的這個(gè)臺(tái)式設(shè)備,其接地線(xiàn)長(zhǎng)度在1m左右,該接地線(xiàn)將產(chǎn)生較大的接地引線(xiàn)電感(可以用1u H/m來(lái)估算),在靜電放電干擾發(fā)生時(shí)(即圖1中開(kāi)關(guān)K閉合時(shí)),高的頻率(小于1ns的上升沿)靜電放電電流并不能使該被測(cè)產(chǎn)品接地點(diǎn)上的電壓為零(即圖1 中G點(diǎn)的電壓在K閉合時(shí)并不為零)。這個(gè)在接地端子上不為零電壓將會(huì)進(jìn)一步進(jìn)入產(chǎn)品內(nèi)部電路。圖1已經(jīng)給出了ESD干擾進(jìn)入產(chǎn)品內(nèi)部PCB的原理圖。

圖 1 ESD干擾進(jìn)入產(chǎn)品內(nèi)部PCB的原理圖

從圖1中還可以看出,CP1:(放電點(diǎn)與GND之間的寄生電容),Cp2:(PCB板與參考接地板之間的寄生電容),PCB板的工作地(GND)和靜電放電槍?zhuān)òo電放電槍接地線(xiàn))一起形成了一條干擾通路,干擾電流為ICM。在這條干擾路徑中,PCB板處在其中,顯然PCB在此時(shí)受到了靜電放電的干擾。如果該產(chǎn)品還存在其它電纜,這種干擾將更為嚴(yán)重。

干擾是如何導(dǎo)致被測(cè)產(chǎn)品復(fù)位的呢,經(jīng)過(guò)仔細(xì)檢查被測(cè)產(chǎn)品的PCB之后發(fā)現(xiàn),該P(yáng)CB板中CPU的復(fù)位控制線(xiàn)布置在PCB板的邊緣,并且在GND平面之外,如圖2所示。

再來(lái)解釋一下為何布置在PCB邊緣的印制線(xiàn)比較容易受到干擾,那應(yīng)該從PCB板中的印制線(xiàn)與參考接地板之間的寄生電容談起。印制線(xiàn)與參考接地板之間存在寄生電容,這個(gè)寄生電容將使PCB板中的印制信號(hào)線(xiàn)受到干擾,共模干擾電壓干擾PCB中印制線(xiàn)原理圖如圖3所示。

從圖3可以看出,當(dāng)共模干擾(相對(duì)與參考接地板的共模干擾電壓)進(jìn)入GND后,會(huì)在PCB板中的印制線(xiàn)和GND之間產(chǎn)生一個(gè)干擾電壓,這個(gè)干擾電壓不但與印制線(xiàn)與PCB板GND之間的阻抗(圖3中的Z)有關(guān)還有PCB中印制線(xiàn)與參考接地板之間的寄生電容有關(guān)。

假設(shè)印制線(xiàn)與PCB板GND之間的阻抗Z不變,則,當(dāng)印制線(xiàn)與參考接地板之間的寄生電容越大時(shí),在印制線(xiàn)與PCB板GND之間的干擾電壓Vi越大,這個(gè)電壓與PCB中的正常工作電壓相疊加,將直接影響PCB中的工作電路。

圖2 被測(cè)產(chǎn)品局部PCB布線(xiàn)實(shí)圖

圖3 共模干擾電壓干擾PCB中印制線(xiàn)原理圖

由印制線(xiàn)與參考接地板之間的寄生電容計(jì)算公式1 可知,印制線(xiàn)與參考接地板之間的寄生電容大小取決于印制線(xiàn)與參考接地板之間的距離(即公式1中的H)和印制線(xiàn)與參考接地板之間形成電場(chǎng)的等效面積(即公式1中的S)。

Cp ≈ 0.1 x S / H (1)

Cp : 寄生電容 [pF]

S : 印制線(xiàn)等效面積 [cm2]

H : 高度 [cm]

當(dāng)印制線(xiàn)布置在PCB板邊緣時(shí),該印制線(xiàn)與參考接地板之間將形成相對(duì)較大寄生電容,因?yàn)椴贾迷赑CB內(nèi)部的印制線(xiàn)與參考接地板之間形成的電場(chǎng)被其它印制線(xiàn)所“擠壓”,而布置在邊緣的印制線(xiàn)與參考接地板之間形成的電場(chǎng)且相對(duì)比較發(fā)散。圖4為印制線(xiàn)與參考接地板之間電場(chǎng)分布示意圖。

圖4 印制線(xiàn)與參考接地板之間電場(chǎng)分布示意圖

顯然,對(duì)于本案例中的電路設(shè)計(jì),由于PCB中的復(fù)位信號(hào)線(xiàn)布置在PCB板的邊緣并且已經(jīng)落在GND平面之外,因此復(fù)位信號(hào)線(xiàn)會(huì)受到較大的干擾,導(dǎo)致ESD測(cè)試時(shí),系統(tǒng)出現(xiàn)復(fù)位現(xiàn)象。

【處理措施】

根據(jù)以上的原理分析,很容易得出以下兩種處理措施:

1、重新進(jìn)行PCB布線(xiàn),將復(fù)位信號(hào)印制線(xiàn)在PCB上左移,使其在GND平面覆蓋的區(qū)域內(nèi),而且遠(yuǎn)離PCB板邊緣,同時(shí)為了進(jìn)一步降低復(fù)位信號(hào)印制線(xiàn)與參考接地板時(shí)間的寄生電容,可以在復(fù)位信號(hào)印制線(xiàn)所在的層(本案例為4層板,復(fù)位信號(hào)線(xiàn)布置在表層)上空余的地方鋪上GND銅箔(通過(guò)大量過(guò)孔與相鄰GND平面相連),如圖5所示。

圖5 修改后的復(fù)位信號(hào)線(xiàn)布置PCB實(shí)圖

2、在受干擾的復(fù)位印制線(xiàn)上,靠近CPU復(fù)位管腳的附近并聯(lián)一個(gè)電容,電容值可以選在100pf~1000pf之間。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • ESD
    ESD
    +關(guān)注

    關(guān)注

    49

    文章

    2093

    瀏覽量

    173457
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4327

    文章

    23179

    瀏覽量

    400326
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6097

    瀏覽量

    151134

原文標(biāo)題:PCB板邊緣的敏感線(xiàn)為何容易ESD干擾

文章出處:【微信號(hào):stmcu832,微信公眾號(hào):茶話(huà)MCU】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    ADS1248測(cè)溫容易干擾,導(dǎo)致芯片不輸出激勵(lì)電流,測(cè)溫錯(cuò)誤,怎么解決?

    ADS1248(四線(xiàn)制)測(cè)溫容易干擾,導(dǎo)致芯片不輸出激勵(lì)電流,測(cè)溫錯(cuò)誤,必須復(fù)位控制器才能重新測(cè)溫,請(qǐng)問(wèn)有沒(méi)有好的解決辦法
    發(fā)表于 12-13 07:31

    ADS1000靜電敏感ESD(HBM)等級(jí)是多少?

    ADS1000: 請(qǐng)問(wèn)靜電敏感ESD(HBM)等級(jí)是多少?規(guī)格書(shū)上沒(méi)有
    發(fā)表于 11-18 06:04

    ST NPI 新上架產(chǎn)品【ESDA5WY】Datasheet

    ESDAxxWY系列:汽車(chē)應(yīng)用中的ESD保護(hù)。在確保汽車(chē)應(yīng)用安全性的同時(shí)縮減PCB尺寸對(duì)于需要穩(wěn)健保護(hù)功能的系統(tǒng),選擇ESDAxxWY可確保實(shí)現(xiàn)高可靠性和高質(zhì)量。這類(lèi)器件用于防止
    發(fā)表于 10-21 10:46 ?0次下載

    PCB電源線(xiàn)及地線(xiàn)設(shè)計(jì)要點(diǎn)

    PCB中合理的電源線(xiàn)和地線(xiàn)設(shè)計(jì)不僅能夠確保電路的穩(wěn)定性和可靠性,還能有效提高電路的抗干擾能力和電磁兼容性。下面本文將一起探討PCB電源線(xiàn)及地
    的頭像 發(fā)表于 09-25 15:45 ?1280次閱讀

    PCB電路設(shè)計(jì)中拼板的藝術(shù):優(yōu)化生產(chǎn)效率與提升產(chǎn)品質(zhì)量

    ,其生產(chǎn)過(guò)程涉及多個(gè)環(huán)節(jié)和精細(xì)工藝。在這個(gè)過(guò)程中,拼板和板邊處理被視為不可或缺的重要步驟,它們不僅可以提高生產(chǎn)效率,還能夠保障產(chǎn)品的質(zhì)量和美觀(guān)度。本文將深入探討PCB生產(chǎn)中為何需要進(jìn)行拼板和
    的頭像 發(fā)表于 09-24 09:22 ?485次閱讀

    針對(duì)LIN數(shù)據(jù)線(xiàn)ESD保護(hù)

    電子發(fā)燒友網(wǎng)站提供《針對(duì)LIN數(shù)據(jù)線(xiàn)ESD保護(hù).pdf》資料免費(fèi)下載
    發(fā)表于 09-03 10:25 ?2次下載
    針對(duì)LIN數(shù)據(jù)<b class='flag-5'>線(xiàn)</b>的<b class='flag-5'>ESD</b>保護(hù)

    探索電路板pcb螺旋走線(xiàn)的特點(diǎn)

    就與大家好好講解pcb螺旋走線(xiàn),一起學(xué)習(xí)吧~ PCB螺旋走線(xiàn)常用于高頻電路、差分信號(hào)傳輸、電源和地線(xiàn)布線(xiàn)以及高密度 PCB 設(shè)計(jì)等場(chǎng)景。它可
    的頭像 發(fā)表于 08-06 17:28 ?511次閱讀

    莫忽視,生活中常見(jiàn)電子設(shè)備都靠它連接

    信號(hào)(如RF信號(hào))之間的干擾。建議 將LCD信號(hào)與其他信號(hào)分開(kāi)布線(xiàn) ,并在 連接器側(cè)或FPC的入口側(cè)增加EMI器件 ,以減少干擾。 4、ESD防護(hù) 由于LCD器件容易受到
    發(fā)表于 07-23 20:28

    【鉑電阻測(cè)溫】三線(xiàn)制熱電阻測(cè)溫容易忽略的設(shè)計(jì)細(xì)節(jié)

    高精度三線(xiàn)制PT100測(cè)溫電路容易遇到PCB線(xiàn)電阻差異導(dǎo)致的測(cè)量精度下降問(wèn)題,看似簡(jiǎn)單的走線(xiàn),可能引入0.1℃及以上偏差。本文進(jìn)行量化分析
    的頭像 發(fā)表于 07-12 08:25 ?1472次閱讀
    【鉑電阻測(cè)溫】三<b class='flag-5'>線(xiàn)</b>制熱電阻測(cè)溫<b class='flag-5'>容易</b>忽略的設(shè)計(jì)細(xì)節(jié)

    晶振為何不能放在PCB板邊緣的原因

    晶振一般是指石英晶體振蕩器和石英晶體諧振器兩種,也可以直接叫晶體振蕩器。都是利用石英晶體的壓電效應(yīng)制作而成。
    的頭像 發(fā)表于 04-30 14:23 ?2518次閱讀
    晶振<b class='flag-5'>為何</b>不能放在<b class='flag-5'>PCB</b><b class='flag-5'>板邊緣</b>的原因

    什么是邊緣計(jì)算?它為何如此重要?

    ,什么是邊緣計(jì)算?它為何如此重要?本文將對(duì)其進(jìn)行詳細(xì)的解析。 邊緣計(jì)算,簡(jiǎn)而言之,是指在靠近物或數(shù)據(jù)源頭的一側(cè),采用網(wǎng)絡(luò)、計(jì)算、存儲(chǔ)、應(yīng)用核心能力為一體的開(kāi)放平臺(tái),就近提供最近端服務(wù)。它的核心思想是將計(jì)算任
    的頭像 發(fā)表于 04-22 15:25 ?542次閱讀

    PCB混合信號(hào)干擾難題:如何精準(zhǔn)挑選EMI濾波器實(shí)現(xiàn)優(yōu)化?

    在電子設(shè)備的PCB設(shè)計(jì)中,數(shù)字信號(hào)與模擬信號(hào)之間的干擾問(wèn)題一直是工程師們需要面對(duì)的挑戰(zhàn)。數(shù)字信號(hào)具有陡峭的邊沿和快速的切換速率,容易引發(fā)電磁干擾;而模擬信號(hào)則對(duì)噪聲和
    的頭像 發(fā)表于 04-16 10:57 ?408次閱讀

    pcb線(xiàn)厚度:打造更穩(wěn)定、精準(zhǔn)的PCB設(shè)計(jì)

    過(guò)程中,設(shè)計(jì)師使用EDA(Electronic Design Automation)軟件來(lái)規(guī)劃電路和走線(xiàn)的布局,以確保電路的正確性、可靠性和性能。走線(xiàn)的質(zhì)量對(duì)電路的運(yùn)行穩(wěn)定性、抗干擾能力、傳輸速率等方面都有影響,因此走
    的頭像 發(fā)表于 04-15 17:43 ?1449次閱讀

    干貨 | 電路設(shè)計(jì)中如何減少ESD?

    短導(dǎo)線(xiàn)連接到焊盤(pán)。 八、其他的措施 1、避免時(shí)鐘、復(fù)位信號(hào)等重要信號(hào)線(xiàn)PCB邊緣; 2、將PCB不用的部分設(shè)置為地平面; 3、主機(jī)殼地線(xiàn)距離信號(hào)
    發(fā)表于 03-26 18:47

    PCB工作地與金屬外殼連接對(duì)ESD干擾影響的實(shí)例分析

    圖中有兩條ESD共模干擾路徑,即圖中左邊ICM1所在路徑和右邊ICM2路徑。 很明顯,第二條干擾路徑才是ESD測(cè)試不通過(guò)的主要原因。
    發(fā)表于 03-05 10:28 ?2604次閱讀
    <b class='flag-5'>PCB</b>工作地與金屬外殼連接對(duì)<b class='flag-5'>ESD</b><b class='flag-5'>干擾</b>影響的實(shí)例分析