本來是在寫PCIe,怎么突然又出現(xiàn)AXI了?不要急,先看下PCIe涉及到的知識點(diǎn)(初版):
其中AXI協(xié)議也是PCIe知識體量中的一部分,所以先花一部分篇幅把AXI知識總結(jié)一下,具體如下。
整個(gè)AXI非常復(fù)雜,涉及到的知識點(diǎn)也非常多,通過上面的圖譜也能清晰地看出。 其中,AXI也是ZYNQ系統(tǒng)中比較重要的一部分。
·AMBA總線,熟悉ARM架構(gòu)的朋友應(yīng)該都大致了解, AMBA是ARM公司的注冊商標(biāo)。是一種用于片上系統(tǒng)(SoC)設(shè)計(jì)中功能塊的連接和管理的開放標(biāo)準(zhǔn)片上互連規(guī)范。它促進(jìn)了具有總線結(jié)構(gòu)及多控制器或組件的多核處理器設(shè)計(jì)開發(fā)。自成立以來,AMBA已廣為應(yīng)用,遠(yuǎn)遠(yuǎn)超出了微控制器設(shè)備領(lǐng)域。如今,AMBA已廣泛用于各種ASIC和SoC部件,包括在現(xiàn)代便攜式移動設(shè)備中使用的應(yīng)用處理器。
·高級可擴(kuò)展接口AXI(AdvancedeXtensible Interface):是ARM公司AMBA 3.0 和AMBA 4.0規(guī)范的一部分,是并行高性能,同步,高頻,多主機(jī),多從機(jī)通訊接口,主要設(shè)計(jì)用于片上通訊。為啥說AXI是AMBA的一部分,看看下面兩個(gè)圖就可以比較清晰的了解。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報(bào)投訴
原文標(biāo)題:AXI總線詳解
文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
相關(guān)推薦
為什么L298n的輸出端本來是一邊高一邊低的,接上直流電機(jī)后,兩端的電壓就變了,就在跳動,0到4.3之間跳動:
發(fā)表于 08-09 14:53
目前使用的axi pcie 采用legacy中斷。中斷產(chǎn)生后如何清楚標(biāo)志位。。?文檔說相偏移0x138寫1就可以??墒菫槭裁催€是有中斷請求。???
發(fā)表于 12-06 18:56
` 充電寶又出現(xiàn)著火事故?近日,在廣州的地鐵,發(fā)生一件地鐵冒煙事故,事情發(fā)生在2月3號,在廣州的的地鐵上乘客突然發(fā)現(xiàn)地鐵冒煙,很快的就彌漫整個(gè)車廂。一名男生見狀立馬大聲叫大家趕緊撤離,
發(fā)表于 02-07 10:58
嗨,大家好,我目前正在創(chuàng)建一個(gè)PCIe接口卡,我正處于項(xiàng)目的調(diào)試階段。我試圖監(jiān)視用戶_clkrate的AXI突發(fā)。關(guān)于ILA核心和PCIe端點(diǎn)(在VC709上)我有一些問題。1.當(dāng)我嘗
發(fā)表于 09-25 09:26
4和PCIE之間有什么聯(lián)系,敬請關(guān)注我們的連載系列文章。在本篇文章中暫時(shí)先不講解AXI4協(xié)議,先來分享例化AXI4的自定義IP核詳細(xì)步驟。一、 新建工程為了節(jié)省篇幅,新建工程部分就不詳
發(fā)表于 12-13 17:10
嗨,我正在使用AXI-PCIe橋接IP與我的邏輯進(jìn)行通信。我的poroject要求有128K內(nèi)存。我不知道如何配置AXI BAR地址來擴(kuò)展內(nèi)存。我閱讀了IP文檔,但沒有任何意義。目前我能夠從具有32K PCIe BAR空間的PC
發(fā)表于 06-19 10:14
大家好!對不起我的英語:)。我想開始使用PCIe。我有kc705。我在XPS中用“axi-pcie 1.08a”和其他一些露水創(chuàng)建了一個(gè)項(xiàng)目 - 但它不起作用。然后我分離了“axi-pcie
發(fā)表于 07-14 16:19
使用vivado 14.4生成axi_pcie3_0,嘗試編譯13.2.005中的源代碼錯(cuò)誤消息是:[nak @hhgw16:?/ work / odin_top / odin / sim
發(fā)表于 07-25 11:26
1、AXI接口協(xié)議詳解 AXI 總線 上面介紹了AMBA總線中的兩種,下面看下我們的主角—AXI,在ZYNQ中有支持三種
發(fā)表于 10-14 15:31
1、AXI 總線通道,總線和引腳的介紹 AXI接口具有五個(gè)獨(dú)立的通道: (1)寫地址通道(AW):write address channel (2)寫數(shù)據(jù)通道( W): write d
發(fā)表于 01-05 08:13
?1w次閱讀
AXI-4 Memory Mapped也被稱之為AXI-4 Full,它是AXI4接口協(xié)議的基礎(chǔ),其他AXI4接口是該接口的變形??傮w而言,AXI
發(fā)表于 09-23 11:20
?6156次閱讀
XDMA是Xilinx封裝好的PCIE DMA傳輸IP,可以很方便的把PCIE總線上的數(shù)據(jù)傳輸事務(wù)映射到AXI總線上面,實(shí)現(xiàn)上位機(jī)直接對AXI總線進(jìn)行讀寫而對
發(fā)表于 12-28 10:17
?3264次閱讀
上面兩圖的區(qū)別是相比AXI3,AXI4協(xié)議需要確認(rèn)AWVALID、AWREADY握手完成才能回復(fù)BVALID。為什么呢?
發(fā)表于 03-30 09:59
?1171次閱讀
PCIe-AXI-Controller兼容PCI Express Base Specification Revision 3.1,實(shí)現(xiàn)PCIe PHY Layer,Data Link Layer以及
發(fā)表于 02-21 15:15
?1022次閱讀
PCIe-AXI-Controller兼容PCI Express base Specification Revision 3.1,實(shí)現(xiàn)PCIe PHY layer,Data link layer以及
發(fā)表于 02-22 09:15
?3次下載
評論