欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在高速PCB設(shè)計(jì)中消除串?dāng)_的方法與討論

PCB設(shè)計(jì) ? 2020-09-16 22:59 ? 次閱讀

串?dāng)_是高速PCB設(shè)計(jì)人員存在的基礎(chǔ)之一。市場(chǎng)需要越來越小和更快的電路板,但是兩條平行走線或?qū)w放置在一起的距離越近,一條走線上產(chǎn)生的電磁場(chǎng)干擾另一條走線的機(jī)會(huì)就越大。

在本文中,我們將介紹串?dāng)_是什么,以及如何在高速設(shè)計(jì)中分析,模擬和消除串?dāng)_。

什么是串?dāng)_?

串?dāng)_是由走線之間有害的電磁耦合引起的干擾。具有移動(dòng)電荷的導(dǎo)體將始終產(chǎn)生一些電磁場(chǎng)。增大信號(hào)速度會(huì)增加其在相鄰信號(hào)上引起耦合的可能性。讓我們仔細(xì)看看電磁耦合的兩個(gè)組成部分。

電感/磁耦合

當(dāng)電流流過諸如PCB走線之類的導(dǎo)體時(shí),會(huì)產(chǎn)生磁場(chǎng)。當(dāng)該場(chǎng)通過相鄰導(dǎo)體時(shí),它會(huì)通過法拉第第二感應(yīng)定律感應(yīng)出電動(dòng)勢(shì)或電壓。這被稱為磁耦合或電感耦合,如果感應(yīng)電壓足以破壞經(jīng)歷電感耦合的走線信號(hào),則可能會(huì)出現(xiàn)問題。

電容/電耦合

除磁場(chǎng)外,流經(jīng)PCB走線的電流還會(huì)產(chǎn)生相應(yīng)的電場(chǎng)。當(dāng)來自一條跡線的電場(chǎng)與相鄰的平行跡線接觸時(shí),會(huì)產(chǎn)生一個(gè)電容器。當(dāng)兩條線路電容耦合時(shí),一條線路上的信號(hào)有可能在另一條線路上引起串?dāng)_,從而導(dǎo)致噪聲和信號(hào)完整性下降。這種現(xiàn)象也稱為寄生電容。

避免串?dāng)_的PCB最佳實(shí)踐

因此,既然您對(duì)串?dāng)_背后的物理原理有所了解,那么如何在PCB設(shè)計(jì)中防止串?dāng)_呢?消除串?dāng)_的關(guān)鍵是,盡管串?dāng)_無處不在,但它是并行信號(hào)線之間的最大串?dāng)_。

消除串?dāng)_的最好方法是通過將返回路徑與地面緊密耦合到高速信號(hào)來利用導(dǎo)致其產(chǎn)生的并行性。由于返回路徑的大小相等但方向相反,因此磁場(chǎng)相互抵消并減少了串?dāng)_。

確保信號(hào)完整性的另一種方法是使用差分信號(hào),其中兩條大小相等但極性相反的電壓線用于創(chuàng)建單個(gè)高速數(shù)據(jù)信號(hào)。由于實(shí)際數(shù)據(jù)信號(hào)被視為接收器上兩條電壓線之間的電壓差,并且由于電磁噪聲趨于同等地影響兩條線,因此即使在存在外部噪聲的情況下,信號(hào)本身仍然可以感知。

以下是用于減少串?dāng)_的PCB布線技巧的快速摘要:

l減少允許兩條線并行運(yùn)行的長(zhǎng)度。

l確保盡可能有可靠的返回路徑。

l在適當(dāng)?shù)牡胤绞褂貌罘中帕睢?/span>

l使用帶有過孔接地的保護(hù)線。

l盡可能將高速信號(hào)(尤其是時(shí)鐘信號(hào))與其他走線隔離。

l使相鄰層中的跡線彼此垂直。

使用EDA軟件執(zhí)行串?dāng)_分析

即使您了解了高速PCB設(shè)計(jì)中可能導(dǎo)致串?dāng)_的情況,也可能很難跟蹤所有可能導(dǎo)致電容性和電感性耦合的變量。值得慶幸的是,EDA工具已經(jīng)發(fā)展為使高速PCB的設(shè)計(jì)更易于管理。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4702

    瀏覽量

    86432
  • PCB布線
    +關(guān)注

    關(guān)注

    21

    文章

    463

    瀏覽量

    42152
  • 線路板設(shè)計(jì)

    關(guān)注

    0

    文章

    55

    瀏覽量

    8091
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3494

    瀏覽量

    4765
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    ADC電路的怎么解決?

    ,ADC是SAR型 18位單通道全差分輸入的ADC。ADC的后端是MCU,MCU將數(shù)字信號(hào)處理之后再畫到顯示屏上顯示實(shí)時(shí)波形。 調(diào)試發(fā)現(xiàn)顯示的信號(hào)有,表現(xiàn)為某一路信號(hào)懸空之后,相鄰的那一路信號(hào)上就會(huì)出現(xiàn)噪聲。將采樣的時(shí)間延長(zhǎng)也無法
    發(fā)表于 01-07 06:15

    深度解析:PCB高速信號(hào)傳輸的阻抗匹配與信號(hào)完整性

    一站式PCBA智造廠家今天為大家PCB設(shè)計(jì)什么是高速信號(hào)?PCB設(shè)計(jì)為什么高頻會(huì)出現(xiàn)信號(hào)失真。
    的頭像 發(fā)表于 12-30 09:41 ?245次閱讀

    高速PCB設(shè)計(jì)EMI防控手冊(cè):九大關(guān)鍵步驟詳解

    的關(guān)注。據(jù)統(tǒng)計(jì),幾乎60%的EMI問題都可以通過優(yōu)化高速PCB設(shè)計(jì)來解決。本文將詳細(xì)介紹高速PCB設(shè)計(jì)解決EMI問題的九大規(guī)則,幫助工程師們
    的頭像 發(fā)表于 12-24 10:08 ?188次閱讀

    博眼球還是真本事?參考平面不完整信號(hào)反而好

    ,PCB走線的也是除了我們關(guān)心的損耗之外信號(hào)質(zhì)量重要的影響因素,的原理以往的文章
    發(fā)表于 11-11 17:27

    博眼球還是真本事?參考平面不完整信號(hào)反而好

    改善的設(shè)計(jì)方法據(jù)說有兩種:很多人知道的方法:信號(hào)線之間通過“包地”改善……幾乎只有
    的頭像 發(fā)表于 11-11 17:26 ?295次閱讀
    博眼球還是真本事?參考平面不完整信號(hào)<b class='flag-5'>串</b><b class='flag-5'>擾</b>反而好

    高速PCB設(shè)計(jì)指南

    如今,可以認(rèn)為大多數(shù)PCB存在某種類型的信號(hào)完整性問題的風(fēng)險(xiǎn),這種問題通常與高速數(shù)字設(shè)計(jì)相關(guān)。高速PCB設(shè)計(jì)和布局專注于創(chuàng)建不易受信號(hào)完整性、電源完整性和EMI/EMC問題影響的電路板
    的頭像 發(fā)表于 10-18 14:06 ?959次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>指南

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,PCB畫板公司,PCB設(shè)計(jì)公司,迅安通科技公司介紹

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,
    發(fā)表于 10-13 15:48

    高頻電路設(shè)計(jì)問題

    高頻電路的精密布局,信號(hào)線的近距離平行布線往往成為引發(fā)“”現(xiàn)象的潛在因素。,這一術(shù)語(yǔ)
    的頭像 發(fā)表于 09-25 16:04 ?359次閱讀

    信號(hào)的介紹

    信號(hào)(Crosstalk)是指在信號(hào)傳輸過程,一條信號(hào)線上的信號(hào)對(duì)相鄰信號(hào)線產(chǎn)生的干擾,這種干擾是由于電磁場(chǎng)耦合或直接電容、電感耦合引起的。根據(jù)耦合類型和位置的不同,信號(hào)
    的頭像 發(fā)表于 09-12 08:08 ?1516次閱讀
    信號(hào)的<b class='flag-5'>串</b><b class='flag-5'>擾</b>介紹

    緩解ADC存儲(chǔ)器方法

    電子發(fā)燒友網(wǎng)站提供《緩解ADC存儲(chǔ)器方法.pdf》資料免費(fèi)下載
    發(fā)表于 09-06 10:15 ?0次下載
    緩解ADC存儲(chǔ)器<b class='flag-5'>串</b><b class='flag-5'>擾</b>的<b class='flag-5'>方法</b>

    精益思維PCB設(shè)計(jì)的應(yīng)用實(shí)踐

    精益思維,源自豐田生產(chǎn)方式,強(qiáng)調(diào)“消除浪費(fèi),創(chuàng)造價(jià)值”。PCB設(shè)計(jì),這意味著通過優(yōu)化流程、減少冗余、提高自動(dòng)化水平等手段,實(shí)現(xiàn)設(shè)計(jì)周期縮短、成本降低、質(zhì)量提升的目標(biāo)。精益思維不僅關(guān)
    的頭像 發(fā)表于 08-28 09:53 ?273次閱讀

    多層pcb設(shè)計(jì)如何過孔的原理

    一站式PCBA智造廠家今天為大家講講如何實(shí)現(xiàn)多層PCB的過孔?多層pcb設(shè)計(jì)過孔的方法。現(xiàn)代電子行業(yè),多層
    的頭像 發(fā)表于 04-15 11:14 ?1096次閱讀

    嵌入式開發(fā)引起的原因是什么?

    電路布線常會(huì)有的風(fēng)險(xiǎn),最后簡(jiǎn)單說明幾個(gè)減小串方法,常見增大走線間距、使兩導(dǎo)體的有風(fēng)險(xiǎn)
    發(fā)表于 03-07 09:30 ?1890次閱讀
    嵌入式開發(fā)<b class='flag-5'>中</b>引起<b class='flag-5'>串</b><b class='flag-5'>擾</b>的原因是什么?

    PCB設(shè)計(jì)是什么意思?如何減少PCB設(shè)計(jì)呢?

    幾乎所有電子設(shè)備的制造過程都使用焊料,通過焊料將電子元器件與PCB連接起來。以前,通常選用的都是有焊料,但是目前,最受歡迎的應(yīng)該是無鉛焊料。
    的頭像 發(fā)表于 02-27 17:29 ?1969次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>的<b class='flag-5'>串</b><b class='flag-5'>擾</b>是什么意思?如何減少<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>的<b class='flag-5'>串</b><b class='flag-5'>擾</b>呢?

    要畫好PCB,先學(xué)好信號(hào)完整性!

    傾向于更低的核心電壓和更高的工作頻率,這就導(dǎo)致了急劇上升的邊緣速率。無端接設(shè)計(jì)的邊緣速率將會(huì)引發(fā)反射和信號(hào)質(zhì)量問題。 高速信號(hào)設(shè)計(jì)
    發(fā)表于 02-19 08:57