欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何減少PCB布局中的串?dāng)_

PCB設(shè)計 ? 2020-09-19 15:47 ? 次閱讀

當(dāng)電路板上出現(xiàn)串?dāng)_時,電路板可能無法正常工作,并且在那里也可能會丟失重要信息。為了避免這種情況,PCB設(shè)計人員的最大利益在于找到消除其設(shè)計中潛在串?dāng)_的方法。讓我們談?wù)劥當(dāng)_和一些不同的設(shè)計技術(shù),這些技術(shù)可以回答如何減少PCB布局中的串?dāng)_。

印刷電路板上的串?dāng)_

電路板上的活動過多會導(dǎo)致信號傳輸困難??紤]一下電路板上并排在一起的兩條走線。如果一條跡線的信號比另一條跡線的信號具有更大的幅度,可能會使另一條跡線過載。就像在嘈雜的房間中試圖講話時保持自己的直覺很難一樣,PCB上的“受害者”走線也同樣會受到響亮信號的影響。然后的問題是,受害信號將開始像侵略者信號那樣運行,而不是表現(xiàn)出應(yīng)有的方式。

串?dāng)_定義為印刷電路板上跡線之間的意外電磁耦合。即使兩條跡線彼此之間沒有物理接觸,也可能是這種耦合導(dǎo)致的結(jié)果是一條跡線中的一個信號被另一信號強(qiáng)過。這種情況可能發(fā)生在具有可接受的走線間距但對于串?dāng)_不可接受的PCB上。

除了在同一層上并排的兩條走線之間可能產(chǎn)生串?dāng)_之外,走線在兩層之間垂直平行延伸的風(fēng)險更大。這種效應(yīng)被稱為寬邊耦合,是由于兩個信號層之間僅被很小厚度的芯材分開而產(chǎn)生的。該距離通常小于同一層上兩條跡線之間的間隔。

PCB設(shè)計工具如何幫助您解決串?dāng)_問題

這些天來,您在減少和消除電路板上的串?dāng)_方面擁有非常好的盟友,這就是PCB設(shè)計工具中的功能。一方面,設(shè)計工具可以為您提供的幫助極少,但現(xiàn)在情況已不再如此。

您可以設(shè)置各種各樣的設(shè)計規(guī)則,以指定走線之間以及走線到電路板上其他對象的間距。您甚至可以根據(jù)特定的網(wǎng)或穿過這些網(wǎng)的區(qū)域設(shè)置不同的間隙值。這將極大地幫助您設(shè)置設(shè)計,以避免可能發(fā)生串?dāng)_的情況。

設(shè)計工具還具有用于按特定寬度和間距布線差分對的特定功能,并且您可以設(shè)置走線長度以及將特定走線長度相互匹配的規(guī)則。您還可以指定可以在其上路由某些網(wǎng)絡(luò)的板的哪些層以及這些層上的走線的首選方向。您還可以使用串?dāng)_計算器以及其他仿真和分析工具。今天我們可以使用的設(shè)計工具包含各種設(shè)計約束功能,可以幫助解決諸如串?dāng)_之類的問題,我們只需要使它們起作用即可。

如何減少串?dāng)_的設(shè)計方法

現(xiàn)在我們已經(jīng)討論了什么是串?dāng)_以及您的PCB設(shè)計工具如何為您提供幫助,讓我們看一下一些基本的PCB設(shè)計技巧,這些技巧可以避免設(shè)計中潛在的串?dāng)_區(qū)域:

l 配置您的電路板層,以使兩個相鄰的信號層具有相互交叉而不是相互平行的首選布線方向。如果第二層從“北到南”運行,則確保第三層從“東到西”運行。這樣,您可以將寬邊耦合的可能性降到最低。

l 在兩個相鄰信號層之間使用接地層,以進(jìn)一步減少寬邊耦合的機(jī)會。這不僅會增加各層之間的距離,而且這種配置還可以為您提供更好的接地平面返回路徑。

l 在高速路由(差分對,時鐘路由等)和其他路由之間保持盡可能多的空間。這里的一般原理是通過以線寬的三倍隔開走線(測得的中心到中心),可以阻止70%的電場相互干擾。

串?dāng)_會在您的設(shè)計中引起嚴(yán)重的問題,您將需要盡可能多地了解它。我們?yōu)槟峁┑倪@是朝著這個方向邁出的偉大的第一步,以使您走上正確的道路。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路板設(shè)計
    +關(guān)注

    關(guān)注

    1

    文章

    127

    瀏覽量

    16579
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    394

    文章

    4702

    瀏覽量

    86442
  • PCB布線
    +關(guān)注

    關(guān)注

    21

    文章

    463

    瀏覽量

    42155
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3494

    瀏覽量

    4768
收藏 人收藏

    評論

    相關(guān)推薦

    ADC電路的怎么解決?

    ,ADC是SAR型 18位單通道全差分輸入的ADC。ADC的后端是MCU,MCU將數(shù)字信號處理之后再畫到顯示屏上顯示實時波形。 調(diào)試發(fā)現(xiàn)顯示的信號有,表現(xiàn)為某一路信號懸空之后,相鄰的那一路信號上就會出現(xiàn)噪聲。將采樣的時間延長也無法消除
    發(fā)表于 01-07 06:15

    博眼球還是真本事?參考平面不完整信號反而好

    ,PCB走線的也是除了我們關(guān)心的損耗之外信號質(zhì)量重要的影響因素,的原理在以往的文章已經(jīng)
    發(fā)表于 11-11 17:27

    博眼球還是真本事?參考平面不完整信號反而好

    改善的設(shè)計方法據(jù)說有兩種:很多人知道的方法:信號線之間通過“包地”改善……幾乎只有高速先生知道的方法:信號線之間通過“割地”改善
    的頭像 發(fā)表于 11-11 17:26 ?297次閱讀
    博眼球還是真本事?參考平面不完整信號<b class='flag-5'>串</b><b class='flag-5'>擾</b>反而好

    高頻電路設(shè)計問題

    在高頻電路的精密布局,信號線的近距離平行布線往往成為引發(fā)“”現(xiàn)象的潛在因素。,這一術(shù)語
    的頭像 發(fā)表于 09-25 16:04 ?364次閱讀

    信號的介紹

    信號(Crosstalk)是指在信號傳輸過程,一條信號線上的信號對相鄰信號線產(chǎn)生的干擾,這種干擾是由于電磁場耦合或直接電容、電感耦合引起的。根據(jù)耦合類型和位置的不同,信號
    的頭像 發(fā)表于 09-12 08:08 ?1516次閱讀
    信號的<b class='flag-5'>串</b><b class='flag-5'>擾</b>介紹

    緩解ADC存儲器的方法

    電子發(fā)燒友網(wǎng)站提供《緩解ADC存儲器的方法.pdf》資料免費下載
    發(fā)表于 09-06 10:15 ?0次下載
    緩解ADC存儲器<b class='flag-5'>串</b><b class='flag-5'>擾</b>的方法

    pcb設(shè)計布局的要點是什么

    PCB設(shè)計布局是一個非常重要的環(huán)節(jié),它直接影響到電路的性能、可靠性和成本。以下是關(guān)于PCB布局的一些要點,這些要點將幫助您設(shè)計出高質(zhì)量
    的頭像 發(fā)表于 09-02 14:48 ?522次閱讀

    一文讓你了解PCB六層板布局

    是電路板設(shè)計的重要環(huán)節(jié),這種疊層結(jié)構(gòu)可以有效地減少信號和電磁干擾,提高電路板的性能,也直接影響到電路板的性能、可靠性和成本。 PCB
    的頭像 發(fā)表于 07-23 11:36 ?1737次閱讀

    多通道數(shù)據(jù)采集問題怎么解決

    多通道數(shù)據(jù)采集系統(tǒng)在現(xiàn)代工業(yè)、科研和醫(yī)療等領(lǐng)域中有著廣泛的應(yīng)用。然而,在多通道數(shù)據(jù)采集過程問題是一個常見的問題,它會導(dǎo)致數(shù)據(jù)采集的準(zhǔn)確性和可靠性降低。本文將詳細(xì)探討多通道數(shù)據(jù)采集
    的頭像 發(fā)表于 07-02 08:58 ?1546次閱讀

    放大器的問題

    我做了一個128通道的放大器,20層板。測試的時候發(fā)現(xiàn)即便不給輸入信號也有一個輸出,導(dǎo)致我的放大器完全不可用,并且這個輸出信號波形很漂亮。我想請問大佬們這個信號是怎么來的?是嗎?怎樣才能消除它呢
    發(fā)表于 06-27 11:52

    M9航空接口3芯如何減少

    德索工程師說道要減少M9航空接口3芯的,首先需要深入了解產(chǎn)生的原因。
    的頭像 發(fā)表于 04-26 16:11 ?450次閱讀
    M9航空接口3芯如何<b class='flag-5'>減少</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>

    pcb元件布局調(diào)整時應(yīng)注意哪些問題

    電子產(chǎn)品來說,好的PCB設(shè)計可以提升整機(jī)的性能,因此PCB設(shè)計器件布局的優(yōu)化是非常重要的。 PCB設(shè)計器件布局提升整機(jī)的性能 首先,
    的頭像 發(fā)表于 03-20 09:43 ?523次閱讀
    <b class='flag-5'>pcb</b>元件<b class='flag-5'>布局</b>調(diào)整時應(yīng)注意哪些問題

    嵌入式開發(fā)引起的原因是什么?

    電路布線常會有的風(fēng)險,最后簡單說明幾個減小串的方法,常見增大走線間距、使兩導(dǎo)體的有風(fēng)險的區(qū)域最小化、相鄰層走線時傳輸線互相彼此垂直
    發(fā)表于 03-07 09:30 ?1890次閱讀
    嵌入式開發(fā)<b class='flag-5'>中</b>引起<b class='flag-5'>串</b><b class='flag-5'>擾</b>的原因是什么?

    PCB設(shè)計是什么意思?如何減少PCB設(shè)計呢?

    幾乎所有電子設(shè)備的制造過程都使用焊料,通過焊料將電子元器件與PCB連接起來。在以前,通常選用的都是有焊料,但是目前,最受歡迎的應(yīng)該是無鉛焊料。
    的頭像 發(fā)表于 02-27 17:29 ?1970次閱讀
    <b class='flag-5'>PCB</b>設(shè)計<b class='flag-5'>中</b>的<b class='flag-5'>串</b><b class='flag-5'>擾</b>是什么意思?如何<b class='flag-5'>減少</b><b class='flag-5'>PCB</b>設(shè)計<b class='flag-5'>中</b>的<b class='flag-5'>串</b><b class='flag-5'>擾</b>呢?

    要畫好PCB,先學(xué)好信號完整性!

    傾向于更低的核心電壓和更高的工作頻率,這就導(dǎo)致了急劇上升的邊緣速率。無端接設(shè)計的邊緣速率將會引發(fā)反射和信號質(zhì)量問題。 在高速信號設(shè)計,密集路徑往往會導(dǎo)致
    發(fā)表于 02-19 08:57