作者:貓叔
多周期路徑約束
多周期路徑,我們一般按照以下4個(gè)步驟來約束:
1. 帶有使能的數(shù)據(jù)
首先來看帶有使能的數(shù)據(jù),在本工程中的Tming Report中,也提示了同一個(gè)時(shí)鐘域之間的幾個(gè)路徑建立時(shí)間不滿足要求
其實(shí)這幾個(gè)路徑都是帶有使能的路徑,使能的周期為2倍的時(shí)鐘周期,本來就應(yīng)該在2個(gè)時(shí)鐘周期內(nèi)去判斷時(shí)序收斂。因此,我們添加時(shí)序約束:
set_multicycle_path 2 -setup -from [get_cells {cmd_parse_i0/send_resp_data_reg[*]} -include_replicated_objects] -to [get_cells {resp_gen_i0/to_bcd_i0/bcd_out_reg[*]}] set_multicycle_path 1 -hold -from [get_cells {cmd_parse_i0/send_resp_data_reg[*]} -include_replicated_objects] -to [get_cells {resp_gen_i0/to_bcd_i0/bcd_out_reg[*]}]
也可以寫為:
set_multicycle_path -from [get_cells {cmd_parse_i0/send_resp_data_reg[*]} -include_replicated_objects] -to [get_cells {resp_gen_i0/to_bcd_i0/bcd_out_reg[*]}] 2 set_multicycle_path -hold -from [get_cells {cmd_parse_i0/send_resp_data_reg[*]} -include_replicated_objects] -to [get_cells {resp_gen_i0/to_bcd_i0/bcd_out_reg[*]}] 1
這兩種寫法是等價(jià)的。
我們也可以直接點(diǎn)擊右鍵通過GUI的方式進(jìn)行約束,效果都是一樣的。
在工程的uart_tx_ctl.v和uart_rx_ctl.v文件中,也存在帶有使能的數(shù)據(jù),但這些路徑在未加多路徑約束時(shí)并未報(bào)出時(shí)序錯(cuò)誤或者警告。
在接收端,捕獲時(shí)鐘頻率是200MHz,串口速率是115200,采用16倍的Oversampling,因此使能信號(hào)周期是時(shí)鐘周期的200e6/115200/16=108.5倍。
在接收端,捕獲時(shí)鐘頻率是166667MHz,串口速率是115200,采用16倍的Oversampling,因此使能信號(hào)周期是時(shí)鐘周期的166.667e6/115200/16=90.4倍。
因此,時(shí)序約束如下:
# 串口接收端 set_multicycle_path -from [get_cells uart_rx_i0/uart_rx_ctl_i0/* -filter IS_SEQUENTIAL] -to [get_cells uart_rx_i0/uart_rx_ctl_i0/* -filter IS_SEQUENTIAL] 108 set_multicycle_path -hold -from [get_cells uart_rx_i0/uart_rx_ctl_i0/* -filter IS_SEQUENTIAL] -to [get_cells uart_rx_i0/uart_rx_ctl_i0/* -filter IS_SEQUENTIAL] 107 # 串口發(fā)送端 set_multicycle_path -from [get_cells uart_tx_i0/uart_tx_ctl_i0/* -filter IS_SEQUENTIAL] -to [get_cells uart_tx_i0/uart_tx_ctl_i0/* -filter IS_SEQUENTIAL] 90 set_multicycle_path -hold -from [get_cells uart_tx_i0/uart_tx_ctl_i0/* -filter IS_SEQUENTIAL] -to [get_cells uart_tx_i0/uart_tx_ctl_i0/* -filter IS_SEQUENTIAL] 89
約束中的filter參數(shù)也將在下一章節(jié)具體講解。
2. 兩個(gè)有數(shù)據(jù)交互的時(shí)鐘之間存在相位差
在本工程中,沒有這種應(yīng)用場(chǎng)景,因此不需要添加此類約束。
3. 存在快時(shí)鐘到慢時(shí)鐘的路徑
在本工程中,沒有這種應(yīng)用場(chǎng)景,因此不需要添加此類約束。
4. 存在慢時(shí)鐘到快時(shí)鐘的路徑
在本工程中,沒有這種應(yīng)用場(chǎng)景,因此不需要添加此類約束。
綜上,我們所有的時(shí)序約束如下:
# 主時(shí)鐘約束 create_clock -period 25.000 -name clk2 [get_ports clk_in2] # 衍生時(shí)鐘約束 create_generated_clock -name clk_samp -source [get_pins clk_gen_i0/clk_core_i0/clk_tx] -divide_by 32 [get_pins clk_gen_i0/BUFHCE_clk_samp_i0/O] create_generated_clock -name spi_clk -source [get_pins dac_spi_i0/out_ddr_flop_spi_clk_i0/ODDR_inst/C] -divide_by 1 -invert [get_ports spi_clk_pin] create_generated_clock -name clk_tx -source [get_pins clk_gen_i0/clk_core_i0/inst/mmcm_adv_inst/CLKIN1] [get_pins clk_gen_i0/clk_core_i0/inst/mmcm_adv_inst/CLKOUT1] create_generated_clock -name clk_rx -source [get_pins clk_gen_i0/clk_core_i0/inst/mmcm_adv_inst/CLKIN1] [get_pins clk_gen_i0/clk_core_i0/inst/mmcm_adv_inst/CLKOUT0] # 設(shè)置異步時(shí)鐘 set_clock_groups -asynchronous -group [get_clocks clk_samp] -group [get_clocks clk2] # 延遲約束 create_clock -period 6.000 -name virtual_clock set_input_delay -clock [get_clocks -of_objects [get_ports clk_pin_p]] 0.000 [get_ports rxd_pin] set_input_delay -clock [get_clocks -of_objects [get_ports clk_pin_p]] -min -0.500 [get_ports rxd_pin] set_input_delay -clock virtual_clock -max 0.000 [get_ports lb_sel_pin] set_input_delay -clock virtual_clock -min -0.500 [get_ports lb_sel_pin] set_output_delay -clock virtual_clock -max 0.000 [get_ports {txd_pin {led_pins[*]}}] set_output_delay -clock virtual_clock -min -0.500 [get_ports {txd_pin {led_pins[*]}}] set_output_delay -clock spi_clk -max 1.000 [get_ports {spi_mosi_pin dac_cs_n_pin dac_clr_n_pin}] set_output_delay -clock spi_clk -min -1.000 [get_ports {spi_mosi_pin dac_cs_n_pin dac_clr_n_pin}] # 偽路徑約束 set_false_path -from [get_clocks clk_rx] -to [get_clocks clk_tx] set_false_path -from [get_ports rst_pin] # 多周期約束 set_multicycle_path 2 -setup -from [get_cells {cmd_parse_i0/send_resp_data_reg[*]} -include_replicated_objects] -to [get_cells {resp_gen_i0/to_bcd_i0/bcd_out_reg[*]}] set_multicycle_path 1 -hold -from [get_cells {cmd_parse_i0/send_resp_data_reg[*]} -include_replicated_objects] -to [get_cells {resp_gen_i0/to_bcd_i0/bcd_out_reg[*]}] # 串口接收端 set_multicycle_path 108 -setup -from [get_cells uart_rx_i0/uart_rx_ctl_i0/* -filter IS_SEQUENTIAL] -to [get_cells uart_rx_i0/uart_rx_ctl_i0/* -filter IS_SEQUENTIAL] set_multicycle_path 107 -hold -from [get_cells uart_rx_i0/uart_rx_ctl_i0/* -filter IS_SEQUENTIAL] -to [get_cells uart_rx_i0/uart_rx_ctl_i0/* -filter IS_SEQUENTIAL] # 串口發(fā)送端 set_multicycle_path 90 -setup -from [get_cells uart_tx_i0/uart_tx_ctl_i0/* -filter IS_SEQUENTIAL] -to [get_cells uart_tx_i0/uart_tx_ctl_i0/* -filter IS_SEQUENTIAL] set_multicycle_path 89 -hold -from [get_cells uart_tx_i0/uart_tx_ctl_i0/* -filter IS_SEQUENTIAL] -to [get_cells uart_tx_i0/uart_tx_ctl_i0/* -filter IS_SEQUENTIAL]
重新Synthesis并Implementation后,可以看到,已經(jīng)沒有了時(shí)序錯(cuò)誤
僅有的兩個(gè)warning也只是說rst沒有設(shè)置input_delay,spi_clk_pin沒有設(shè)置output_delay,但我們已經(jīng)對(duì)rst設(shè)置了偽路徑,而spi_clk_pin是我們約束的輸出時(shí)鐘,無需設(shè)置output_delay。
到這里,教科書版的時(shí)序約束教程就基本講完了。但我們平時(shí)的工程中,跟上面這種約束還是有差異的:
首先是虛擬時(shí)鐘,這個(gè)約束在平時(shí)的工程中基本不會(huì)用到,像需要設(shè)置虛擬時(shí)鐘的場(chǎng)景,我們也都是通過設(shè)計(jì)來保證時(shí)序收斂,設(shè)置虛擬時(shí)鐘的意義不大。
第二就是output delay,在FPGA的最后一級(jí)寄存器到輸出的路徑上,往往都使用了IOB,也就是IO block,因此最后一級(jí)寄存器的位置是固定的,從buffer到pad的走線延時(shí)是確定的。在這種情況下,是否滿足時(shí)序要求完全取決于設(shè)計(jì),做約束只是驗(yàn)證一下看看時(shí)序是否收斂。所以也基本不做。但是input delay是需要的,因?yàn)檫@是上一級(jí)器件輸出的時(shí)序關(guān)系。
第三個(gè)就是多周期路徑,我們講了那么多多周期路徑的應(yīng)用場(chǎng)景,但實(shí)際我們是根據(jù)Timing report來進(jìn)行約束的,即便那幾種場(chǎng)景都存在,但如果Timing report中沒有提示任何的時(shí)序 warning,我們往往也不會(huì)去添加約束。
第四個(gè)就是在設(shè)置了多周期后,如果還是提示Intra-Clocks Paths的setup time不過,那就要看下程序,是否寫的不規(guī)范。比如
如果設(shè)置了多周期路徑后,還是提示Intra-Clocks Paths的setup time不過,那就要看下程序,是否寫的不規(guī)范。比如
always @ (posedge clk) begin regA <= regB; if(regA != regB) regC <= 4'hf; else regC <= {regC[2:0], 1'b0}; if((&flag[3:0]) && regA != regB) regD <= regB; end
這么寫的話,如果時(shí)鐘頻率稍微高一點(diǎn),比如250MHz,就很容易導(dǎo)致從regB到regD的setup time不滿足要求。因?yàn)閎egin end里面的代碼都是按順序執(zhí)行的,要在4ns內(nèi)完成這些賦值與判斷的邏輯,挑戰(zhàn)還是挺大的。因此,我們可以改寫為:
always @ (posedge clk) begin regA <= regB; end always @ (posedge clk) begin if(regA != regB) regC <= 4'hf; else regC <= {regC[2:0], 1'b0}; end always @ (posedge phy_clk) begin if((&flag[3:0]) && regA != regB) regD <= regB; end
把寄存器的賦值分開,功能還是一樣的,只是分到了幾個(gè)always中,這樣就不會(huì)導(dǎo)致時(shí)序問題了。
-
FPGA
+關(guān)注
關(guān)注
1630文章
21803瀏覽量
606490 -
寄存器
+關(guān)注
關(guān)注
31文章
5372瀏覽量
121330 -
時(shí)序約束
+關(guān)注
關(guān)注
1文章
115瀏覽量
13462
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
FPGA的IO口時(shí)序約束分析
FPGA時(shí)序約束之衍生時(shí)鐘約束和時(shí)鐘分組約束
FPGA時(shí)序約束之偽路徑和多周期路徑
FPGA時(shí)序約束之時(shí)序路徑和時(shí)序模型
![<b class='flag-5'>FPGA</b><b class='flag-5'>時(shí)序</b><b class='flag-5'>約束</b>之<b class='flag-5'>時(shí)序</b><b class='flag-5'>路徑</b>和<b class='flag-5'>時(shí)序</b>模型](https://file1.elecfans.com/web2/M00/90/7E/wKgaomTZ-H-ALKzTAACRniJi_dk443.jpg)
FPGA I/O口時(shí)序約束講解
![<b class='flag-5'>FPGA</b> I/O口<b class='flag-5'>時(shí)序</b><b class='flag-5'>約束</b>講解](https://file1.elecfans.com/web2/M00/90/79/wKgZomTZ-QyAIxyQAAEsk96el50417.jpg)
FPGA時(shí)序約束--基礎(chǔ)理論篇
FPGA開發(fā)之時(shí)序約束(周期約束)
FPGA中的時(shí)序約束設(shè)計(jì)
![<b class='flag-5'>FPGA</b>中的<b class='flag-5'>時(shí)序</b><b class='flag-5'>約束</b>設(shè)計(jì)](https://file1.elecfans.com//web2/M00/A6/E9/wKgZomUMQTSAK-f9AABQURI8k0Q349.png)
FPGA時(shí)序約束案例:偽路徑約束介紹
![<b class='flag-5'>FPGA</b><b class='flag-5'>時(shí)序</b><b class='flag-5'>約束</b>案例:偽<b class='flag-5'>路徑</b><b class='flag-5'>約束</b>介紹](https://file.elecfans.com/web1/M00/CF/E2/pIYBAF-vTjWAFsPIAALz8G1YUZs447.png)
FPGA時(shí)序約束的概念和基本策略
FPGA設(shè)計(jì)之時(shí)序約束四大步驟
![<b class='flag-5'>FPGA</b>設(shè)計(jì)之<b class='flag-5'>時(shí)序</b><b class='flag-5'>約束</b><b class='flag-5'>四大步驟</b>](https://file.elecfans.com//web2/M00/36/25/poYBAGIxOp-AQ-BOAAEi5lvVtsI678.png)
淺談FPGA的時(shí)序約束四大步驟
![淺談<b class='flag-5'>FPGA</b>的<b class='flag-5'>時(shí)序</b><b class='flag-5'>約束</b><b class='flag-5'>四大步驟</b>](https://file.elecfans.com//web2/M00/4F/47/pYYBAGK_qNaAEnS0AAAq8TGjqQQ013.png)
FPGA時(shí)序約束的原理是什么?
![<b class='flag-5'>FPGA</b><b class='flag-5'>時(shí)序</b><b class='flag-5'>約束</b>的原理是什么?](https://file1.elecfans.com/web2/M00/89/42/wKgaomR-_IOAdhPWAAAJ2bKvVwE308.jpg)
評(píng)論