欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

使用UART與ZYBO進行通信常用外設設計方案

454398 ? 來源:Xilinx ? 作者:Wilson Qiu ? 2020-11-03 12:39 ? 次閱讀

作者:Wilson Qiu,Xilinx工程師

常用外設設計

使用UART與ZYBO進行通信

ZYNQ學習過程中一個重要環(huán)節(jié)是進行調(diào)試,當然在SDK中進行調(diào)試時,設置斷點進行單步調(diào)試非常高效。但是ZYNQ中畢竟涉及到FPGA的硬件部分,于是如果可以通過UART與ZYNQ器件進行雙向的通信會使得調(diào)試非常方便。

Step1: 確認ZYBO板上硬件連接。

在ZYBO的用戶手冊中有以下描述,如圖 21所示。

圖 21

其ZYBO開發(fā)板的原理圖也可知MIO Bank的電壓為1.8V。

于是可以得到以下幾點:

1. 硬件上連接串口的IO為MIO48和MIO49。

2. IO的電壓為1.8V。

3. 默認使用的參數(shù)為:115200波特率以及其他對應參數(shù),見圖 21。

Step2: 在Vivado的Block Design中配置ZYNQ7 Processing System時,需要配置UART外設,如圖 22所示。

圖 22

Step3: 按照“Vivado中進行ZYNQ硬件部分設計”中介紹的,直到在SDK中編寫C代碼步驟。需要使用UART進行通行,分為通過UART向外發(fā)送數(shù)據(jù)和通過UART接收數(shù)據(jù)。

Step4: PC上安裝串口調(diào)試助手,硬件上連接串口線到PC。向ZYNQ中下載硬件配置后,在Windows Device Manager查看UART所使用的端口,如圖 23所示。

圖 23

并將串口調(diào)試助手設置成相應的配置,如圖 24所示。

圖 24

Step5: 至此就可以在C代碼中發(fā)送或者讀取數(shù)據(jù)了,下面給出一段示例代碼。

圖 25

程序首先運行,輸出” Please enter any number from 0~9”。此后會停在等待輸入處,直到通過串口助手鍵入了數(shù)字之后,才會跳到下一行代碼,并將鍵入的數(shù)字輸出在串口調(diào)試助手中。

圖 26

至此可以通過串口輸出各種信息(因為可以輸出字符串),同時也可以通過串口輸入進行菜單選擇,因為雖然不能接收字符串,但可以鍵入10個數(shù)字以及26個英文字母,這也應該足夠了。

Step6: 除了使用外部的串口調(diào)試助手外,SDK內(nèi)部也提供了Terminal工具。通過如下圖所示的方式顯示Terminal窗口且進行配置,同樣可以當作串口調(diào)試助手使用,如圖 28所示。

圖 27

圖 28

將用戶邏輯設計封裝成IP

參考工程見“ZYBO_demo_packageIP.xpr”。

ZYNQ中PS與PL的聯(lián)系主要有兩個,分別是GP端口和HP端口。其中HP端口可以理解為PS和PL可以訪問同一片存儲空間,于是可以以DDR空間為中介,進行大量的數(shù)據(jù)通信。而平時在純FPGA設計中的那些邏輯模塊與PS的通信方式就是依靠GP端口完成的。

純RTL邏輯模塊的控制或者輸出都是通過模塊的輸入輸出端口實現(xiàn)的。在ZYNQ的架構下,就是將這些輸入輸出端口改為寄存器,原來的輸入端口改為只寫的控制寄存器;原來的輸出端口改為只讀的狀態(tài)寄存器。于是每個邏輯模塊都有一個標準的AXI-Lite Slave接口,用于與PS相連接,使得PS可以控制讀寫邏輯模塊內(nèi)的寄存器。于是每一個邏輯模塊就相當于PS的一個外設,與PS自帶的外設,如UART、I2C控制器控制器來是一樣的。這就是ZYNQ的硬件可擴展性,通俗的說就是當ARM需要各種要求的外設時,都可以通過在PL端進行邏輯設計實現(xiàn)。

下面就介紹如何一步一步的完成一個PL端的邏輯設計,并將其封裝成為IP,并在ZYNQ的Block Design中加入到硬件設計中,并在SDK中通過代碼來控制該外設。

本例中所涉及的邏輯模塊功能為:IP的外部接口為4盞LED,內(nèi)部寄存器有3個,分別是工作模式寄存器(MODE),使能寄存器(ENABLE)和狀態(tài)寄存器(STATUS),如圖 29所示。

圖 29

Step1: 在Vivado GUI中,選擇Tool?Create and Package New IP…。一般情況下,選擇“Create a new AXI4 Peripheral”,這種IP就是之前提到的,由PS讀寫寄存器進而控制的IP,在后面的菜單中選擇該IP的Interface接口以及內(nèi)部需要多少寄存器,如圖 30所示。

圖 30

一般來說,IP首先需要一個AXI-Lite的Slave接口,用于與PS連接。除此以外還可以增加其他AXI接口,例如增加一個AXI4的Master接口,用于邏輯設計中訪問PS端的存儲器;又比如可以增加一個AXI-Lite的Master,用于讀寫其他邏輯模塊的寄存器等等。在這里選擇好接口后,工具在生成IP的時候會自動生成相應的AXI接口代碼,用戶可以直接使用或者稍作修改即可。

另外就是選擇寄存器的個數(shù),因為稍后生成的代碼中會自動完成指定數(shù)量寄存器的讀寫控制代碼,于是如果設置少了,后面需要手工添加代碼,會比較麻煩,不如配置時將寄存器個數(shù)設置的多一些。

Step2: 完成配置后工具自動生成代碼,在生成的代碼中進行修改。

圖 31

在自動生成的代碼中,結構如下:

圖 32

需要注意的是自動生成的代碼只是簡單完成了指定數(shù)量寄存器的讀寫時序,至于每個寄存器的邏輯功能和含義是沒有的,需要用戶將這些寄存器引到S00_AXI模塊的上層,與用戶設計的邏輯進行通信。同時自動生成的代碼中所有的寄存器都是可讀可寫的,如果需要設置只讀或者只寫的寄存器,需要在S00_AXI模塊中自行修改代碼。

Step3: 為邏輯設計增加外部接口以及全局參數(shù)。

該例程中需要設置4個外部輸出管腳,控制外部LED。并且設置一個全局參數(shù)為4盞LED的初始狀態(tài)。首先在代碼中指定位置進行修改,如圖 33所示。

圖 33

保存修改后,會在GUI界面中看到“Customization Parameter”、“Ports and Interfaces”以及“Customization GUI”的標識都變了,代表檢測到了代碼中的變化。

圖 34

點擊GUI中如下所示的指令后,工具自動完成更新。

圖 35

Step4: 在GUI如圖 34所示的界面中修改參數(shù)設置,對IP進行配置。

Step5: 完成IP的封裝,如圖 36所示,在Review and Package中點擊Re-Package IP。

圖 36

此時會關閉IP封裝界面,回到ZYNQ Block Design界面。在IP Catalog中會出現(xiàn)剛才封裝完成的IP。

圖 37

此后的操作就和“Vivado中進行ZYNQ硬件部分設計”中介紹的一樣,將該IP當成與其他IP一樣的外設,進行Block Design設計,同樣需要對于外接接口添加約束文件,之后生成Bit文件。

Step6: 在Block Design中需要將封裝的邏輯模塊IP需要引到外部的IO進行設置。

右擊需要引出的端口,點擊“Make External”。之后重新生成HDL Wrapper即可。

圖 38

Step7: 在Block Design中的Address Editor中給IP分配總線地址。

圖 39

Step8: 封裝好的IP進行底層修改。

如果需要對已經(jīng)設計好的IP進行底層修改,就在IP Catalog中顯示的該IP處右擊,選擇“Customize IP”。需要注意的是,工具會默認彈出一個路徑,作為修改IP的工作路徑,但是該路徑是一個臨時路徑,與之前存放IP的路徑不同。

圖 40

IP底層修改完成之后,重新Re-Package IP后,回到Block Design中工具自動檢測到IP有更新,只要通過工具的提示進行IP的更新即可。

圖 41

Step9: 封裝好的IP的BSP以及SDK程序的編寫。

首先封裝的IP有自己在AXI總線上的地址,于是IP內(nèi)部的所有寄存器的地址就是IP的Base地址加上各個寄存器的偏移量。于是在SDK代碼中就可以通過唯一的地址訪問到這些寄存器。由于內(nèi)部的寄存器都是用戶自己設計的,所以不需要BSP封裝太多的函數(shù),BSP也無法知道用戶設計的邏輯,從而也無法自動封裝API。用戶直接通過底層調(diào)用Xil_Out32()和Xil_In32()完成對于封裝邏輯模塊IP的控制。如果需要,用戶可以自行封裝更上層的API函數(shù)。

使用Zynq processor仿真Customized IP

由于ZYNQ中除了常用的FPGA邏輯部分外還有ARM內(nèi)核部分,所以在進行類似于FPGA設計仿真時會遇到問題,就是如果仿真ARM內(nèi)核部分。Xilinx提供的一個方案是Zynq BFM(Bus Functional Model),其介紹如下。

圖 42

但是該Model是需要額外購買的,該章節(jié)介紹一種無需購買Zynq BFM就可以仿真Customized IP的方法?;舅悸肥菍τ赑L端的Customized IP而言,控制端是ZYNQ中的ARM內(nèi)核還是普通FPGA中的MicroBlaze都是一樣的,所以可以將Customized IP例化到以MicroBlaze為處理器的Block Design中,由于MicroBlaze的仿真無需額外的License,所以可以將SDK的程序導入到MicroBlaze的內(nèi)核,進而仿真Customized IP。

Step1: 按照“將用戶邏輯設計封裝成IP”中介紹的,完成Customized IP的設計和封裝;在Block Design中加入MicroBlaze和Customized IP,完成Block Design設計;完成硬件平臺的綜合、實現(xiàn)、生成Bit文件,并導入SDK;在SDK中完成軟件設計。綜上就是完成“將用戶邏輯設計封裝成IP”中的Step9,區(qū)別只是用MicroBlaze替代了ZYNQ Processing System。

圖 43

Step2:對SDK中設計的軟件程序完成編譯,工具自動生成elf文件。默認的存放地址為SDK project下Src文件夾中。例如:C:/***/A7_microblaze/A7_microblaze.sdk/microblaze_customized_ip/Debug

圖 44

Step3:回到Vivado開發(fā)平臺,將elf文件導入至Simulation Source中。

圖 45

Step4:將導入的elf文件鏈接到對應的處理器,使其作為該處理器的啟動程序。注意,elf文件只允許associate至Microblaze,工具不支持鏈接到ZYNQ。

圖 46

Step5:正常啟動仿真。

可以看到MicroBlaze核發(fā)出的AXI通信協(xié)議,如圖 47所示。

圖 47

于是對應的IP的輸出可以看到如“將用戶邏輯設計封裝成IP”中模式2設計的一樣,輸出的4路LED不斷反轉。

圖 48

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • uart
    +關注

    關注

    22

    文章

    1245

    瀏覽量

    101821
  • Zynq
    +關注

    關注

    10

    文章

    610

    瀏覽量

    47323
收藏 人收藏

    評論

    相關推薦

    ZYNQ常用外設設計:malloc與memcpy的使用方法

    、memset以及類似的函數(shù)對于Memory空間進行操作。 Step1:查看ZYBO的原理圖,找到相應的配置。ZYBO原理圖中與DDR相關的部分如圖 49所示。 圖 49 于是得到兩個信息,第一個所使用的芯片是MT41J128M
    的頭像 發(fā)表于 11-27 12:18 ?8244次閱讀
    ZYNQ<b class='flag-5'>常用</b><b class='flag-5'>外設設</b>計:malloc與memcpy的使用方法

    uart通信的詳細講解

    UART(UniversalAsynchronousReceiver/Transmitter,通用異步收發(fā)器)是一種常用的串行通信協(xié)議,廣泛應用于單片機或各種嵌入式設備之間的通信。本文
    的頭像 發(fā)表于 09-22 08:22 ?2984次閱讀
    <b class='flag-5'>uart</b><b class='flag-5'>通信</b>的詳細講解

    入門Zybo和linuX資料分享

    我已經(jīng)能夠按照教程并獲得一些在Zybo開發(fā)板上工作的基本知識?;镜臇|西,比如編程FPGA,根據(jù)ARM芯片的輸入驅動一些LED,以及將一個CLI版本的linux放在SD卡上并通過USB UART控制
    發(fā)表于 07-30 17:13

    分享一篇關于衛(wèi)星通信中星地鏈路特性的模擬系統(tǒng)設計方案

    本文提出了一種能夠很好地反映衛(wèi)星通信中星地鏈路特性的模擬系統(tǒng)設計方案。在確定硬件設計方案之前,搭建了合理的信道仿真模型,并對仿真結果進行了分析。
    發(fā)表于 04-08 06:09

    單片機uart串口通信程序

    單片機uart串口通信程序,51單片機雙機通訊 UART異步通訊 帶詳細注釋版一、總體設計1.設計要求:兩片單片機之間進行串行通信,發(fā)送端將
    發(fā)表于 07-14 07:03

    如何通過UART進行串口通信

    本次實驗是通過UART進行串口通信目錄一、什么是UART二、UART基本結構三、UART基本原理
    發(fā)表于 12-09 07:47

    STM32 UART串口通信常用寄存器有哪些

    串口通信是怎樣進行分類的?又分為哪幾類呢?STM32 UART引腳的連接方法有哪些?STM32 UART串口通信
    發(fā)表于 02-16 07:43

    ch582m低功耗藍牙一個中心設備怎么自動匹配到附近的外設設備?

    你好,我在使用ch582m低功耗藍牙功能時,發(fā)現(xiàn)我只能掃描附近低功耗設備的mac地址,只有代碼指定對方地址時才能連接上通信。如果是兩個ch582m,一個做中心設備一個做外設,我怎么告訴中心設備到底去連哪一臺外設呢 ?一個中心設備
    發(fā)表于 08-03 07:45

    基于Verilog的UART串行通信接口電路設計

    USB傳輸協(xié)議比UART協(xié)議有更高的性能,但電路復雜開發(fā)難度大,并且大多數(shù)的微處理器只集成了UART,因此UART仍然是目前數(shù)字系統(tǒng)之間進行串行通信
    發(fā)表于 09-03 09:01 ?2524次閱讀
    基于Verilog的<b class='flag-5'>UART</b>串行<b class='flag-5'>通信</b>接口電路設計

    基于FTDI芯片進行USB到UART的轉換設計方案實現(xiàn)

    如今,USB端口已廣泛用于電子設備和計算機之間的數(shù)據(jù)交易。在許多情況下,不需要直接與USB端口通信,因此電子設計人員使用USB到UART(RS232-Serial)轉換器芯片,因此USB端口被轉換
    的頭像 發(fā)表于 04-26 11:10 ?6027次閱讀
    基于FTDI芯片<b class='flag-5'>進行</b>USB到<b class='flag-5'>UART</b>的轉換<b class='flag-5'>設計方案</b>實現(xiàn)

    GPIO模擬UART的算法實現(xiàn)與設計方案

    GPIO模擬UART的算法實現(xiàn)與設計方案
    發(fā)表于 07-07 09:49 ?9次下載

    ZYNQ常用外設設計 (上)

    Step3: 按照“Vivado中進行ZYNQ硬件部分設計”中介紹的,直到在SDK中編寫C代碼步驟。需要使用UART進行通行,分為通過UART向外發(fā)送數(shù)據(jù)和通過
    的頭像 發(fā)表于 09-23 09:25 ?1365次閱讀
    ZYNQ<b class='flag-5'>常用</b><b class='flag-5'>外設設</b>計 (上)

    UART串口通信協(xié)議是什么?

    電子工業(yè)協(xié)會(Electronic Industries Association)定義的,用于計算機與外設之間的數(shù)據(jù)傳輸。UART通信速率較慢,最高波特率為115200bps,但是功耗低,成本低
    的頭像 發(fā)表于 03-19 17:26 ?1568次閱讀

    uart波特率和傳輸頻率的關系 UART串口的常用波特率為多少

    UART(Universal Asynchronous Receiver/Transmitter)是一種廣泛使用的異步串行通信技術,它允許兩臺設備之間進行雙向數(shù)據(jù)傳輸。在UART
    的頭像 發(fā)表于 10-06 16:12 ?3725次閱讀
    <b class='flag-5'>uart</b>波特率和傳輸頻率的關系 <b class='flag-5'>UART</b>串口的<b class='flag-5'>常用</b>波特率為多少

    TI mmWave Radar sensor硬件外設設計參考

    電子發(fā)燒友網(wǎng)站提供《TI mmWave Radar sensor硬件外設設計參考.pdf》資料免費下載
    發(fā)表于 09-27 11:06 ?0次下載
    TI mmWave Radar sensor硬件<b class='flag-5'>外設設</b>計參考