欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

arm smmu的原理與smmu驅(qū)動iommu框架

Linux閱碼場 ? 來源:Linuxer ? 作者:Linuxer ? 2020-10-09 10:48 ? 次閱讀

1: arm smmu的原理

1.1: smmu 基本知識

如上圖所示,smmu 的作用和mmu 類似,mmu作用是替cpu翻譯頁表將進程的虛擬地址轉(zhuǎn)換成cpu可以識別的物理地址。同理,smmu的作用就是替設(shè)備將dma請求的地址,翻譯成設(shè)備真正能用的物理地址,但是當(dāng)smmu bypass的時候,設(shè)備也可以直接使用物理地址來進行dma;

1.2: smmu 的數(shù)據(jù)結(jié)構(gòu)

smmu的重要的用來dma地址翻譯的數(shù)據(jù)結(jié)構(gòu)都是放在內(nèi)存中的,由smmu的寄存器保存著這些表在內(nèi)存中的基地址,首先就是StreamTable(STE),這ste 表既包含stage1的翻譯表結(jié)構(gòu)也包含stage2的翻譯結(jié)構(gòu),所謂stage1負責(zé)VA 到 PA的轉(zhuǎn)換,stage2負責(zé)IPA到PA的轉(zhuǎn)換。

接下來我們重點看一下這個STE的結(jié)構(gòu),到底在內(nèi)存中是如何組織的;

對smmu來說,一個smmu可以給很多個設(shè)備服務(wù),所以,在smmu里面為了區(qū)分的對每個設(shè)備進行管理,smmu 給每一個設(shè)備一個ste entry,那設(shè)備如何定位這個ste entry呢?對于一個smmu來說,我們給他所管理的每個設(shè)備一個唯一的device id,這個device id又叫 stream id;對于設(shè)備比較少的情況下,我們的smmu 的ste 表,很明顯只需要是1維數(shù)組就可以了,如下圖:

注意,這里ste采用線性表并不是真是由設(shè)備的數(shù)量來決定的,而是寫在smmu 的ID0寄存器中的,也就是配置好了的,對于華為鯤鵬上的smmu基本不采用這種結(jié)構(gòu);

對于設(shè)備數(shù)量較多的情況下,我們?yōu)榱?smmu 更加的皮實點,可以采用兩層ste表的結(jié)構(gòu),如下圖:

這里的結(jié)構(gòu)其實很類似我們的mmu的頁表了,在arm smmu v3 我們第一層的目錄desc的目錄結(jié)夠,大小采用8(STRTAB_SPLIT)位,也就是stream id的高8位,stream id剩下的低位全部用來尋址第二層真正的ste entry;

介紹完了 smmu 中管理設(shè)備的ste的表的兩種結(jié)構(gòu)后,我們來看看這個ste表的具體結(jié)構(gòu)是啥,里面有啥奧秘呢:

如上如所示,紅框中就是smmu中一個ste entry的全貌了,從紅框中能看出來,這個ste entry同時管理了stage1 和 stage2的數(shù)據(jù)結(jié)構(gòu);其中config是表示ste有關(guān)的配置項,這個不需要理解也不需要記憶,不知道的查一下smmuv3的手冊即可,里面的VMID是指虛擬機ID,這里我們重點關(guān)注一下S1ContextPtr和S2TTB。

首先我們來說S1ContextPtr:

這個S1ContextPtr指向的一個Context Descriptor的目錄結(jié)構(gòu),這張圖為了好理解只畫了一個,在我們arm中,如果沒有虛擬機參與的話,無論是cpu還是smmu地址翻譯都是從va->pa/iova->pa,我們稱之為stage1,也就是不涉及虛擬,只是一階段翻譯而已。

重要的CD表,讀到這里,你是不是會問一個問題,在smmu中我們?yōu)楹我褂肅D表呢?原因是這樣的,一個smmu可以管理很多設(shè)備,所以用ste表來區(qū)分每個設(shè)備的數(shù)據(jù)結(jié)構(gòu),每個設(shè)備一個ste表。那如果每個設(shè)備上跑了多個任務(wù),這些任務(wù)又同時使用了不同的page table 的話,那咋管理呢?對不對?所以smmu 采用了CD表來管理每個page table;

看一看cd 表的查找規(guī)則:

先說另外一個重要的概念:SubstreamID(pasid),這個叫substreamid又稱之為pasid,也是非常簡單的概念,既然有表了,那也得有id來協(xié)助查找啊,所以就出來了這個id,從這里也可以看出來,道理都一樣,用了表了就有id ??!

CD表,在smmu中也是可以是線性的或者兩級的,這個都是在smmu 寄存器中配置好了的,由smmu驅(qū)動來讀去,進行按對應(yīng)的位進行分級,和ste表一樣的原理;

介紹了兩個基本的也重要的數(shù)據(jù)結(jié)構(gòu)后我,smmu是在支持虛擬化的時候,可以同時進行stage1 和 stage2的翻譯的,如下圖所示:

當(dāng)我們在虛擬機的guest中啟用smmu的時候,smmu是需要同時開啟stage1 和 stage2的,當(dāng)然了,smmu 也是可以進行bypass的;

1.3:smmu的地址翻譯流程

如上圖,基本可以很明顯的概括出了一個外設(shè)請求 smmu 的地址翻譯的基本流程,當(dāng)一個外設(shè)需要dma的物理地址的時候,開始請求smmu的地址翻譯,這時候外設(shè)給 smmu 3個比較重要的信息,分別是:streamid:協(xié)助smmu 找到管理外設(shè)的ste entry,subsreamid:當(dāng)找到ste entry后,協(xié)助smmu找到對應(yīng)的cd 表,通過這兩個id smmu 就可以找到對應(yīng)的iopge table了,smmu找到page table 后結(jié)合外設(shè)提交過來的最后一個信息iova,即可開始進行地址翻譯;

smmu 也有tlb的緩存,smmu首先會根據(jù)當(dāng)前cd表中存放的asid來查查tlb緩存中有沒有對應(yīng)page table的緩存,這里其實和mmu找頁表的原理是一樣的,不過多解釋了,很簡單;

上圖中的地址翻譯還涉及到了stage2,這里不解釋了,smmu涉及到虛擬化的過程比較復(fù)雜,這個有機會再解釋;

2 smmu驅(qū)動與iommu框架

2.1:smmu v3驅(qū)動初始化

簡單的介紹了上面的兩個重要表以及smmu內(nèi)部的基本的查找流程后,我們現(xiàn)在來看看在linux內(nèi)核中,smmu驅(qū)動是如何完成初始化的過程,借著這個分析,我們看看smmu里的重要的幾種隊列:

smmuv3的在內(nèi)核中的代碼路徑:drivers/iommu/arm-smmu-v3.c:

上面是smmu驅(qū)動中初始化流程的前半部分,從中可以很容易看出來,內(nèi)核中每個smmu都有一個結(jié)構(gòu)體struct arm_smmu_device來管理,實際上初始化的流程就是在填充著個結(jié)構(gòu)??瓷蠄D,首先就是從slub/slab中分配一個對象空間,隨后一個比較重要的是函數(shù)

arm_smmu_device_dt_probe 和 arm_smmu_device_acpi_probe,這倆函數(shù)會從dts中的smmu節(jié)點和acpi的smmu配置表中讀取一些smmu中斷等等屬性;

隨后調(diào)用函數(shù)platform_get_resource來從dts或者apci表中讀取smmu的寄存器的基地址,這個很重要,后續(xù)所有的初始化都是圍繞著個配置來的;

繼續(xù)看剩下的部分,開頭很容易看出來,要讀取smmu的幾個中斷號,smmu 硬件給軟件消息有隊列buffer,smmu硬件通過中斷的方式讓smmu驅(qū)動從隊列buffer中取消息,我們一一介紹:

第一個eventq中斷,smmu的一個隊列叫event隊列,這個隊列是給掛在smmu上的platform設(shè)備用的,當(dāng)platform設(shè)備使用smmu翻譯dma 的iova的時候,如果發(fā)生了一場smmu會首先將異常的消息填到event隊列中,隨后上報一個eventq的中斷給 smmu 驅(qū)動,smmu驅(qū)動接到這個中斷后,開始執(zhí)行中斷處理程序,從event隊列中將異常的消息讀出來,顯示異常;

另外一個priq中斷時給pri隊列用的,這個隊列是專門給掛在smmu上的pcie類型的設(shè)備用的,具體的流程其實是和event隊列是一樣的,這里不多解釋了;

最后一個是gerror中斷,如果smmu 在執(zhí)行過程中,發(fā)生了不可恢復(fù)的嚴重錯誤,smmu會報告一個gerror中斷給smmu驅(qū)動,就不需要隊列了,因為本身嚴重錯誤了,直接中斷上來處理了;

完成了3個中斷初始化后(具體的中斷初始化映射流程,不在這里介紹,改天單獨寫個中斷章節(jié)介紹),smmu 驅(qū)動此時已經(jīng)完成了smmu管理結(jié)構(gòu)的分配,以及smmu配置的讀取,smmu的寄存器的映射,以及smmu中斷的初始化,這些都搞完后,smmu驅(qū)動開始讀取提前寫死在 smmu 寄存器中的各種配置,將配置bit位讀取出來放到struct arm_smm_device的數(shù)據(jù)結(jié)構(gòu)中,函數(shù)arm_smmu_device_hw_probe函數(shù)就負責(zé)讀smmu的硬件寄存器;

當(dāng)我們寄存器配置讀取完畢后,這時候我們知道了哪些信息呢?會有這個smmu支持二級ste還是一級的ste,二級的cd還有1級的cd,這個smmu支持的物理也大小,iova和pa的地址位數(shù)等等;這些頭填在arm_smmu_device的features的字段里面;

基本信息讀出來后,我們是不是可開始初始化數(shù)據(jù)結(jié)構(gòu)了?答案是肯定的啦,看看函數(shù)arm_smmu_init_structures;

從上面的數(shù)據(jù)結(jié)構(gòu)初始化的函數(shù)可以看出來,smmu驅(qū)動主要負責(zé)初始化兩種數(shù)據(jù)結(jié)構(gòu),一個strtab(stream table的簡寫),另外一個種是隊列的內(nèi)存分配和初始化;我們首先來看看隊列的:

從上面可以看出來,smmu驅(qū)動主要初始化3個隊列:cmdq,evtq,priq;這里不再進一步解釋了,避免陷入函數(shù)細節(jié)分析;

最后我們來看看smmu 的strtab的初始化:

從上圖可以看出來,首先判斷我們需要初始化一級的還是二級的stream table,這里依據(jù)就是上面的硬件寄存器中讀取出來的;

我們首先看看函數(shù)arm_smmu_init_strtab_linear 函數(shù):

對于線性的stream table表來說smmu 驅(qū)動會將調(diào)用dma alloc接口將stream table 需要的所有空間都一把分配完畢了,并且將所有的ste entry項都給預(yù)先的初始化成bypass的模式,具體的就不深入看了,比較簡單,設(shè)置bit;

隨后我們來看看函數(shù):

arm_smmu_init_strtab_2lvl;

我們可以思考一個問題:我們真的需要將所有的ste entry都個創(chuàng)造出來嗎?很顯然,不是的,smmu驅(qū)動的初始化正是基于這種原理,僅僅只會初始化第一級的ste目錄項,其實這里就是類似頁表的初始化了也只是先初始化了目錄項;函數(shù)中dma alloc coherent就是負責(zé)分配第一級的目錄項的,分配的大小是多大呢?我們可以看一下有一個關(guān)鍵的宏STRTAB_SPLIT,這個宏目前在smmu驅(qū)動中是8位,也就是預(yù)先會分配2^8個目錄項,每個目錄項的大小是固定的;

我們可以看到里面還調(diào)用了一個函數(shù)arm_smmu_init_l1_strtab函數(shù),這里就是我們空間分配完了,總該給這些目錄項給初始化一下吧,這里就不深入進去看了;

到此為止,我們已經(jīng)將基本的數(shù)據(jù)結(jié)構(gòu)初始化給簡要的講完了;我們接著看smmu驅(qū)動初始化的剩下的,見下圖:

上圖是smmu 驅(qū)動初始化的剩下的部分,我們可以看出來里面第一個函數(shù)是arm_smmu_device_reset,這個函數(shù)是干嘛的呢,我們前面是不是已經(jīng)給這個smmu在內(nèi)存中分配了幾個隊列和stream table的目錄項?那這些數(shù)據(jù)結(jié)構(gòu)的基地址總該讓smmu知道吧?這個函數(shù)就是將這些基地址給放到smmu的控制寄存器中的;當(dāng)前我們需要的東西給初始化完后,smmu驅(qū)動接下來就是將smmu的基本數(shù)據(jù)結(jié)構(gòu)注冊到上層的iommu抽象框架里,讓iommu結(jié)構(gòu)能夠調(diào)用到smmu,這個在后面再說。

2.2 smmu 與 iommu關(guān)系

2.2.1 兩者的結(jié)構(gòu)關(guān)系

smmu 和 iommu 是何種關(guān)系呢?在我們的硬件體系中,能夠有能力完成設(shè)備iova 到 pa轉(zhuǎn)換的有很多,例如有intel iommu, amd的iommu ,arm的smmu等等,不一一枚舉了;那這些不同的硬件架構(gòu)不會都作為一個獨立的子系統(tǒng),所以,在linux 內(nèi)核中 抽象了一層 iommu 層,由iommu層給各個外部設(shè)備驅(qū)動提供結(jié)構(gòu),隱藏底層的不同的架構(gòu);如圖所示:

由上圖可以很明顯的看出來,各個架構(gòu)的smmu驅(qū)動是如何使如何和iommu框架對接的,iommu框架通過不同架構(gòu)的ops來調(diào)用到底層真正的驅(qū)動接口;

我們可以問自己一個問題:底層的驅(qū)動是如何對接到上層的?

接下來我們來看看進入內(nèi)核代碼來幫我們解開疑惑;

如上圖是smmu 驅(qū)動初始化的最后一部分,對于底層的每一個smmu結(jié)構(gòu)在iommu框架層中都一有一個唯一的一個結(jié)構(gòu)體表示:struct iommu_device,上圖中函數(shù)iommu_device_register所完成的任務(wù)就是將我們所初始化好的iommu結(jié)構(gòu)體給注冊到iommu層的鏈表中,統(tǒng)一管理起來;最后我們根據(jù)smmu所掛載的是pcie外設(shè),還是platform外設(shè),將和個smmu綁定到不同的總線類型上;

2.2.2 iommu的重要結(jié)構(gòu)與ops

iommu 層通過ops來調(diào)用底層硬件驅(qū)動,我們來看看smmu v3硬件驅(qū)動提供了哪些ops call:

上圖就是smmu v3 硬件驅(qū)動提供的所有的調(diào)用函數(shù);

既然到了iommu層,那我們也會涉及到兩種概念的管理,一種是設(shè)備如何管理,另外一種是smmu 提供的io page table如何管理;

為了分別管理,這兩種概念,iommu 框架提供了兩種結(jié)構(gòu)體,一個是 struct iommu_domain 這個結(jié)構(gòu)抽象出了一個domain的結(jié)構(gòu),用來代表底層的arm_smmu_domain,其實最核心的是管理這個domian所擁有的io page table。另外一個是sruct iommu_group這個結(jié)構(gòu)是用來管理設(shè)備的,多個設(shè)備可以在一個iommu group中,以此來共享一個iopage table; 我們看一個網(wǎng)絡(luò)上的圖即可很明白的表明其中的關(guān)系:

這張圖中很明顯的寫出來smmu domian和 iommu的domain的關(guān)系,以及iommu group的作用;不再過多解釋。

2.3 dma iova 與iommu

dma 和 iommu 息息相關(guān),iommu的產(chǎn)生其實很大的原因就是避免dma的時候直接使用物理地址而導(dǎo)致的不安全性,所以就產(chǎn)生了iova, 我們在調(diào)用dma alloc的時候,首先在io 的地址空間中分配你一個iova, 然后在iommu所管理的頁表中做好iova 和dma alloc時候產(chǎn)生的物理地址進行映射;外設(shè)在進行dma的時候,只需要使用iova即可完成dma動作;

那我們?nèi)绾瓮瓿蒬ma alloc的時候iova到pa的映射的呢?

dma_alloc ->__iommu_alloc_attrs

在__iommu_alloc_attrs函數(shù)中調(diào)用iommu_dma_alloc函數(shù)來完成iova和pa的分配與映射;

iommu_dma_alloc->__iommu_dma_alloc_pages,

首先會調(diào)用者個函數(shù)來完成物理頁面的分配:

函數(shù)__iommu_dma_alloc_pages中完成的任務(wù)是頁面分配,iommu_dma_alloc_iova完成的就是iova的分配,最后iommu_map_sg即可完成iova到pa的映射;

linux 采用rb tree來管理每一段的iova區(qū)間,這其實和我們的虛擬內(nèi)存的分配是類似的,我們的vma的管理也是這樣的;

我們接下來在來看看iova的釋放過程,這個釋放的過程,我們是可以看到看到strict 個 non-strict模式的最核心的區(qū)別的:

老規(guī)矩,直接擼代碼,我們看到dma的釋放流程也是很簡單的,首先將iova和pa進行解映射處理,然后將iova結(jié)構(gòu)給釋放掉;

看圖中解映射的部分就是在iommu_unmap_fast流程中處理的就是調(diào)用iommu的unmap然后通過ops 調(diào)用到arm smmu v3驅(qū)動的 unmap函數(shù):__iommu_dma_unmap->iommu_unmap_fast->(ops->unmap: arm_smmu_unmap)->arm_lpae_unmap;

我們進入函數(shù)arm_lpae_unmap中看看是干啥的,見下圖:

這個函數(shù)采用遞歸的方式來查找io page table的最后一項,當(dāng)找到的時候,我們可注意看代碼行613~622行,其中613~620行是當(dāng)我們的iommu采用默認的non strict模式的時候,我們是不用立馬對tlb進行無效化的;但是當(dāng)我們采用strict模式的時候,我們還是會將tlb給刷新一下,調(diào)用函數(shù)io_pgtable_tlb_add_flush給smmu寫入一個tlb無效化的指令;

那我們采用non-strict模式的時候是如何刷新tlb的呢?秘密就在函數(shù)iommu_dma_free_iova函數(shù)中見下圖:

我們可以看到,如果采用non-strict的模式的時候,我們是放到一個隊列中的,當(dāng)我們的隊列滿的時候,會調(diào)用函數(shù)iovad->flush_cb,

這個函數(shù)指針,最終會調(diào)用到函數(shù):iommu_dma_flush_iotlb_all,來進行全局的tlb的刷新,smmu無需執(zhí)行太多的指令了;

2.4 smmu和iommu的bypass

方式一:將iommu 給徹底給bypass掉,linux 提供了iommu.passthrough command line的選項,這個選項配置上后,dma 默認不會走iommu,而是走傳統(tǒng)的swiotlb方式的dma;

方式二:smmu v3的驅(qū)動默認支持驅(qū)動參數(shù)配置,disable_bypass,在系統(tǒng)中是默認關(guān)閉bypass的,我們可以通過這個來將某個smmu給bypass掉;

方式三:acpi 或者dts中不配置相應(yīng)的smmu節(jié)點,比較粗暴的辦法。

3.smmu 的PMCG

ARM的SMMU提供了性能相關(guān)的統(tǒng)計寄存器(Performance Monitor Counter Groups - PMCG),首先要確定使用的系統(tǒng)里有arm_smmuv3_pmu這個模塊,或者它已經(jīng)被編譯進內(nèi)核。

這個模塊的代碼在內(nèi)核目錄kernel/drivers/perf/arm_smmuv3_pmu.c,內(nèi)核配置是: CONFIG_ARM_SMMU_V3_PMU;

smmu pmcg 社區(qū)的patch 連接:

https://lwn.net/Articles/784040/

詳細用法可以參見 社區(qū)pmcg的補丁文檔,里面內(nèi)容很簡單。
責(zé)任編輯:YYX

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • ARM
    ARM
    +關(guān)注

    關(guān)注

    134

    文章

    9180

    瀏覽量

    369507
  • dma
    dma
    +關(guān)注

    關(guān)注

    3

    文章

    566

    瀏覽量

    101041

原文標(biāo)題:ARM SMMU的原理與IOMMU

文章出處:【微信號:LinuxDev,微信公眾號:Linux閱碼場】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    ARM系列之SMMU總線資料合集

    1、SMMU的基本結(jié)構(gòu)和用法SMMU即system memory management unit,在其他體系結(jié)構(gòu)中對應(yīng)的是IOMMU。先上圖,此圖節(jié)選自SMMU spec文檔,從圖中可
    發(fā)表于 04-11 15:58

    多個設(shè)備是否可以共用一個SMMU StreamID?

    ;__iommu_probe_device->arm_smmu_probe_device->arm_smmu_insert_masterarm_smmu_insert_master將這些
    發(fā)表于 11-07 15:36

    SMMU學(xué)習(xí)這一篇就夠了

    前言最近朋友圈、微信群( ARM-Trustzone-TEE-AT)掀起一陣學(xué)習(xí)SMMU的熱潮,作為一名安全領(lǐng)域的渣渣 ,勢必要蹭一蹭這個“熱點”,也學(xué)習(xí)一下吧,反正早晚都要學(xué),因為它和安全的關(guān)系
    發(fā)表于 02-23 17:11

    RK3588 ubunutu pcie虛擬化的SMMU配置在哪里修改呢?

    信息:  2. DTS配置  2.1 SMMU配置  compatible = “arm,smmu-v3”;
    發(fā)表于 03-13 14:32

    用于SMMUv的領(lǐng)域管理擴展(RME)

    本文檔規(guī)定了新SMMU功能的行為,以支持Realm中引入的功能 管理擴展[1]。這包括: ?對所有源自客戶端的訪問應(yīng)用顆粒保護檢查。 ?對SMMU發(fā)起的訪問應(yīng)用顆粒保護檢查。 ?根安全狀態(tài)的接口,用于配置顆粒保護表(GPT)和顆粒保護檢查
    發(fā)表于 08-08 07:19

    Arm CoreLink MMU?700系統(tǒng)內(nèi)存管理單元技術(shù)參考手冊

    MMU?700是一個系統(tǒng)級內(nèi)存管理單元(SMMU),用于將輸入地址轉(zhuǎn)換為輸出地址。此轉(zhuǎn)換基于MMU?700內(nèi)部寄存器和轉(zhuǎn)換表中可用的地址映射和內(nèi)存屬性信息。 MMU?700實現(xiàn)Arm?SMMU
    發(fā)表于 08-08 07:44

    ARM CORELINK?MMU-600AE系統(tǒng)內(nèi)存管理單元技術(shù)參考手冊

    。 按照ARM?系統(tǒng)內(nèi)存管理單元架構(gòu)規(guī)范、SMMU架構(gòu)3.0版和3.1版的定義,MMU-600AE實現(xiàn)了ARM?SMMU架構(gòu)3.1版,SMMUv3.1。 將從輸入地址到輸出地址的地址轉(zhuǎn)
    發(fā)表于 08-09 06:28

    ARM系統(tǒng)內(nèi)存管理單元架構(gòu)規(guī)范SMMU架構(gòu)2.0版

    ARM系統(tǒng)MMU(SMMU)體系結(jié)構(gòu)為存儲器管理單元(MMU)實施提供了靈活的實施框架,具有多個實施定義的選項。 該體系結(jié)構(gòu)可用于系統(tǒng)級的MMU。 它基于轉(zhuǎn)換表中保存的地址映射和內(nèi)存屬性信息,支持從
    發(fā)表于 08-12 06:25

    arm smmu的原理

    1: arm smmu的原理 1.1: smmu 基本知識 如上圖所示,smmu 的作用和mmu 類似,mmu作用是替cpu翻譯頁表將進程的虛擬地址轉(zhuǎn)換成cpu可以識別的物理地址。同理
    的頭像 發(fā)表于 10-09 10:43 ?4577次閱讀
    <b class='flag-5'>arm</b> <b class='flag-5'>smmu</b>的原理

    SMMU數(shù)據(jù)結(jié)構(gòu)格式

    就是SMMU Level 1 Stream Table Descriptor的數(shù)據(jù)格式,簡稱 **Level1 STD** 。
    的頭像 發(fā)表于 04-28 11:48 ?1028次閱讀

    SMMU數(shù)據(jù)結(jié)構(gòu)格式之Stream Table Entry...V和Config介紹

    更新一個valid STE時需要非常小心,因為此時SMMU可能會訪問這個STE數(shù)據(jù),這其中存在著“競爭race”。
    的頭像 發(fā)表于 05-04 10:15 ?1426次閱讀
    <b class='flag-5'>SMMU</b>數(shù)據(jù)結(jié)構(gòu)格式之Stream Table Entry...V和Config介紹

    SMMU數(shù)據(jù)結(jié)構(gòu)格式之Level 1 Stream Table Descriptor介紹

    上圖就是SMMU Level 1 Stream Table Descriptor的數(shù)據(jù)格式,簡稱Level1 STD。
    的頭像 發(fā)表于 05-06 14:44 ?1147次閱讀
    <b class='flag-5'>SMMU</b>數(shù)據(jù)結(jié)構(gòu)格式之Level 1 Stream Table Descriptor介紹

    ARM SMMU Data structures概述

    ARM SMMU 是一種用于系統(tǒng)級內(nèi)存管理單元(MMU)的架構(gòu),它支持基于translation表中的地址映射和內(nèi)存屬性信息的地址轉(zhuǎn)換。
    的頭像 發(fā)表于 05-08 12:46 ?1077次閱讀
    <b class='flag-5'>ARM</b> <b class='flag-5'>SMMU</b> Data structures概述

    ARM SMMU Data structures之Stream Table

    incoming transaction的StreamID可以找到一個STE。SMMU支持兩種Stream table格式,格式由Stream table base registers設(shè)置。
    的頭像 發(fā)表于 05-11 09:22 ?1449次閱讀
    <b class='flag-5'>ARM</b> <b class='flag-5'>SMMU</b> Data structures之Stream Table

    SMMU VA-&gt;PA的轉(zhuǎn)換流程介紹

    如果SMMU全局禁用(例如,剛結(jié)束復(fù)位SMMU_CR0.SMMUEN == 0),則transaction將通過SMMU而不進行任何地址轉(zhuǎn)換。
    的頭像 發(fā)表于 05-15 10:07 ?1050次閱讀
    <b class='flag-5'>SMMU</b> VA-&gt;PA的轉(zhuǎn)換流程介紹