欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIE-PCB設(shè)計規(guī)范

454398 ? 來源:alpha007 ? 作者:alpha007 ? 2022-11-30 17:27 ? 次閱讀

PCI-Express(peripheral component interconnect express)是一種高速串行計算機(jī)擴(kuò)展總線標(biāo)準(zhǔn),它原來的名稱為“3GIO”,是由英特爾在 2001 年提出的,旨在替代舊的 PCI,PCI-X 和 AGP 總線標(biāo)準(zhǔn)。


PCIe 屬于高速串行點(diǎn)對點(diǎn)雙通道高帶寬傳輸,所連接的設(shè)備分配獨(dú)享通道帶寬,不共享總線帶寬,主要支持主動電源管理,錯誤報告,端對端的可靠性傳輸,熱插拔以及服務(wù)質(zhì)量(QOS)等功能


下面是關(guān)于 PCIE PCB 設(shè)計的規(guī)范:


1、從金手指邊緣到 PCIE 芯片管腳的走線長度應(yīng)限制在 4 英寸(約 100MM)以內(nèi)。


2、PCIE 的 PERP/N,PETP/N,PECKP/N 是三個差分對線,注意保護(hù)(差分對之間的距離、差分對和所有非 PCIE 信號的距離是 20MIL,以減少有害串?dāng)_的影響和電磁干擾(EMI)的影響。芯片及 PCIE 信號線反面避免高頻信號線,最好全 GND)。


3、差分對中 2 條走線的長度差最多 5MIL。2 條走線的每一部分都要求長度匹配。差分線的線寬 7MIL,差分對中 2 條走線的間距是 7MIL。
4、當(dāng) PCIE 信號對走線換層時,應(yīng)在靠近信號對過孔處放置地信號過孔,每對信號建議置 1 到 3 個地信號過孔。PCIE 差分對采用 25/14 的過孔,并且兩個過孔必須放置的相互對稱。


5、PCIE 需要在發(fā)射端和接收端之間交流耦合,差分對的兩個交流耦合電容必須有相同的封裝尺寸,位置要對稱且要擺放在靠近金手指這邊,電容值推薦為 0.1uF,不允許使用直插封裝。


6、SCL 等信號線不能穿越 PCIE 主芯片。


合理的走線設(shè)計可以信號的兼容性,減小信號的反射和電磁損耗。PCI-E 總線的信號線采用高速串行差分通信信號,因此,注重高速差分信號對的走線設(shè)計要求和規(guī)范,確保 PCI-E 總線能進(jìn)行正常通信。


PCI-E 是一種雙單工連接的點(diǎn)對點(diǎn)串行差分低電壓互聯(lián)。每個通道有兩對差分信號:傳輸對 Txp/Txn,接收對 Rxp/Rxn。該信號工作在 2.5 GHz 并帶有嵌入式時鐘。嵌入式時鐘通過消除不同差分對的長度匹配簡化了布線規(guī)則。


隨著 PCI-E 串行總線傳輸速率的不斷增加,降低互連損耗和抖動預(yù)算的設(shè)計變得格外重要。在整個 PCI-E 背板的設(shè)計中,走線的難度主要存在于 PCI-E 的這些差分對。接下來本文將對 PCI-E LVDS 信號走線時的注意事項進(jìn)行總結(jié):


(1)對于插卡或插槽來說,從金手指邊緣或者插槽管腳到 PCI-E Switch 管腳的走線長度應(yīng)限制在 4 英寸以內(nèi)。另外,長距離走線應(yīng)該在 PCB 上走斜線。


(2)避免參考平面的不連續(xù),譬如分割和空隙。


(3)當(dāng) LVDS 信號線變化層時,地信號的過孔應(yīng)放得靠近信號過孔,對每對信號的一般要求是至少放 1 至 3 個地信號過孔,并且永遠(yuǎn)不要讓走線跨過平面的分割。


(4)應(yīng)盡量避免走線的彎曲,避免在系統(tǒng)中引入共模噪聲,這將影響差分對的信號完整性和 EMI。所有走線的彎曲角度應(yīng)該大于等于 135 度,差分對走線的間距保持 20mil 以上,彎曲帶來的走線最短應(yīng)該大于 1.5 倍走線的寬度。


當(dāng)一段蛇形線用來和另外一段走線來進(jìn)行長度匹配,每段長彎折的長度必須至少有 15mil(3 倍于 5mil 的線寬)。蛇形線彎折部分和差分線的另一條線的最大距離必須小于正常差分線距的 2 倍。


(5)差分對中兩條數(shù)據(jù)線的長度差距需在 5mil 以內(nèi),每一部分都要求長度匹配。在對差分線進(jìn)行長度匹配時,匹配設(shè)計的位置應(yīng)該靠近長度不匹配所在的位置,但對傳輸對和接收對的長度匹配沒有做具體要求,即只要求差分線內(nèi)部而不是不同的差分對之間要求長度匹配。在扇出區(qū)域可以允許有 5mil 和 10mil 的線距。50mil 內(nèi)的走線可以不需要參考平面。長度匹配應(yīng)靠近信號管腳,并且長度匹配將能通過小角度彎曲設(shè)計。


為了最小化長度的不匹配,左彎曲的數(shù)量應(yīng)該盡可能的和右彎曲的數(shù)量相等。當(dāng)一段蛇形線用來和另外一段走線來進(jìn)行長度匹配,每段長彎折的長度必須大于三倍線寬。蛇形線彎折部分和差分線的另一條線的最大距離必須小于正常差分線距的兩倍。并且,當(dāng)采用多重彎曲布線到一個管腳進(jìn)行長度匹配時非匹配部分的長度應(yīng)該小于等于 45mil。


(6)PCI-E 需要在發(fā)射端和接收端之間交流耦合,并且耦合電容一般是緊靠發(fā)射端。


差分對兩個信號的交流耦合電容必須有相同的電容值,相同的封裝尺寸,并且位置對稱。如果可能的話,傳輸對差分線應(yīng)該在頂層走線。電容值必須介于 75nF 到 200nF 之間,最好是 100nF。推薦使用 0402 的貼片封裝,0603 的封裝也是可接受的,但是不允許使用插件封裝。差分對的兩個信號線的電容器輸入輸出走線應(yīng)當(dāng)對稱的。盡量減少追蹤分離匹配,差分對走線分離到管腳的的長度也應(yīng)盡量短。

審核編輯黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4327

    文章

    23176

    瀏覽量

    400279
  • PCIe
    +關(guān)注

    關(guān)注

    15

    文章

    1266

    瀏覽量

    83272
收藏 人收藏

    評論

    相關(guān)推薦

    中興通訊的PCB設(shè)計規(guī)范

    中興通訊的PCB設(shè)計規(guī)范
    發(fā)表于 02-08 15:31 ?2次下載

    GB/T 50034-2024 建設(shè)照明設(shè)計規(guī)范

    當(dāng)前有效的建筑照明設(shè)計規(guī)范
    發(fā)表于 02-07 15:20 ?0次下載

    家用電腦的PCIe接口如何設(shè)計PCB

    PCI-E X1總線標(biāo)準(zhǔn)規(guī)定的第二條差分信號線,用于接收數(shù)據(jù)。 三、PCIe接口的PCB設(shè)計 PCI-e x1接口的PCB設(shè)計需要遵循以下規(guī)范和注意事項,這些
    發(fā)表于 11-05 14:25

    HDMI模塊的PCB設(shè)計

    在前面各類設(shè)計的理論講解、設(shè)計實(shí)操講解、以及軟件操作的講解的過后,粉絲后臺反饋想結(jié)合前面三種類型進(jìn)行整體學(xué)習(xí)—模塊設(shè)計,本期推出第一章HDMI模塊的PCB設(shè)計,后續(xù)會繼續(xù)更新各類模塊的PCB設(shè)計教學(xué),以及PCB設(shè)計理論、設(shè)計技巧
    的頭像 發(fā)表于 10-22 14:16 ?753次閱讀

    專業(yè)PCB設(shè)計,高速PCB設(shè)計,PCB設(shè)計外包, PCB Layout,PCB Design,PCB畫板公司,PCB設(shè)計公司,迅安通科技公司介紹

    專業(yè)PCB設(shè)計,高速PCB設(shè)計,PCB設(shè)計外包, PCB Layout,PCB Design,PCB
    發(fā)表于 10-13 15:48

    pcb設(shè)計中遇到的常見問題及解決方法

    PCB(印刷電路板)設(shè)計中,工程師可能會遇到各種挑戰(zhàn)和問題。這些問題可能涉及設(shè)計規(guī)范、材料選擇、制造過程、信號完整性、電源完整性、熱管理、電磁兼容性等方面。 1. 設(shè)計規(guī)范問題 問題 :設(shè)計不符合
    的頭像 發(fā)表于 09-02 14:53 ?2707次閱讀

    pcb設(shè)計中有哪些常用設(shè)計規(guī)范

    PCB(Printed Circuit Board,印刷電路板)設(shè)計中,常用的設(shè)計規(guī)范涉及多個方面,以確保電路板的性能、可靠性、可制造性和可維護(hù)性。以下是一些主要的設(shè)計規(guī)范: 一、電氣設(shè)計規(guī)
    的頭像 發(fā)表于 09-02 14:51 ?1356次閱讀

    PCB設(shè)計PCB制板的緊密關(guān)系

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計PCB制板有什么關(guān)系?PCB設(shè)計PCB制板的關(guān)系。PCB設(shè)計和制板是
    的頭像 發(fā)表于 08-12 10:04 ?614次閱讀

    PCB電路板設(shè)計與制作的步驟和要點(diǎn)

    分析: 確定電路的功能和性能要求,了解電路的工作環(huán)境和應(yīng)用場景,明確PCB的基本要求。 2. 原理圖設(shè)計: 創(chuàng)建電路原理圖,標(biāo)識器件、連接線路,確保電路連接正確,符合設(shè)計規(guī)范。 3. 元器件選型: 選擇適當(dāng)?shù)脑骷?,包括芯片、電阻、電容、連接器等,考慮性能、
    的頭像 發(fā)表于 08-02 09:24 ?875次閱讀

    PCB設(shè)計基本原則總結(jié),工程師必看

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計安全規(guī)則有哪些要求?PCB工藝規(guī)范PCB設(shè)計安規(guī)原則。在PCB設(shè)計中,遵循安規(guī)(安全
    的頭像 發(fā)表于 07-09 09:46 ?1184次閱讀

    PCB設(shè)計中的常見問題有哪些?

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計中的常見問題有哪些?PCB設(shè)計布局時容易出現(xiàn)的五大常見問題。在電子產(chǎn)品的開發(fā)過程中,PCB(Printed Circuit Board,印刷電路
    的頭像 發(fā)表于 05-23 09:13 ?992次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中的常見問題有哪些?

    pcb設(shè)計

    cadence原理圖、Allegro PCB設(shè)計。Aundefined 1.根據(jù)客戶要求代畫原理圖和PCB。 2.原理圖和PCB的修改。 3.單板、雙層板、多層板均可。 支持軟件: cadence
    發(fā)表于 05-09 01:38

    多層pcb設(shè)計如何過孔的原理

    一站式PCBA智造廠家今天為大家講講如何實(shí)現(xiàn)多層PCB的過孔?多層pcb設(shè)計過孔的方法。在現(xiàn)代電子行業(yè)中,多層PCB設(shè)計已經(jīng)成為常見且重要的技術(shù)。多層PCB不僅可以提供更高的電路密度,
    的頭像 發(fā)表于 04-15 11:14 ?1097次閱讀

    PCIe 7.0規(guī)范何時最終確定?

    PCIe 7.0 規(guī)范的目標(biāo)是將 PCIe 6.0 規(guī)范(64 GT/s)的數(shù)據(jù)速率提高一倍,達(dá)到 128 GT/s。
    的頭像 發(fā)表于 04-08 09:34 ?1058次閱讀

    PCB layout在布線上的設(shè)計規(guī)范有哪些?

    一站式PCBA智造廠家今天為大家講講pcb layout設(shè)計需要注意哪些細(xì)節(jié)?pcb layout設(shè)計規(guī)范。Printed Circuit Board (PCB)是一種電子零件,它是連
    的頭像 發(fā)表于 02-23 09:19 ?931次閱讀