JTAG是1980年代開發(fā)的用于解決電子板制造問題的IEEE標(biāo)準(zhǔn)(1149.1)。如今,它可以用作編程,調(diào)試和探測(cè)端口。但是首先,讓我們看看JTAG的最初用途,邊界測(cè)試。
邊界測(cè)試
這是一個(gè)簡(jiǎn)單的電子板(也稱為“印刷電路板”的“ PCB”),帶有兩個(gè)IC(“集成電路”),一個(gè)CPU和一個(gè)FPGA。典型的電路板可能具有更多的IC。
IC可以有很多引腳。因此,當(dāng)然,IC通過大量連接(PCB traces)連接在一起。這里只顯示四個(gè)。但是可以輕松地在PCB上放置幾千個(gè)。
現(xiàn)在,如果您構(gòu)建一千個(gè)板,每個(gè)板具有數(shù)千個(gè)連接,則不可避免地會(huì)有一些不良板。如何測(cè)試所有這些板?必須確保所有這些連接都正確。不能只手動(dòng)測(cè)試所有這些連接。這樣就創(chuàng)建了JTAG。
JTAG可以控制(or hijack)所有IC的引腳。在圖片上,也許JTAG將使所有CPU引腳輸出,以及所有FPGA引腳輸入。然后,通過從CPU引腳發(fā)送一些數(shù)據(jù),并從FPGA引腳讀取值,JTAG可以確保電路板連接良好。
現(xiàn)在,JTAG實(shí)際上包含四個(gè)邏輯信號(hào),分別為TDI,TDO,TMS和TCK。從PC的角度來看,這是三個(gè)輸出和一個(gè)輸入。
◇TCK:時(shí)鐘信號(hào),為TAP的操作提供了一個(gè)獨(dú)立的、基本的時(shí)鐘信號(hào)。
◇TMS:模式選擇信號(hào),用于控制TAP狀態(tài)機(jī)的轉(zhuǎn)換。
◇TDI:數(shù)據(jù)輸入信號(hào)。
◇TDO:數(shù)據(jù)輸出信號(hào)。
這四個(gè)信號(hào)需要以特定方式進(jìn)行布線。首先,TMS和TCK與所有JTAG IC并聯(lián)。
然后將TDI和TDO并連接起來,形成一條鏈。用JTAG術(shù)語,您經(jīng)常會(huì)聽到“ JTAG-chain”一詞的來歷。
如您所見,每個(gè)符合JTAG的IC都有四個(gè)用于JTAG的引腳(三個(gè)輸入和一個(gè)輸出)。名為TRST的第五個(gè)引腳是可選的(JTAG復(fù)位)。JTAG引腳通常是專用的(不共享用于其他目的)。
所有大型IC都使用通過JTAG進(jìn)行的邊界測(cè)試-邊界測(cè)試是創(chuàng)建JTAG的最初原因。如今,JTAG的使用已得到擴(kuò)展,以允許進(jìn)行諸如配置FPGA之類的操作,然后在FPGA內(nèi)核內(nèi)部使用JTAG進(jìn)行調(diào)試。
責(zé)任編輯:lq
-
集成電路
+關(guān)注
關(guān)注
5395文章
11639瀏覽量
363513 -
電路板
+關(guān)注
關(guān)注
140文章
5000瀏覽量
99029 -
JTAG
+關(guān)注
關(guān)注
6文章
401瀏覽量
71889
原文標(biāo)題:什么是JTAG?
文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
EE-68: JTAG仿真技術(shù)參考
![EE-68: <b class='flag-5'>JTAG</b>仿真技術(shù)參考](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
JTAG/MPSD仿真技術(shù)參考
![<b class='flag-5'>JTAG</b>/MPSD仿真技術(shù)參考](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
JTAG的基礎(chǔ)知識(shí)
![<b class='flag-5'>JTAG</b>的基礎(chǔ)知識(shí)](https://file1.elecfans.com/web1/M00/F5/19/wKgZoWc2rY-AcPPgAAAaWnXPIrc603.png)
LMX2572EVM在測(cè)試評(píng)估版時(shí),不同頻率下整數(shù)邊界雜散差別很大是為什么?
LMX2594如何降低整數(shù)邊界雜散?
鑒源實(shí)驗(yàn)室·測(cè)試設(shè)計(jì)方法-因果圖
![鑒源實(shí)驗(yàn)室·<b class='flag-5'>測(cè)試</b>設(shè)計(jì)方法-因果圖](https://file1.elecfans.com/web1/M00/F4/57/wKgZoWcpxlOAb3UsAAIRcLsVXXs009.png)
C2000 MCU JTAG 連接調(diào)試
![C2000 MCU <b class='flag-5'>JTAG</b> 連接調(diào)試](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
PCB測(cè)試架和PCBA測(cè)試架的原理與用途
Samtec小課堂 | 兩分鐘了解JTAG連接器
![Samtec小課堂 | 兩分鐘了解<b class='flag-5'>JTAG</b>連接器](https://file1.elecfans.com/web2/M00/04/70/wKgZombOvZGAL2REAAAe4xotfVw615.jpg)
JTAG接口:電子產(chǎn)品開發(fā)和生產(chǎn)中的“萬能鑰匙”
在Traveo T2G CYT2B73BADQ0AZSGS上運(yùn)行JTAG邊界掃描,為什么無法從設(shè)備的JTAG端口獲得任何響應(yīng)?
RISCV soft JTAG調(diào)試_v1.2
邊界矢量數(shù)據(jù)是什么格式
RISCV soft JTAG調(diào)試_v1.1
![RISCV soft <b class='flag-5'>JTAG</b>調(diào)試_v1.1](https://file1.elecfans.com/web2/M00/C0/C2/wKgZomXYVHCALAhiAAAa3iF9Eis888.png)
評(píng)論