欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

希捷公布基于RISC-V架構(gòu)設(shè)計(jì)的兩款全新處理器

工程師鄧生 ? 來源:快科技 ? 作者:上方文Q ? 2020-12-09 15:11 ? 次閱讀

近兩年,開源開放的RISC-V指令集架構(gòu)成為行業(yè)新寵,諸多科技巨頭紛紛研發(fā)自己的RISC-V架構(gòu)處理器?,F(xiàn)在,硬盤巨頭希捷公布了基于RISC-V架構(gòu)設(shè)計(jì)的兩款全新處理器,可加快數(shù)據(jù)中心和邊緣的實(shí)時(shí)分析。

事實(shí)上,雖然希捷的核心產(chǎn)品是硬盤,但是對于芯片設(shè)計(jì)經(jīng)驗(yàn)豐富,硬盤中的很多控制芯片都是希捷自己的,僅僅在過去一年,希捷就交付了近10億顆集成了RISC-V內(nèi)核的芯片。

希捷新設(shè)計(jì)的兩款RISC-V處理器,其一支持開放標(biāo)準(zhǔn)的內(nèi)核,旨在實(shí)現(xiàn)高性能,已在機(jī)械硬盤中完成了功能驗(yàn)證,另一款則用于面積優(yōu)化,已完成設(shè)計(jì),正在構(gòu)建。

與當(dāng)前解決方案相比,新的高性能內(nèi)核可將實(shí)時(shí)的、關(guān)鍵的硬盤工作負(fù)載性能提升高達(dá)3倍,另外還支持高級伺服(移動(dòng)控制)算法,用于控制磁頭在鄰近磁道之間的移動(dòng),可實(shí)現(xiàn)更精細(xì)的定位。

面積優(yōu)化型內(nèi)核具備可靈活配置的微架構(gòu)、功能集。經(jīng)過優(yōu)化的內(nèi)核既優(yōu)化了封裝面積,也降低了功耗,從而輔助或支持后臺(tái)工作負(fù)載。

它還可以執(zhí)行安全敏感型邊緣計(jì)算操作,包括新一代后量子加密。

兩款處理器都集成了RISC-V的安全特性,在邊緣端、云端都可以帶來更強(qiáng)大的數(shù)據(jù)可靠性、安全性、移動(dòng)性,而希捷本身也是OpenTitan(安全芯片設(shè)計(jì)開源項(xiàng)目)的成員之一。

值得一提的是,另一大硬盤巨頭西數(shù)也在2018年底就發(fā)布了基于RISC-V指令集的自主通用架構(gòu)SweRV、開源的SweRV指令集模擬器(ISS),并向第三方芯片廠商開放,2019年底又發(fā)布了兩款微控制器專用CPU SweRV Core EH2、SweRV Core EL2。

責(zé)任編輯:PSY

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19435

    瀏覽量

    231299
  • 希捷
    +關(guān)注

    關(guān)注

    2

    文章

    212

    瀏覽量

    41703
  • RISC-V
    +關(guān)注

    關(guān)注

    45

    文章

    2328

    瀏覽量

    46666
收藏 人收藏

    評論

    相關(guān)推薦

    Arm與RISC-V架構(gòu)的優(yōu)劣勢比較

    和合作伙伴。 RISC-V 基于這類開放標(biāo)準(zhǔn),企業(yè)能夠設(shè)計(jì)和使用定制處理器,而無需支付高額的授權(quán)費(fèi)用,也不會(huì)受到地域管轄的限制。除此之外,企業(yè)針對特定應(yīng)用場景,還能修改指令集架構(gòu)的擴(kuò)展,以此獲得更大
    發(fā)表于 02-01 22:30

    Andes晶心科技推出D45-SE RISC-V處理器

    Andes晶心科技(TWSE:6533; SIN US03420C2089; ISIN:US03420C1099)是全球高效能、低功耗 32/64 位 RISC-V 處理器的領(lǐng)導(dǎo)廠商,也是
    的頭像 發(fā)表于 12-26 10:54 ?326次閱讀

    RISC-V架構(gòu)及MRS開發(fā)環(huán)境回顧

    RISC-V被稱為開放指令集的主要原因。(4)RISC-V目前的應(yīng)用 沁恒微電子于2020年2月24日發(fā)布了首基于 RISC-V架構(gòu),自
    發(fā)表于 12-16 23:08

    RISC-V 與 ARM 架構(gòu)的區(qū)別 RISC-V與機(jī)器學(xué)習(xí)的關(guān)系

    在現(xiàn)代計(jì)算機(jī)架構(gòu)中,RISC-V和ARM是種流行的處理器架構(gòu)。它們各自具有獨(dú)特的特點(diǎn)和優(yōu)勢,適用于不同的應(yīng)用場景。 1.
    的頭像 發(fā)表于 12-11 17:50 ?1279次閱讀

    Rivos全新產(chǎn)品采用Andes晶心科技NX45 RISC-V處理器

    專注于加速數(shù)據(jù)分析和生成式AI工作負(fù)載的RISC-V主要會(huì)員公司Rivos與32/64位RISC-V處理器內(nèi)核的領(lǐng)先供貨商、RISC-V創(chuàng)始會(huì)員Andes晶心科技,宣布Rivos已獲得
    的頭像 發(fā)表于 12-04 10:37 ?351次閱讀

    基于risc-v架構(gòu)的芯片與linux系統(tǒng)兼容性討論

    的代碼,以管理和控制底層硬件資源。RISC-V作為一種開源的指令集架構(gòu),為Linux內(nèi)核的移植提供了可能性。 然而,由于RISC-V與其他處理器架構(gòu)
    發(fā)表于 11-30 17:20

    什么是RISC-V?以及RISC-V和ARM、X86的區(qū)別

    是開放的,任何人都可以使用它來開發(fā)處理器芯片和其他硬件,而無需支付任何許可或使用費(fèi)用。RISC-V的設(shè)計(jì)簡單,易于擴(kuò)展和自定義,可以在各種應(yīng)用場景和市場中使用。 什么是指令集架構(gòu)? 指令集架構(gòu)
    發(fā)表于 11-16 16:14

    RISC-V,即將進(jìn)入應(yīng)用的爆發(fā)期

    計(jì)算機(jī)由控制整體的CPU(中央處理器)和加速部分構(gòu)成。在AI計(jì)算中,功耗和效率是個(gè)關(guān)鍵因素。RISC-V
    發(fā)表于 10-31 16:06

    RISC-V和arm指令集的對比分析

    、開放性 RISC-VRISC-V指令集架構(gòu)規(guī)范公開,可以免費(fèi)使用。任何人都可以基于RISC-V架構(gòu)設(shè)計(jì)、制造和銷售
    發(fā)表于 09-28 11:05

    risc-v與esp32架構(gòu)對比分析

    RISC-V與ESP32在架構(gòu)上存在顯著的差異,這些差異主要體現(xiàn)在處理器類型、設(shè)計(jì)原則、功能特性以及應(yīng)用場景等方面。以下是對架構(gòu)的詳細(xì)對
    發(fā)表于 09-26 08:40

    risc-v的發(fā)展歷史

    了基于RISC-V指令集的服務(wù)處理器,安謀科技也推出了RISC-V MCU等產(chǎn)品。 學(xué)術(shù)界與開源社區(qū):RISC-V
    發(fā)表于 07-29 17:20

    國產(chǎn)RISC-V MCU推薦

    。 ESP32-S3集成了個(gè)協(xié)處理器,分別基于RISC-V指令集 (ULP-RISC-V) 和有限狀態(tài)機(jī)FSM 架構(gòu) (ULP-FSM)。
    發(fā)表于 04-17 11:00

    fpga和risc-v處理器的區(qū)別

    FPGA(現(xiàn)場可編程門陣列)和RISC-V處理器在多個(gè)方面存在顯著的區(qū)別。
    的頭像 發(fā)表于 03-27 14:21 ?1292次閱讀

    RISC-V開放架構(gòu)設(shè)計(jì)之道|閱讀體驗(yàn)】+ 閱讀深體驗(yàn)

    本人沒有芯片設(shè)計(jì),或者指令集方面較深的基礎(chǔ)知識(shí),不過認(rèn)真看這本書也令我學(xué)到了不少。 書中一開始便提到RISC-V的目標(biāo)是稱為一通用的指令集架構(gòu):需要適合設(shè)計(jì)各種規(guī)模的處理器,能兼容各
    發(fā)表于 03-05 22:01

    RISC-V開放架構(gòu)設(shè)計(jì)之道|閱讀體驗(yàn)】+ 閱讀初體驗(yàn)

    這本書確實(shí)不是簡單的書,位作者都曾參與RISC-V的研發(fā)設(shè)計(jì),而幾位譯者及審校者則都與中科院計(jì)算技術(shù)研究所相關(guān),可見這本書的質(zhì)量肯定不低! 看到書中說,最好是了解過至少一指令集,否則建議先閱讀
    發(fā)表于 03-05 20:54