欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

扇出型晶圓級(jí)封裝在單個(gè)晶片堆疊中的應(yīng)用

電子設(shè)計(jì) ? 來源:電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2020-12-24 17:39 ? 次閱讀

隨著集成電路設(shè)計(jì)師將更復(fù)雜的功能嵌入更狹小的空間,異構(gòu)集成包括器件的3D堆疊已成為混合與連接各種功能技術(shù)的一種更為實(shí)用且經(jīng)濟(jì)的方式。作為異構(gòu)集成平臺(tái)之一,高密度扇出型晶圓級(jí)封裝技術(shù)正獲得越來越多的認(rèn)可。此種封裝解決方案的主要優(yōu)勢(shì)在于其封裝的基片更少,熱阻更低,電氣性能也更優(yōu)秀。這是一個(gè)體現(xiàn)“超越摩爾定律”的例子,即使用 “摩爾定律”以外的技術(shù)也能實(shí)現(xiàn)更高的集成度和經(jīng)濟(jì)效益。

異構(gòu)集成技術(shù)

高密度扇出型封裝技術(shù)滿足了移動(dòng)手機(jī)封裝的外形尺寸與性能要求,因此獲得了技術(shù)界的廣泛關(guān)注。構(gòu)成此技術(shù)的關(guān)鍵元素包括重布線層(RDL)金屬與大型銅柱鍍層。重布線層連通了芯片上的高密度連接和印制電路板的低密度連接。通常需要使用多層重布線層,才能夠讓信號(hào)路由至電路板。

如圖1所示,大型銅柱是垂直連接不同層級(jí)的金屬支柱。頂部單個(gè)晶片的焊錫凸塊被放置于大型銅柱之上,并通過回流焊完成連接。

圖1. 2.5D封裝中的中介層結(jié)構(gòu)

大型銅柱的工藝挑戰(zhàn)

大型銅柱的區(qū)別在于其尺寸大?。核母叨群蛯挾仁菢?biāo)準(zhǔn)銅柱的5倍之多。構(gòu)建大型銅柱的傳統(tǒng)方法是采用常規(guī)電鍍,這個(gè)過程漫長(zhǎng)且緩慢。而最大的問題在于,此過程通常會(huì)產(chǎn)生不可接受的不一致結(jié)果。電鍍銅柱的高度會(huì)隨局部電流負(fù)載密度的不同而變化,并可能在支柱頂部產(chǎn)生一定程度的隆起或凹陷,而不是所需的平坦表面(圖2)。這種高度與特征形狀的不一致,可能會(huì)需要額外的后續(xù)平面化步驟(如CMP),并會(huì)導(dǎo)致連接不穩(wěn)定,降低設(shè)備性能,增加總體工藝時(shí)間和成本。

影響以上電鍍結(jié)果的單個(gè)晶片布局差異包括特征形狀、寬度、深寬比以及周圍光阻的厚度和給定區(qū)域的特征密度。這些差異可能會(huì)演變成為晶圓、單個(gè)晶片或各個(gè)特征之間的差異。

解決這個(gè)問題的方法之一就是在目標(biāo)厚度上電鍍多余的金屬,然后逆轉(zhuǎn)電鍍極化與電流方向。這將回蝕所添加金屬,以縮小銅柱的高度分布,或使大型銅柱的頂部更平整。但這種方法可能無法有效提升不同長(zhǎng)度銅柱尺寸的一致性,而且通常會(huì)導(dǎo)致不良變形,使得大型銅柱的表面粗糙凹陷,邊緣腐蝕。

圖2. 電鍍大型銅柱的常見差異包括電流負(fù)載問題、凹陷和凸起。

泛林集團(tuán)的解決方案

泛林集團(tuán)通過其獨(dú)有的Durendal?工藝解決這一問題。該工藝可以產(chǎn)出優(yōu)質(zhì)、光滑的大型銅柱頂部表面,整個(gè)晶圓上的大型銅柱高度也非常均勻。整套Durendal?工藝可以在SABRE? 3D設(shè)備上實(shí)施完成。

圖3. 通過SABRE? 3D使用Durendal?工藝,產(chǎn)出尺寸均勻、高質(zhì)量的大型銅柱。下方的圖片比較了晶圓邊緣(左側(cè))與晶圓中心(右側(cè))大型銅柱的高度差異。

Durendal?工藝提供了一種經(jīng)濟(jì)高效的方式進(jìn)行單個(gè)晶片堆疊,并能產(chǎn)出高良率以及穩(wěn)固可靠的連接。在未來,我們期待Durendal?工藝能促進(jìn)扇出型晶圓級(jí)封裝在單個(gè)晶片堆疊中得到更廣泛的應(yīng)用。

審核編輯:符乾江
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5394

    文章

    11633

    瀏覽量

    363436
  • 晶圓
    +關(guān)注

    關(guān)注

    52

    文章

    4990

    瀏覽量

    128362
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    一種新型RDL PoP扇出級(jí)封裝工藝芯片到鍵合技術(shù)

    扇出級(jí)中介層封裝( FOWLP)以及封裝
    的頭像 發(fā)表于 01-22 14:57 ?2388次閱讀
    一種新型RDL PoP<b class='flag-5'>扇出</b><b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級(jí)</b><b class='flag-5'>封裝</b>工藝芯片到<b class='flag-5'>晶</b><b class='flag-5'>圓</b>鍵合技術(shù)

    什么是微凸點(diǎn)封裝?

    微凸點(diǎn)封裝,更常見的表述是微凸點(diǎn)技術(shù)或
    的頭像 發(fā)表于 12-11 13:21 ?285次閱讀

    先進(jìn)封裝技術(shù)-7扇出型板級(jí)封裝(FOPLP)

    (Semiconductor Advanced Packaging) - 6 扇出級(jí)封裝
    的頭像 發(fā)表于 12-06 11:43 ?1181次閱讀
    先進(jìn)<b class='flag-5'>封裝</b>技術(shù)-7<b class='flag-5'>扇出</b>型板<b class='flag-5'>級(jí)</b><b class='flag-5'>封裝</b>(FOPLP)

    華天科技硅基扇出封裝

    使用昂貴的干法刻蝕設(shè)備和基板材料,具有很大的成本優(yōu)勢(shì),成為各大廠家優(yōu)先布局發(fā)展的戰(zhàn)略方向。 硅基扇出封裝 硅基扇出
    的頭像 發(fā)表于 12-06 10:00 ?317次閱讀

    RFID跟蹤晶片生產(chǎn)-FOUP盒生產(chǎn)車間

    在半導(dǎo)體晶片生產(chǎn)工廠,每天都會(huì)有大量的芯片在生產(chǎn)、傳輸,通過RFID技術(shù),可以對(duì)盒進(jìn)行識(shí)別、智能管理,確定晶片在生產(chǎn)過程中的工藝流程、
    的頭像 發(fā)表于 11-29 17:46 ?311次閱讀
    RFID跟蹤<b class='flag-5'>晶片</b>生產(chǎn)-FOUP<b class='flag-5'>晶</b><b class='flag-5'>圓</b>盒生產(chǎn)車間

    一文了解級(jí)封裝的垂直互連結(jié)構(gòu)

    了更高的要求。以當(dāng)下熱門的級(jí)封裝為切入點(diǎn),重點(diǎn)闡述并總結(jié)目前在
    的頭像 發(fā)表于 11-24 11:47 ?653次閱讀
    一文了解<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級(jí)</b><b class='flag-5'>封裝</b><b class='flag-5'>中</b>的垂直互連結(jié)構(gòu)

    微凸點(diǎn)技術(shù)在先進(jìn)封裝的應(yīng)用

    先進(jìn)封裝技術(shù)持續(xù)朝著連接密集化、堆疊多樣化和功能系統(tǒng)化的方向發(fā)展,探索了扇出封裝、2.5D/3D、系統(tǒng)
    的頭像 發(fā)表于 10-16 11:41 ?985次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>微凸點(diǎn)技術(shù)在先進(jìn)<b class='flag-5'>封裝</b><b class='flag-5'>中</b>的應(yīng)用

    詳解不同級(jí)封裝的工藝流程

    在本系列第七篇文章,介紹了級(jí)封裝的基本流程。本篇文章將側(cè)重介紹不同
    的頭像 發(fā)表于 08-21 15:10 ?1967次閱讀
    詳解不同<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級(jí)</b><b class='flag-5'>封裝</b>的工藝流程

    扇入扇出級(jí)封裝的區(qū)別

    級(jí)封裝是一種先進(jìn)的半導(dǎo)體封裝技術(shù),被廣泛應(yīng)用在存儲(chǔ)器、傳感器、電源管理等對(duì)尺寸和成本要求較高的領(lǐng)域中。在這些領(lǐng)域中,這種技術(shù)能夠滿足現(xiàn)代
    的頭像 發(fā)表于 07-19 17:56 ?1891次閱讀

    合肥芯碁微電子裝備股份有限公司:級(jí)芯片扇出封裝專利

    本發(fā)明揭示了一種級(jí)芯片扇出封裝法,主要步驟包括:首先制作芯片單元(包括裸芯片及重布線層);其次,利用激光直寫光刻設(shè)備獲取裸芯片的實(shí)際位置
    的頭像 發(fā)表于 05-11 16:30 ?604次閱讀
    合肥芯碁微電子裝備股份有限公司:<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級(jí)</b>芯片<b class='flag-5'>扇出</b><b class='flag-5'>封裝</b>專利

    智能手機(jī)SoC扇出技術(shù)(Fan-Out)的應(yīng)用與探索

    扇出技術(shù)是一種先進(jìn)的封裝技術(shù),能允許在級(jí)封裝之外的區(qū)域形成額外的I/O(輸入/輸出)點(diǎn),從而
    發(fā)表于 04-28 12:36 ?695次閱讀
    智能手機(jī)SoC<b class='flag-5'>扇出</b>技術(shù)(Fan-Out)的應(yīng)用與探索

    扇出封裝級(jí)封裝可靠性問題與思考

    在 FOWLP 存在兩個(gè)重要概念, 即扇出封裝級(jí)
    的頭像 發(fā)表于 04-07 08:41 ?1824次閱讀
    <b class='flag-5'>扇出</b><b class='flag-5'>型</b><b class='flag-5'>封裝</b><b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級(jí)</b><b class='flag-5'>封裝</b>可靠性問題與思考

    一文看懂級(jí)封裝

    分為扇入級(jí)芯片封裝(Fan-In WLCSP)和扇出
    的頭像 發(fā)表于 03-05 08:42 ?1622次閱讀
    一文看懂<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級(jí)</b><b class='flag-5'>封裝</b>

    鍵合及后續(xù)工藝流程

    芯片堆疊封裝存在著4項(xiàng)挑戰(zhàn),分別為級(jí)對(duì)準(zhǔn)精度、鍵合完整性、
    發(fā)表于 02-21 13:58 ?6032次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>鍵合及后續(xù)工藝流程

    不同材料在級(jí)封裝的作用

    共讀好書 本篇文章將探討用于級(jí)封裝(WLP)的各項(xiàng)材料,從光刻膠的樹脂,到
    的頭像 發(fā)表于 02-18 18:16 ?1074次閱讀
    不同材料在<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級(jí)</b><b class='flag-5'>封裝</b><b class='flag-5'>中</b>的作用