欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DDR5升級(jí)背后的技術(shù)玄機(jī)

安富利 ? 來(lái)源:安富利 ? 作者:安富利 ? 2021-01-13 10:27 ? 次閱讀

2020年7月,JEDEC固態(tài)技術(shù)協(xié)會(huì)正式發(fā)布了新的主流內(nèi)存標(biāo)準(zhǔn)DDR5 SDRAM的最終規(guī)范,這意味著新一輪的內(nèi)存升級(jí)換代又要開(kāi)始了!

自上一代DDR4內(nèi)存標(biāo)準(zhǔn)的問(wèn)世到現(xiàn)在,已經(jīng)歷了9年,有數(shù)據(jù)顯示目前DDR4標(biāo)準(zhǔn)產(chǎn)品在服務(wù)器和PC領(lǐng)域的滲透率都已經(jīng)超過(guò)了95%,按照摩爾定律或者其他技術(shù)預(yù)測(cè),新一代的DDR內(nèi)存標(biāo)準(zhǔn)早該駕到了,由此足見(jiàn)在內(nèi)存領(lǐng)域技術(shù)進(jìn)步的邊際成本是越來(lái)越高。

好在DDR5這把“磨”了近十年的“劍”并沒(méi)有讓大家失望,從JEDEC協(xié)會(huì)公布的信息來(lái)看,與上一代標(biāo)準(zhǔn)相比,DDR5將主電壓從1.2 V降低至1.1 V,最大芯片密度提高了4倍,最大數(shù)據(jù)速率提高一倍,突發(fā)長(zhǎng)度增加一倍,存儲(chǔ)單元組數(shù)增加一倍??梢哉f(shuō)在速度、容量、能耗和穩(wěn)定性等方面,DDR5都來(lái)了一次全面的提升。

1cfc7dde-44a4-11eb-8b86-12bb97331649.jpg

圖1:不同DDR內(nèi)存標(biāo)準(zhǔn)之間的比較 (資料來(lái)源:JEDEC)

DDR5標(biāo)準(zhǔn)推出之后,Micron等內(nèi)存及模塊制造商都已經(jīng)積極行動(dòng)起來(lái),陸續(xù)推出了相關(guān)的樣品,為即將到來(lái)的新一波內(nèi)存升級(jí)潮積極備戰(zhàn)。按照以往的經(jīng)驗(yàn),2021年DDR5將最先進(jìn)入服務(wù)器市場(chǎng),之后伴隨著工藝穩(wěn)定和產(chǎn)能爬坡,再逐漸向PC和消費(fèi)電子等領(lǐng)域滲透。但不管怎么說(shuō),這個(gè)進(jìn)程已經(jīng)啟動(dòng)。

當(dāng)然,在一輪技術(shù)熱潮到來(lái)之際,在做出“追不追,以及怎么追”等決定之前,既要做到知其然,還要知其所以然,因此今天我們就來(lái)看看,DDR5這性能提升背后,究竟暗藏著哪些技術(shù)玄機(jī)。

DDR5升級(jí)背后的技術(shù)玄機(jī)

數(shù)據(jù)存儲(chǔ)容量和速率是衡量DDR標(biāo)準(zhǔn)代際之間差異的核心指標(biāo),在提升此核心性能方面,DDR5放出了以下這些大招兒:

增加整體Bank數(shù)量

當(dāng)存儲(chǔ)器密度增加時(shí),需要擴(kuò)展Bank的數(shù)量來(lái)應(yīng)對(duì)。DDR5標(biāo)準(zhǔn)中每個(gè)Bank組中的Bank數(shù)量(4個(gè))保持不變,而將Bank組的數(shù)量增加一倍,達(dá)到了4或8個(gè)。通過(guò)允許在任意指定時(shí)間開(kāi)啟更多分頁(yè),并增加高頁(yè)面點(diǎn)擊率的統(tǒng)計(jì)概率,來(lái)提高整體的系統(tǒng)效率。增加的Bank組通過(guò)提高使用短時(shí)序的可能性來(lái)減輕內(nèi)部時(shí)序限制。

增加數(shù)據(jù)突發(fā)長(zhǎng)度

DDR5將缺省的數(shù)據(jù)突發(fā)長(zhǎng)度(Burst Length)從DDR4標(biāo)準(zhǔn)的BL8增加到了BL16,這樣就提高了命令/地址和數(shù)據(jù)總線的效率。也就是說(shuō),相同的CA總線讀寫(xiě)事務(wù)可以在數(shù)據(jù)總線上實(shí)現(xiàn)兩倍的數(shù)據(jù)量,同時(shí)限制在同一Bank內(nèi)受到IO/陣列時(shí)序限制的風(fēng)險(xiǎn)。突發(fā)長(zhǎng)度的增加也可減少相同的64B緩存線數(shù)據(jù)負(fù)載存取所需的IO數(shù)量,減少存取特定數(shù)據(jù)量所需的命令,這對(duì)于功耗的控制十分有利。

特別值得一提的是,數(shù)據(jù)突發(fā)長(zhǎng)度的增加可以讓DDR5 DIMM模塊實(shí)現(xiàn)雙子通道的架構(gòu),提高整體的通道并行能力、靈活性和數(shù)量,進(jìn)而優(yōu)化內(nèi)存整體的能效。

增加新的命令

在以往DDR SDRAM標(biāo)準(zhǔn)的ALL-BANK REFRESH 命令(REFab)基礎(chǔ)上,DDR5增加了SAME-BANK REFRESH (REFsb) 命令。SDRAM在刷新 (REFRESH)之前,需要準(zhǔn)備刷新的Bank處于idle(閑置)狀態(tài),且這些Bank在刷新命令期間無(wú)法繼續(xù)后續(xù)的寫(xiě)入和讀取活動(dòng)。因此在執(zhí)行REFab刷新命令前,必須確保所有Bank均處于閑置狀態(tài),以3.9μs一次計(jì)算,一個(gè)16Gb DDR5 SDRAM 器件,其持續(xù)時(shí)間為295ns。

而新增加的REFsb在發(fā)出命令之前,每個(gè)Bank組中只需一個(gè)Bank閑置即可,其余的在發(fā)出REFsb命令時(shí)不需閑置,對(duì)非更新Bank的唯一時(shí)序限制為 same-bank- refresh-to-activate 延遲。REFsb命令以細(xì)粒度刷新 (FGR) 模式發(fā)出,每個(gè)Bank平均每1.95μs接收一次REFRESH命令,這樣一個(gè)16Gb DDR5 SDRAM器件的REFsb 持續(xù)時(shí)間僅130ns。

模擬分析數(shù)據(jù)顯示,使用REFsb系統(tǒng)效能處理量比使用REFab時(shí)提高6%至9%;REFsb將刷新對(duì)平均閑置延遲時(shí)間的影響從11.2ns縮短到了5.0ns。

基于上述這幾個(gè)方面的優(yōu)化,DDR5在性能上實(shí)現(xiàn)了明顯的提升。圖2展示了,在規(guī)定的測(cè)試條件下,DDR5與DDR4相比在數(shù)據(jù)速率上的優(yōu)勢(shì)。

1d397cc0-44a4-11eb-8b86-12bb97331649.jpg

圖2:DDR5與DDR4相比的性能優(yōu)勢(shì)(資料來(lái)源:Micron)

除了在核心性能上的突破,DDR5還在可靠性、可用性與服務(wù)性 (RAS)上,以及可操作性上做了諸多優(yōu)化。

芯片內(nèi)建錯(cuò)誤校正碼 (ECC):通過(guò)DDR5器件輸出數(shù)據(jù)之前在READ命令期間執(zhí)行校正,減輕系統(tǒng)錯(cuò)誤校正的負(fù)擔(dān)。在DDR4內(nèi)存上實(shí)現(xiàn)ECC功能,需要額外增加一顆芯片,而DDR5原生支持片上ECC,對(duì)于提升系統(tǒng)可靠性大有幫助。

PPR強(qiáng)化功能:包括hPPR (硬) 和sPPR (軟)兩個(gè)獨(dú)立的修復(fù)功能。主要的優(yōu)化在于減少了執(zhí)行sPPR修復(fù)之前需要Bank中備份的列,這樣可以將備份和儲(chǔ)存大量信息所需的系統(tǒng)時(shí)間縮至最短,通常每列數(shù)據(jù)約2μs。

多用途命令 (MPC):DDR5時(shí)鐘頻率的提高,也給初始化和訓(xùn)練之前的操作執(zhí)行帶來(lái)挑戰(zhàn)。為此,DDR5使用多用途命令 (MPC) 來(lái)執(zhí)行介面初始化、訓(xùn)練和定期校正等功能,提升操作的效率。

從上文可以看出,一方面DDR5通過(guò)增加Bank組、增加突發(fā)長(zhǎng)度、引入新的REFsb刷新命令等舉措,提升核心性能,降低用戶(hù)總體擁有成本;另一方面通過(guò)優(yōu)化RAS和可操作性為開(kāi)發(fā)和應(yīng)用帶來(lái)更大便利,這樣雙管齊下,為DDR5標(biāo)準(zhǔn)打造了穩(wěn)固的根基。

1d5d95ec-44a4-11eb-8b86-12bb97331649.png

表1:DDR5產(chǎn)品特色與功能優(yōu)化(資料來(lái)源:安富利

DDR5內(nèi)存條的變化

當(dāng)然,想要最大程度上釋放出一個(gè)全新內(nèi)存標(biāo)準(zhǔn)的威力,DIMM內(nèi)存模塊的設(shè)計(jì)也十分重要。DDR5標(biāo)準(zhǔn)的順利升級(jí),也必然需要內(nèi)存模塊方案的變化,為其提供助力。從Micron提供的技術(shù)文檔中我們可以看到,這樣的變化主要體現(xiàn)在以下幾個(gè)方面:

首先,DDR5模塊與DDR4模塊最大的差別就在于,標(biāo)準(zhǔn)的DDR5模塊中有兩個(gè)獨(dú)立的子通道,每個(gè)子通道最多有兩個(gè)實(shí)體封裝的存儲(chǔ)器區(qū)塊 (rank)。每個(gè)DRAM封裝都可設(shè)為主要/輔助拓?fù)洌M(jìn)而增加邏輯存儲(chǔ)器區(qū)塊以提高密度。獨(dú)立子通道能提高并行性,并支持存儲(chǔ)器控制器更有效率地安排時(shí)序,進(jìn)而打破數(shù)據(jù)傳輸量的限制,滿(mǎn)足服務(wù)器等應(yīng)用中日益增加的運(yùn)算需求。

其次,DDR5中增加了本地的PMIC進(jìn)行電壓調(diào)節(jié),由于將電源管理的功能從主板轉(zhuǎn)到更靠近內(nèi)存芯片的模塊上,因此這種電源架構(gòu)可降低主板的復(fù)雜性、提升電源轉(zhuǎn)換的效率、增加更多電源管理的功能。

再有,DDR5模塊上引入了基于MIPI I3C通訊協(xié)定的邊帶存取功能,能夠更好地支持模塊上越來(lái)越多的主動(dòng)器件,提高可用性,并監(jiān)控關(guān)鍵參數(shù)以掌握模塊工作時(shí)與功率、散熱等相關(guān)的詳細(xì)信息。

此外,在L/RDIMM模塊上,還放置了一對(duì)溫度傳感器IC,對(duì)模塊表面溫度梯度變化進(jìn)行持續(xù)監(jiān)測(cè),并以此為依據(jù)調(diào)整流量變化,或者改變風(fēng)扇速度,通過(guò)調(diào)優(yōu)來(lái)最大化系統(tǒng)的處理能力。

最后,DDR5模塊設(shè)計(jì)的改變,也催生了CAI、MIR和擴(kuò)展接地等其他新功能,以利于改善設(shè)計(jì)配置、電源噪聲和模塊信號(hào)隔離等特性。命令和地址上的ODT及增強(qiáng)的 DQ/DQS/CA/CS 訓(xùn)練等新功能,也可提供更好的信號(hào)處理能效、更快的時(shí)鐘速率,最終實(shí)現(xiàn)更高的帶寬。

1d815856-44a4-11eb-8b86-12bb97331649.png

表2:DDR5與DDR4性能比較與優(yōu)化(資料來(lái)源:安富利)

用DDR5開(kāi)始一個(gè)新設(shè)計(jì)

可以想見(jiàn),在即將到來(lái)的2021年,如何將計(jì)算存儲(chǔ)方案升級(jí)到DDR5,將成為很多開(kāi)發(fā)者——特別是數(shù)據(jù)中心等計(jì)算密集型應(yīng)用的開(kāi)發(fā)者——案頭上的一個(gè)重要課題。為了加速這個(gè)進(jìn)程,DDR5的核心技術(shù)供應(yīng)商在快馬加鞭推出新產(chǎn)品之外,也紛紛推出了開(kāi)發(fā)者支持計(jì)劃,比如Micron的DDR5 技術(shù)支持計(jì)劃 (TEP)中,就為經(jīng)過(guò)核準(zhǔn)通過(guò)的合伙伙伴提供了豐富的技術(shù)資源,如:

產(chǎn)品數(shù)據(jù)手冊(cè)、電氣模型、熱模型和仿真模型等技術(shù)資源,以幫助其產(chǎn)品開(kāi)發(fā)和平臺(tái)搭建

選擇可用的DDR5元件與模塊樣品

與其他生態(tài)系統(tǒng)合作伙伴建立聯(lián)系,以助其進(jìn)行DDR5可用平臺(tái)的設(shè)計(jì)與搭建

技術(shù)支持和培訓(xùn)資料

簡(jiǎn)言之,在需求發(fā)展的大趨勢(shì)下,面對(duì)DDR5,除了“升級(jí)”跟上技術(shù)進(jìn)步的節(jié)奏,實(shí)際上我們沒(méi)有其他的選擇。現(xiàn)在的關(guān)鍵就在于,如何在升級(jí)的這條路上走得更快、更順暢。為此,安富利作為全球領(lǐng)先的技術(shù)分銷(xiāo)商,也會(huì)為你提供全面和專(zhuān)業(yè)的支持。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    51243

    瀏覽量

    427515
  • 內(nèi)存
    +關(guān)注

    關(guān)注

    8

    文章

    3060

    瀏覽量

    74353
  • DDR5
    +關(guān)注

    關(guān)注

    1

    文章

    431

    瀏覽量

    24216

原文標(biāo)題:DDR5駕到!你的內(nèi)存又雙叒該升級(jí)了!

文章出處:【微信號(hào):AvnetAsia,微信公眾號(hào):安富利】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    不挑硬件,親民之選,亦逍遙DDR5內(nèi)存裝機(jī)評(píng)測(cè)

    的選擇,就比如來(lái)自云彣(UniWhen?)的亦逍遙系列DDR5內(nèi)存。 可能有些人對(duì)云彣(UniWhen)不太熟悉,他們是紫光國(guó)芯的子品牌,產(chǎn)品主打國(guó)潮設(shè)計(jì)。我之前入手的墨云藏境系列,就擁有精致的國(guó)潮元素與旗艦級(jí)性能,可謂觀感與體驗(yàn)的上佳
    的頭像 發(fā)表于 01-24 11:18 ?145次閱讀
    不挑硬件,親民之選,亦逍遙<b class='flag-5'>DDR5</b>內(nèi)存裝機(jī)評(píng)測(cè)

    DDR3、DDR4、DDR5的性能對(duì)比

    DDR3、DDR4、DDR5是計(jì)算機(jī)內(nèi)存類(lèi)型的不同階段,分別代表第三代、第四代和第五代雙倍數(shù)據(jù)速率同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(SDRAM)。以下是它們之間的性能對(duì)比: 一、速度與帶寬 DDR
    的頭像 發(fā)表于 11-29 15:08 ?3743次閱讀

    DDR5內(nèi)存與DDR4內(nèi)存性能差異

    DDR5內(nèi)存與DDR4內(nèi)存性能差異 隨著技術(shù)的發(fā)展,內(nèi)存技術(shù)也在不斷進(jìn)步。DDR5內(nèi)存作為新一代的內(nèi)存
    的頭像 發(fā)表于 11-29 14:58 ?806次閱讀

    DDR5內(nèi)存的工作原理詳解 DDR5DDR4的主要區(qū)別

    的數(shù)據(jù)傳輸速率、更大的容量和更低的功耗。 2. DDR5內(nèi)存工作原理 DDR5內(nèi)存的工作原理基于雙倍數(shù)據(jù)速率技術(shù),即在每個(gè)時(shí)鐘周期內(nèi)傳輸兩次數(shù)據(jù)。DDR5內(nèi)存通過(guò)提高數(shù)據(jù)傳輸速率、增加
    的頭像 發(fā)表于 11-22 15:38 ?2262次閱讀

    揭秘DDR5的讀寫(xiě)分離技術(shù)奧秘

    在系統(tǒng)級(jí)仿真中,與DDR4-3200 相比,更高數(shù)據(jù)速率下的 DDR5 的有效帶寬幾乎是其兩倍。這種改進(jìn)是通過(guò)提高數(shù)據(jù)速率和增強(qiáng)架構(gòu)來(lái)實(shí)現(xiàn)的。DDR5 包含從 3200 MT/s 到
    的頭像 發(fā)表于 11-14 11:12 ?670次閱讀
    揭秘<b class='flag-5'>DDR5</b>的讀寫(xiě)分離<b class='flag-5'>技術(shù)</b>奧秘

    SK海力士開(kāi)發(fā)出第六代10納米級(jí)DDR5 DRAM

    SK海力士宣布了一項(xiàng)重大技術(shù)突破,成功開(kāi)發(fā)出全球首款采用第六代10納米級(jí)(1c)工藝的16Gb DDR5 DRAM。這一里程碑式的成就標(biāo)志著SK海力士在半導(dǎo)體存儲(chǔ)技術(shù)領(lǐng)域的領(lǐng)先地位。
    的頭像 發(fā)表于 08-29 16:39 ?726次閱讀

    DDR5內(nèi)存面臨漲價(jià)潮,存儲(chǔ)巨頭轉(zhuǎn)向HBM生產(chǎn)

    近日,存儲(chǔ)芯片市場(chǎng)傳來(lái)重大消息,SK海力士正式通知市場(chǎng),其DDR5內(nèi)存產(chǎn)品將漲價(jià)15%至20%,這一舉動(dòng)無(wú)疑給市場(chǎng)投下了一枚震撼彈。此次漲價(jià)的根源在于,SK海力士、美光、三星等存儲(chǔ)芯片巨頭紛紛調(diào)整
    的頭像 發(fā)表于 08-15 10:19 ?851次閱讀

    SK海力士DDR5芯片價(jià)格或?qū)⒋蠓蠞q

    近日,據(jù)外媒報(bào)道,SK海力士已宣布將其DDR5 DRAM芯片價(jià)格上調(diào)15%至20%,這一舉動(dòng)在業(yè)界引起了廣泛關(guān)注。供應(yīng)鏈內(nèi)部人士透露,此次漲價(jià)的主要原因在于HBM3/3E產(chǎn)能的大幅擴(kuò)張,對(duì)DDR5的生產(chǎn)資源造成了明顯擠占。
    的頭像 發(fā)表于 08-14 15:40 ?751次閱讀

    Introspect DDR5/LPDDR5總線協(xié)議分析儀

    DDR5 RDIMM及支持下一代MR-DIMM單體測(cè)試驗(yàn)證系統(tǒng) (DDR5 MR-DIMM Module Test System), 支持的速率可高達(dá)17.4Gbps. DDR5內(nèi)存測(cè)試系統(tǒng)
    發(fā)表于 08-06 12:03

    DDR5 MRDIMM內(nèi)存標(biāo)準(zhǔn)將發(fā),存儲(chǔ)廠商方案先行

    電子發(fā)燒友網(wǎng)報(bào)道(文/黃晶晶)最近,JEDEC固態(tài)技術(shù)協(xié)會(huì)宣布DDR5 MRDIMM 和 LPDDR6 CAMM技術(shù)標(biāo)準(zhǔn)即將推出。在標(biāo)準(zhǔn)正式發(fā)布之前,SK海力士、三星、美光等廠商已經(jīng)著手DDR
    的頭像 發(fā)表于 07-31 18:26 ?5443次閱讀
    <b class='flag-5'>DDR5</b> MRDIMM內(nèi)存標(biāo)準(zhǔn)將發(fā),存儲(chǔ)廠商方案先行

    DDR5內(nèi)存條上的時(shí)鐘走線

    DDR5標(biāo)準(zhǔn)JESD79-5文件中沒(méi)有明確的控制阻抗建議,DDR4時(shí)代基本內(nèi)存條上時(shí)鐘阻抗還是跟著芯片、主板走的70-80歐姆。線寬相對(duì)而言比較細(xì)。不知道你開(kāi)始使用DDR5沒(méi)有,你有關(guān)
    的頭像 發(fā)表于 07-16 17:47 ?2205次閱讀
    <b class='flag-5'>DDR5</b>內(nèi)存條上的時(shí)鐘走線

    0706線下活動(dòng) I DDR4/DDR5內(nèi)存技術(shù)高速信號(hào)專(zhuān)題設(shè)計(jì)技術(shù)交流活動(dòng)

    01活動(dòng)主題DDR4/DDR5內(nèi)存技術(shù)高速信號(hào)專(zhuān)題設(shè)計(jì)技術(shù)交流活動(dòng)時(shí)間:2024年7月6日(本周六)10:00地點(diǎn):深圳市南山區(qū)科技南十二路曙光大廈1002(深圳地鐵1號(hào)線,高新園地鐵
    的頭像 發(fā)表于 07-06 08:12 ?401次閱讀
    0706線下活動(dòng) I <b class='flag-5'>DDR</b>4/<b class='flag-5'>DDR5</b>內(nèi)存<b class='flag-5'>技術(shù)</b>高速信號(hào)專(zhuān)題設(shè)計(jì)<b class='flag-5'>技術(shù)</b>交流活動(dòng)

    談?wù)?b class='flag-5'>DDR5技術(shù)規(guī)格的那些事

    此文盡量排除高深莫測(cè)的DRAM相關(guān)技術(shù)名詞,讓各位迅速了解DDR5相對(duì)DDR4的優(yōu)勢(shì)與可能的影響,最后再同場(chǎng)加映英特爾Atomx6000系列引進(jìn)的「In-BandECC」技術(shù),讓大家瞧
    的頭像 發(fā)表于 05-09 08:27 ?1120次閱讀
    談?wù)?b class='flag-5'>DDR5</b><b class='flag-5'>技術(shù)</b>規(guī)格的那些事

    DDR5測(cè)試技術(shù)更新漫談

    工業(yè)類(lèi)設(shè)備,從終端產(chǎn)品到數(shù)據(jù)中心,用于CPU進(jìn)行數(shù)據(jù)處理運(yùn)算的緩存。近20多年來(lái),經(jīng)歷了從SDRAM發(fā)展到DDR RAM,又從DDR發(fā)展到目前的DDR5,每一代 DDR
    的頭像 發(fā)表于 04-01 11:37 ?1239次閱讀
    <b class='flag-5'>DDR5</b>測(cè)試<b class='flag-5'>技術(shù)</b>更新漫談

    DDR5內(nèi)存接口芯片組如何利用DDR5 for DIMM的優(yōu)勢(shì)?

    2021 年,JEDEC 宣布發(fā)布 JESD79-5 DDR5 SDRAM 標(biāo)準(zhǔn),標(biāo)志著行業(yè)向 DDR5 dual-inline memory modules (DIMM) 的過(guò)渡。
    的頭像 發(fā)表于 03-17 09:50 ?3247次閱讀
    <b class='flag-5'>DDR5</b>內(nèi)存接口芯片組如何利用<b class='flag-5'>DDR5</b> for DIMM的優(yōu)勢(shì)?