欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Zynq UltraScale+ 器件與PL DNA不同的值

電子設(shè)計 ? 來源:電子設(shè)計 ? 作者:電子設(shè)計 ? 2022-02-08 14:19 ? 次閱讀

描述

Xilinx 用兩個 96 位獨特器件標識符(稱為器件 DNA)為每個 Zynq UltraScale+ 器件編程

一個 DNA 值位于可編程邏輯 (PL) 中,另一個 DNA 值位于處理系統(tǒng) (PS) 中。

這兩個 DNA 值是不同的,但每個 DNA 都有以下屬性及讀取訪問方法。

DNA 位置 大小 不可修改(寫保護) 只讀訪問方法
PL DNA 96 位 PL DNA_PORTE2 原語(參見 UG974),
or
通過 FUSE_DNA 指令 (opcode[11:0]=100100110010) JTAG PL TAP。
Vivado 硬件管理器顯示 PL DNA 值。
PS DNA 96 位 PS APB(32 位)寄存器,地址:
0xFFCC100C (DNA_0)
0xFFCC1010 (DNA_1)
0xFFCC1014 (DNA_2)
SDK XilSKey_ZynqMp_EfusePs_ReadDna API 返回 PS DNA 值。

PL DNA[93:57] 位值可能與 Xilinx 編程的 PS DNA[93:57] 位值不同。

解決方案

PL DNA 建議用于通過 Xilinx 二維碼器件查找工具/請求識別器件的應(yīng)用,或用于依靠不可修改獨特器件標識符的安全應(yīng)用。

實例:

如何使用附帶的 AXI_DNA 內(nèi)核從處理器訪問 PL DNA。(在 Vivado/XSDK 2018.2 中完成測試)。

1) 在 ip_repo 文件夾中提取壓縮文件附件。

pIYBAGAJ6PSAGn05AAA9BIOoLPo924.png

2) 將 ip_repo 目錄添加到資源庫中。

pIYBAGAJ6TKAKi6NAABtXFL_8fg247.png

3) 將 AXI_DNA IP 添加到模塊設(shè)計中,“運行自動”會其連接至處理器子系統(tǒng)并驗證分配給 AXI DNA 的地址。

o4YBAGAJ6XCADIBYAAAQiltPH7w989.png



4) 將硬件導(dǎo)出至 XSDK,創(chuàng)建一個空項目并導(dǎo)入這三個文件(在 71342.zip 中附加到此答復(fù)記錄):

dna_test.c

AXI_DNA_selftest.c

AXI_DNA.h

5) 編譯,創(chuàng)建一個可引導(dǎo)的映像,觀察 UART 終端上的以下輸出:

***************************************
The PL DNA is: 400000000113746804416305
***************************************


附件

文件名 文件大小 File Type
xilinx.com_user_AXI_DNA_1.0.zip 13 KB ZIP
71342.zip 2 KB ZIP

審核編輯:何安

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
收藏 人收藏

    評論

    相關(guān)推薦

    基于ZU47DR的高性能PCIE數(shù)據(jù)采集卡

    該平臺搭載有16nm工藝的Zynq UltraScale+ RFSoC系列主器件ZU47DR,該器件集成數(shù)千兆采樣RF數(shù)據(jù)轉(zhuǎn)換器和ARM? Cortex?-A53處理子系統(tǒng)和
    的頭像 發(fā)表于 01-15 10:09 ?193次閱讀
    基于ZU47DR的高性能PCIE數(shù)據(jù)采集卡

    基于ZU19EG的4路100G光纖加速卡

    ? ? ? 該平臺是由16nm工藝的的ZYNQ UltraScale+系列主器件ZU19EG構(gòu)建的一款加速處理卡平臺,支持 PCIE Gen3x16 模式,PS端搭載一組64-bit DDR4,總
    的頭像 發(fā)表于 01-15 10:07 ?101次閱讀
    基于ZU19EG的4路100G光纖加速卡

    Zynq UltraScale+ MPSoC數(shù)據(jù)手冊

    電子發(fā)燒友網(wǎng)站提供《Zynq UltraScale+ MPSoC數(shù)據(jù)手冊.pdf》資料免費下載
    發(fā)表于 12-30 14:37 ?2次下載

    針對ZYNQ+ULTRASCALE的FPGA供電的一些疑問求解答

    針對ZYNQ+ULTRASCALE的FPGA供電一些疑問(比如XCZU15EG-FFVB1156I型號): 1:這個芯片的輸出配置可以通過I2C接口進行配置,有個疑問,就是板子在SMT貼片回來以后
    發(fā)表于 12-02 08:02

    AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評估套件

    Zynq UltraScale+ MPSoC 器件,具有四核 Arm? Cortex-A53、雙核 Cortex-R5 實時處理器和基于 AMD/Xilinx 16nm FinFET+ 可編程邏輯
    的頭像 發(fā)表于 11-20 15:32 ?575次閱讀
    AMD/Xilinx <b class='flag-5'>Zynq</b>? <b class='flag-5'>UltraScale+</b> ? MPSoC ZCU102 評估套件

    為Xilinx? Zynq?UltraScale?系列多處理器中的VCCINT_VCU軌供電

    電子發(fā)燒友網(wǎng)站提供《為Xilinx? Zynq?UltraScale?系列多處理器中的VCCINT_VCU軌供電.pdf》資料免費下載
    發(fā)表于 09-25 10:54 ?0次下載
    為Xilinx? <b class='flag-5'>Zynq</b>?<b class='flag-5'>UltraScale</b>?系列多處理器中的VCCINT_VCU軌供電

    使用TPS65086x PMIC為Xilinx Zynq UltraScale MPSoC供電

    電子發(fā)燒友網(wǎng)站提供《使用TPS65086x PMIC為Xilinx Zynq UltraScale MPSoC供電.pdf》資料免費下載
    發(fā)表于 09-21 11:11 ?0次下載
    使用TPS65086x PMIC為Xilinx <b class='flag-5'>Zynq</b> <b class='flag-5'>UltraScale</b> MPSoC供電

    一個更適合工程師和研究僧的FPGA提升課程

    Suite 1 設(shè)計 FPGA; 嵌入式設(shè)計課程 02 ● 設(shè)計 Zynq UltraScale+ RFSoC; ● 面向軟件開發(fā)者的Zynq UltraScale
    發(fā)表于 06-05 10:09

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD 已經(jīng)擁有 Zynq UltraScale+ 和 Artix UltraScale+ 系列,而 Spartan UltraScale+ FPGA 系列的推出使其不斷現(xiàn)代化。
    發(fā)表于 03-18 10:40 ?461次閱讀
    AMD推出全新Spartan <b class='flag-5'>UltraScale+</b> FPGA系列

    AMD 擴展市場領(lǐng)先的 FPGA 產(chǎn)品組合,推出專為成本敏感型邊緣應(yīng)用打造的AMD Spartan UltraScale+ 系列

    UltraScale+ 器件能為邊緣端各種 I/O 密集型應(yīng)用提供成本效益與高能效性能,在基于 28 納米及以下制程技術(shù)的 FPGA 領(lǐng)域帶來業(yè)界極高的 I/O 邏
    發(fā)表于 03-07 15:17 ?554次閱讀

    AMD推出Spartan UltraScale+ FPGA系列產(chǎn)品

    AMD公司,全球知名的芯片巨頭,近日宣布推出全新的AMD Spartan UltraScale+ FPGA系列產(chǎn)品組合。這一新系列作為AMD成本優(yōu)化型FPGA、自適應(yīng)SoC產(chǎn)品家族的最新成員,特別針對成本敏感型邊緣應(yīng)用進行了優(yōu)化,旨在提供更高的成本效益和能效性能。
    的頭像 發(fā)表于 03-07 10:15 ?787次閱讀

    為嵌入式應(yīng)用選擇AMD Spartan UltraScale+FPGA

    全新 AMD Spartan UltraScale+ FPGA 系列在價格、功耗、功能和尺寸之間取得了良好的平衡。了解該系列器件如何幫助設(shè)計人員以低成本推動 I/O 密集型應(yīng)用產(chǎn)品快速上市。
    的頭像 發(fā)表于 03-06 11:31 ?600次閱讀
    為嵌入式應(yīng)用選擇AMD Spartan <b class='flag-5'>UltraScale</b>+FPGA

    AMD 擴展市場領(lǐng)先的 FPGA 產(chǎn)品組合,推出專為成本敏感型邊緣應(yīng)用打造的AMD Spartan UltraScale+ 系列

    UltraScale+ 器件能為邊緣端各種 I/O 密集型應(yīng)用提供成本效益與高能效性能,在基于 28 納米及以下制程技術(shù)的 FPGA 領(lǐng)域帶來業(yè)界極高的 I/O 邏
    發(fā)表于 03-06 11:17 ?434次閱讀

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD日前正式推出了全新的Spartan UltraScale+ FPGA系列,該系列作為AMD廣泛的成本優(yōu)化型FPGA和自適應(yīng)SoC產(chǎn)品組合的最新成員,專為邊緣端各種I/O密集型應(yīng)用設(shè)計。
    的頭像 發(fā)表于 03-06 11:09 ?915次閱讀

    在FPGA上為FPGA設(shè)計PCB的步驟詳解

    在 FPGA(Zynq? UltraScale+? MPSoC) 上的 Ubuntu 22.04 桌面映像上安裝了各種 EE 設(shè)計應(yīng)用程序(包括 KiCad),并用它設(shè)計 PCB。
    的頭像 發(fā)表于 02-26 09:04 ?2078次閱讀
    在FPGA上為FPGA設(shè)計PCB的步驟詳解