欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

如何使用Model Integrity轉換IBIS模型

奈因PCB電路板設計 ? 來源:PCB電路板設計 ? 作者:PCB電路板設計 ? 2021-03-04 16:38 ? 次閱讀

信號完整性仿真大多針對由芯片IO、傳輸線以及可能存在的接插件和分立元件所構成的信號網(wǎng)絡系統(tǒng),為了實現(xiàn)精確的仿真,仿真模型的精確性是首先需要保證的。一般情況下,Allegro PCB SI會執(zhí)行傳輸線和分立元件的建模,而芯片IO和連接器的模型通常會由原廠提供。

當前業(yè)內(nèi)常見的芯片IO模型有兩種格式,IBIS模型和HSPICE模型;常見的連接器模型也是兩種,SPICE(HSPICE)模型和S參數(shù)模型。Allegro PCB SI支持包括上述四種模型在內(nèi)業(yè)界流行的仿真模型,但一般都需要轉化為Cadence自己的DML(Device Modeling Library)后才能使用。

Allegro PCB SI在仿真時需要將仿真模型都轉變成DML模型格式這一做法,區(qū)別于大多數(shù)EDA軟件,這種做法可以說是有利有弊有。

弊,很明顯,就是多一個額外的步驟,雖然這一步驟非常簡便;利,則是有利于仿真庫的管理,做到仿真庫和原始模型文件的隔離,并且在文件格式轉換的同時也執(zhí)行了模型的校驗。在大多數(shù)情況下,外部模型格式到Cadence DML模型格式的轉換還是非常方便的,只需要用Cadence SPB系列工具包中的Model Integrity軟件打開模型文件,然后點擊轉換到DML即可。

在本案例中,我們之前已經(jīng)從Micron下載寄存器和內(nèi)存芯片的IBIS模型,可以有兩種方法處理:

其一,在Model Integrity界面下或Allegro PCB SI界面下將IBIS模型轉換成DML格式,供之后的仿真調(diào)用;

其二,從Cadence SPB 16.5版本開始,Allegro PCB SI名義上也直接支持IBIS模型,所以可以保留現(xiàn)有的兩個IBIS文件不做轉換,然后在之后的仿真中直接調(diào)用。之所以說是“名義上”,因為事實上Allegro PCB SI還是執(zhí)行了轉換,只是這個轉換的過程在分配模型的同時一起執(zhí)行了,沒有擺在明面上。
如何使用Model Integrity轉換IBIS模型。

1.在開始菜單找到Model Integrity,點擊即打開Model Integrity窗口。

2.點擊File->Open打開寄存器的IBIS模型文件EA32882_1p6.ibs;

3.右鍵點擊瀏覽欄中的EA32882_1p6,選擇IBIS to DML;

4.轉換得到的同名DML模型會顯示在Model Integrity窗口中,同名文件也出現(xiàn)在IBIS文件同一目錄下。
5.重復上述步驟將內(nèi)存芯片的IBIS模型v79d.ibs也轉換成DML格式。

怎么樣有效建立SI模型?
在建SI模型時,由于有時候電容電阻用的是同一個封裝,比如0603 、0402,soic8等,
有時候在同一個封裝下建了同一個模型(也許是由于我自己的操作不對吧 )
如果不一個一個地建, 怎么樣才能有效地根據(jù)不同的阻值、不同的用途批量建立模型呢?

=================================================

解答:device.dml是庫文件,RN47K包含在庫文件里。電阻和電容一般情況下不要用同一個封裝,實在要用也關系不大,在賦模型的時候按照器件標號去賦就可以了。另外模型不需要批量建,同種器件只需建一個即可。

責任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 連接器
    +關注

    關注

    98

    文章

    14687

    瀏覽量

    137317
  • IBIS
    +關注

    關注

    1

    文章

    55

    瀏覽量

    19946
  • 模型
    +關注

    關注

    1

    文章

    3336

    瀏覽量

    49260

原文標題:Allegro怎么樣有效建立SI模型

文章出處:【微信號:pcbgood,微信公眾號:奈因PCB電路板設計】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    IBIS模型原理和功能

    電子發(fā)燒友網(wǎng)站提供《IBIS模型原理和功能.pdf》資料免費下載
    發(fā)表于 01-21 14:43 ?0次下載
    <b class='flag-5'>IBIS</b><b class='flag-5'>模型</b>原理和功能

    DAC5672的model 有沒有其他格式的?

    DAC問題 誰可以提供DAC5672的 *** model,或提供與DAC5672性能相近的DAC的model 也可以,還是說TI的網(wǎng)站上,對于DAC除了有IBIS格式的,沒有其他格式的嗎?希望大家給個準信!
    發(fā)表于 01-21 06:14

    AN-715::走近IBIS模型:什么是IBIS模型?它們是如何生成的?

    電子發(fā)燒友網(wǎng)站提供《AN-715::走近IBIS模型:什么是IBIS模型?它們是如何生成的?.pdf》資料免費下載
    發(fā)表于 01-13 14:21 ?0次下載
    AN-715::走近<b class='flag-5'>IBIS</b><b class='flag-5'>模型</b>:什么是<b class='flag-5'>IBIS</b><b class='flag-5'>模型</b>?它們是如何生成的?

    ADS5474器件頁面工具和軟件怎么是ADS5463的IBIS模型,意思是不是它和ADS5463的IBIS模型一樣?

    問下,ADS5474器件頁面工具和軟件怎么是ADS5463的IBIS模型,意思是不是它和ADS5463的IBIS模型一樣?
    發(fā)表于 01-13 06:51

    從Level1 Model到Level3 Modle來感受器件模型是如何開發(fā)的

    ? ? ? ?本文從Level1 model到Level3 model的Ids電流公式的發(fā)展來感受Compact器件模型是如何開發(fā)的。 MOS技術擴展到納米尺寸,帶來了電路模擬器中器件模型
    的頭像 發(fā)表于 01-03 13:49 ?194次閱讀
    從Level1 <b class='flag-5'>Model</b>到Level3 Modle來感受器件<b class='flag-5'>模型</b>是如何開發(fā)的

    如何對AFE5818芯片進行PSpice仿真?

    我想對AFE5818芯片進行PSpice仿真,但網(wǎng)站上只提供了IBIS模型,使用model editor轉化成olb格式后出現(xiàn)了很多部分,請問這該如何處理?
    發(fā)表于 12-03 06:16

    IBIS文件中的Series Model簡介及設計仿真實例

    Series?Model 什么是Series?Model 在上一次的IBIS(nput/Output Buffer Information Specification)技術文章中,借助IBIS
    的頭像 發(fā)表于 11-25 11:29 ?449次閱讀

    TDP0604 IBIS-AMI模型用戶指南

    電子發(fā)燒友網(wǎng)站提供《TDP0604 IBIS-AMI模型用戶指南.pdf》資料免費下載
    發(fā)表于 11-21 15:55 ?0次下載
    TDP0604 <b class='flag-5'>IBIS</b>-AMI<b class='flag-5'>模型</b>用戶指南

    ADS 2011.10版本無法加載lmk04828 IBIS模型,為什么?

    ADS 2011.10版本無法加載lmk04828 IBIS模型
    發(fā)表于 11-13 07:06

    TDP1204 IBIS-AMI模型用戶指南

    電子發(fā)燒友網(wǎng)站提供《TDP1204 IBIS-AMI模型用戶指南.pdf》資料免費下載
    發(fā)表于 11-11 14:57 ?0次下載
    TDP1204 <b class='flag-5'>IBIS</b>-AMI<b class='flag-5'>模型</b>用戶指南

    使用IBIS模型進行時序分析

    電子發(fā)燒友網(wǎng)站提供《使用IBIS模型進行時序分析.pdf》資料免費下載
    發(fā)表于 10-21 10:00 ?0次下載
    使用<b class='flag-5'>IBIS</b><b class='flag-5'>模型</b>進行時序分析

    DAC8568 IBIS模型轉換成spice模型無法顯示所有引腳是什么原因導致的?怎么解決?

    你好,下載的DAC8568 IBIS模型,在cadence中生成spice模型時無法顯示所有引腳,只有一個INPUT引腳,沒有其他引腳,導致無法進行電路繪制和仿真,請問是什么原因,應該怎么解決?
    發(fā)表于 09-09 06:14

    請問如何將HSPICE和 IBIS兩種模型怎么轉換成TINA軟件中用?

    TI網(wǎng)站里,給出了一些期間的HSPICE和IBIS模型,但是現(xiàn)有的仿真工具 只有TINA這種,請問如何將HSPICE和 IBIS兩種模型怎么轉換
    發(fā)表于 09-02 07:56

    使用esp-dl中的example量化我的YOLO模型時,提示ValueError: current model is not supported by esp-dl錯誤,為什么?

    使用esp-dl中的example量化我的YOLO模型時,提示:ValueError: current model is not supported by esp-dl 錯誤, 請看我的代碼和模型
    發(fā)表于 06-28 06:47

    什么是IBIS?為什么要使用IBIS模型?IBIS模型的優(yōu)點

    IBIS(縮寫Input/Output Buffer Information Specification):輸入輸出緩沖器,對輸入輸出端口快速準確建模,便于仿真。
    的頭像 發(fā)表于 05-11 09:09 ?3348次閱讀
    什么是<b class='flag-5'>IBIS</b>?為什么要使用<b class='flag-5'>IBIS</b><b class='flag-5'>模型</b>?<b class='flag-5'>IBIS</b><b class='flag-5'>模型</b>的優(yōu)點