欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

如何把控晶圓芯片的良率?

電子工程師 ? 來源:芯片工藝技術 ? 作者:芯片工藝技術 ? 2021-03-05 15:59 ? 次閱讀

今天查閱了一下晶圓良率的控制,晶圓的成本和能否量產(chǎn)最終還是要看良率。晶圓的良率十分關鍵,研發(fā)期間,我們關注芯片的性能,但是量產(chǎn)階段就必須看良率,有時候為了良率也要減掉性能。

那么什么是晶圓的良率呢?

比如上圖,一個晶圓,通過芯片最好測試,合格的芯片/總芯片數(shù)===就是該晶圓的良率。普通IC晶圓一般都可以完成在晶圓級的測試和分布mapping出來。

良率還需要細分為wafer良率、Die良率和封測良率,而總量率則是這三種良率的總乘積,總量率將決定一家晶圓廠到底是賠錢還是賺錢。

舉個例子,如果某個晶圓廠的一條產(chǎn)線上每一道制程良率都高達99%,那么經(jīng)過600道工序后整體良率是多少呢?答案是0.24%,幾乎為0。

所以,晶圓代工企業(yè)都會視總良率為最高機密,對外公布的數(shù)據(jù)往往都不會是企業(yè)的真正總良率。

而晶圓的最終良率主要由每一步工藝的良率的積組成,從晶圓制造,中測,封裝到成測,每一步都會對良率產(chǎn)生影響,其中晶圓制造因為工藝復雜,工藝步驟多步(300步左右)成為影響良率的主要因素。由此可見,晶圓良率越高,同一片晶圓上產(chǎn)出的好芯片數(shù)量就越多,如果晶圓價格是固定的,那好芯片數(shù)量就越多就意味著每片晶圓的產(chǎn)量越高,每顆芯片的成本越低,那么理所當然,利潤也就越高。

晶圓的良率受工藝設備、原材料等影響很大,要想達到較高的晶圓良率,首先要穩(wěn)定工藝設備,定期做工藝能力恢復等。另外環(huán)境因素對wafer良率、Die良率和封測良率這三種良率都會產(chǎn)生一定影響。常見的環(huán)境因素包括塵埃、濕度、溫度和光照亮度,所以芯片制造和封測的過程中都需要在超凈的工作環(huán)境中進行。最后,是技術成熟度問題。一般情況下,新工藝剛出來的時候良率會很低,隨著生產(chǎn)的進行和導致低良率的因素被發(fā)現(xiàn)和改進,則良率就會不斷地被提升。如今,新工藝或是工具,每個幾個月或甚至幾周就會被引進,因此提升良率就成了半導體公司的一個永不停息的過程。

如何把控晶圓良率

很多半導體公司都有工程師專門從事良率提高的工作,在晶圓廠(foundary)有專門的良率提高(YE)部門的良率工程師負責提高晶圓的良率,在無晶圓公司(Fabless)的運營部門有產(chǎn)品工程師(PE)要負責提高良率。由于領域有所不同,這些工程師所專注的重點也會有所區(qū)別。晶圓廠內(nèi)的良率工程師對制造工藝十分精通,主要通過公司的良率管理系統(tǒng)(YMS)對工藝相關的一些數(shù)據(jù)進行良率分析,一般有以下幾種方法:

1)產(chǎn)線中缺陷掃描數(shù)據(jù)(Inline Defect Scan

2)工藝監(jiān)控測試數(shù)據(jù)(WAT)

3)產(chǎn)線量測數(shù)據(jù)(Metrology)

4)設備共同性(Tool Commonality)

5)工藝規(guī)范性(Process Specifications)

6)失效分析(Failure Analysis)

無晶圓公司的產(chǎn)品工程師則對自己的產(chǎn)品非常熟悉,掌握一些設計數(shù)據(jù)和很多測試數(shù)據(jù),所以產(chǎn)品工程師對良率分析會從一些幾個方面開展[1]:

1)設計數(shù)據(jù)包括版圖和電路圖等(GDS,Schematic,etc)

2)電性測試數(shù)據(jù)(Wafer Probling,F(xiàn)inal Test data)

3)Schmoo圖

4)比特圖(Bitmap)

5)系統(tǒng)級測試(System Level Test)

6)失效分析(Failure Analysis)

對于有實際生產(chǎn)線的晶圓制造,對每臺制造設備的穩(wěn)定性監(jiān)控很重要,如上圖,可以通過記錄設備的關鍵工藝產(chǎn)生,積累出一個隨生產(chǎn)時間改變的波段的曲線,形成工藝精度把控的參數(shù)點。

最后,晶圓被測試完畢之后,通過自動分揀機,可以剔除不良芯片,而且對性能良莠不齊的芯片也可以分檢,比如IntelCPU晶圓,性能較好的芯片檢出來做i7處理器芯片,差點的做i5芯片,其實都是一個娘生的,只不過一個長的好看點,一個長得難看點的區(qū)別。

還有就是不同尺寸的晶圓,同一條產(chǎn)線做出來良率也會不同,倒不一定小片的良率一定高于大片。這也和設備工藝的匹配度有關,一個晶圓一般邊緣區(qū)域的不良die最多,因此很多產(chǎn)線追求大尺寸晶圓,這樣相對而言邊緣的不良die占比就低。

但是大尺寸的晶圓就面臨許多應力、膜層生長等先天性問題。比如前幾年半導體熱衷上10寸,12寸的產(chǎn)線,導致8寸、6寸產(chǎn)線被遺棄,連半導體設備商都不做小尺寸晶圓的設備了,20年這兩年8寸二手設備這個緊俏,一朋友公司閑置1年的6寸晶圓廠現(xiàn)在都接單接不過來,風水輪流轉(zhuǎn)?。】赡苁侵忻蕾Q(mào)易戰(zhàn)像一些汽車芯片、通信芯片很多公司都在找國產(chǎn)的替代品。

原文標題:晶圓芯片的良率

文章出處:【微信公眾號:芯片工藝技術】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    456

    文章

    51243

    瀏覽量

    427509
  • 晶圓
    +關注

    關注

    52

    文章

    4982

    瀏覽量

    128347

原文標題:晶圓芯片的良率

文章出處:【微信號:dingg6602,微信公眾號:芯片工藝技術】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關推薦

    邊緣需要鋪滿電路的原因分析

    本文簡單介紹了在制造過程中,邊緣需要鋪滿電路的原因。 制造工藝是半導體生產(chǎn)中的關鍵步
    的頭像 發(fā)表于 12-31 11:24 ?276次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>邊緣需要鋪滿電路的原因分析

    芯片相關知識點詳解

    芯片(或成品)是指在芯片制造過程中,從一片
    的頭像 發(fā)表于 12-30 10:42 ?583次閱讀
    <b class='flag-5'>芯片</b><b class='flag-5'>良</b><b class='flag-5'>率</b>相關知識點詳解

    背面涂敷工藝對的影響

    一、概述 背面涂敷工藝是在背面涂覆一層特定的材料,以滿足封裝過程中的各種需求。這種工藝不僅可以提高芯片的機械強度,還可以優(yōu)化散熱性能
    的頭像 發(fā)表于 12-19 09:54 ?370次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>背面涂敷工藝對<b class='flag-5'>晶</b><b class='flag-5'>圓</b>的影響

    什么是? #電路知識 #芯片 #芯片

    芯佰微電子
    發(fā)布于 :2024年12月13日 10:38:31

    劃片為什么用UV膠帶

    使用激光切割,激光切割可以減少剝落和裂紋的問題,但是在100um以上時,生產(chǎn)效率將大大降低; 厚度不到30um的則使用等離子切割,等離子切割速度快,不會對表面造成損傷,從而提高
    的頭像 發(fā)表于 12-10 11:36 ?469次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>劃片為什么用UV膠帶

    /晶粒/芯片之間的區(qū)別和聯(lián)系

    本文主要介紹?????? (wafer)/晶粒 (die)/芯片 (chip)之間的區(qū)別和聯(lián)系。 ? (Wafer)——原材料和生產(chǎn)
    的頭像 發(fā)表于 11-26 11:37 ?812次閱讀

    切割技術知識大全

    切割劃片技術作為半導體制造流程中的關鍵環(huán)節(jié),其技術水平直接關聯(lián)到芯片的性能、及生產(chǎn)成本。
    的頭像 發(fā)表于 11-08 10:32 ?811次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>切割技術知識大全

    制造限制因素簡述(1)

    下圖列出了一個11步工藝,如第5章所示。典型的站點列在第3列,累積列在第5列。對于單個產(chǎn)品,從站點
    的頭像 發(fā)表于 10-09 09:50 ?663次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>制造<b class='flag-5'>良</b><b class='flag-5'>率</b>限制因素簡述(1)

    淺談影響分選的因素(2)

    制造率部分討論的工藝變化會影響分選。
    的頭像 發(fā)表于 10-09 09:45 ?628次閱讀
    淺談影響<b class='flag-5'>晶</b><b class='flag-5'>圓</b>分選<b class='flag-5'>良</b><b class='flag-5'>率</b>的因素(2)

    淺談影響分選的因素(1)

    制造后,被送到分選測試儀。在測試期間,每個芯片都會進行電氣測試,以檢查設備規(guī)范和功能。每個電路可能執(zhí)行數(shù)百個單獨的電氣測試。雖然這些
    的頭像 發(fā)表于 10-09 09:43 ?429次閱讀
    淺談影響<b class='flag-5'>晶</b><b class='flag-5'>圓</b>分選<b class='flag-5'>良</b><b class='flag-5'>率</b>的因素(1)

    制造限制因素簡述(2)

    相對容易處理,并且良好的實踐和自動設備已將斷裂降至低水平。然而,砷化鎵并不是那么堅
    的頭像 發(fā)表于 10-09 09:39 ?585次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>制造<b class='flag-5'>良</b><b class='flag-5'>率</b>限制因素簡述(2)

    碳化硅和硅的區(qū)別是什么

    以下是關于碳化硅和硅的區(qū)別的分析: 材料特性: 碳化硅(SiC)是一種寬禁帶半導體材料,具有比硅(Si)更高的熱導率、電子遷移和擊
    的頭像 發(fā)表于 08-08 10:13 ?1866次閱讀

    半導體工藝之生產(chǎn)力和工藝

    圓實際被加工的時間可以以天為單位來衡量。但由于在工藝站點的排隊以及由于工藝問題導致的臨時減速,圓通常在制造區(qū)域停留數(shù)周。等待的時間越長,增加了污染的機會,這會降低
    的頭像 發(fā)表于 07-01 11:18 ?1190次閱讀
    半導體工藝之生產(chǎn)力和工藝<b class='flag-5'>良</b><b class='flag-5'>率</b>

    是什么東西 芯片的區(qū)別

    是半導體制造過程中使用的一種圓形硅片,它是制造集成電路(IC)或芯片的基礎材料。
    的頭像 發(fā)表于 05-29 18:04 ?7621次閱讀

    半導體晶片的測試—針測制程的確認

    將制作在上的許多半導體,一個個判定是否為品,此制程稱為“針測制程”。
    的頭像 發(fā)表于 04-19 11:35 ?985次閱讀
    半導體晶片的測試—<b class='flag-5'>晶</b><b class='flag-5'>圓</b>針測制程的確認