欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于IDDR與FPGA的介紹與淺析

FPGA開源工作室 ? 來源:FPGA開源工作室 ? 作者:FPGA開源工作室 ? 2021-03-13 09:07 ? 次閱讀

1 IDDR

Primitive: Input Dual Data-Rate Register

1.1 介紹

該設(shè)計(jì)元素是專用的輸入寄存器,旨在將外部雙數(shù)據(jù)速率(DDR信號接收到Xilinx FPGA中。IDDR可用的模式可以在捕獲數(shù)據(jù)的時間和時鐘沿或在相同的時鐘沿向FPGA架構(gòu)顯示數(shù)據(jù)。此功能使您可以避免其他時序復(fù)雜性和資源使用情況。

1)OPPOSITE_EDGE模式-以傳統(tǒng)的DDR方法恢復(fù)數(shù)據(jù)。給定分別在引腳D和C上的DDR數(shù)據(jù)和時鐘,在時鐘C的每個上升沿之后Q1發(fā)生變化,在時鐘C的每個下降沿之后Q2發(fā)生變化。

2)SAME_EDGE模式-時鐘C的相對邊沿仍然恢復(fù)數(shù)據(jù)。但是,在負(fù)邊沿數(shù)據(jù)寄存器后面放置了一個額外的寄存器。這個額外的寄存器由時鐘信號C的正時鐘沿提供時鐘。結(jié)果,現(xiàn)在DDR數(shù)據(jù)在相同的時鐘沿提供給FPGA架構(gòu)。但是,由于此功能,數(shù)據(jù)對似乎是“分離的”。Q1和Q2不再具有對1和2。相反,出現(xiàn)的第一個對是對1和DONT_CARE,在下一個時鐘周期之后是對2和3。

3)SAME_EDGE_PIPELINED模式-以與SAME_EDGE模式類似的方式恢復(fù)數(shù)據(jù)。為了避免SAME_EDGE模式的“分離”效應(yīng),在上升沿數(shù)據(jù)寄存器的前面放置了一個額外的寄存器?,F(xiàn)在,數(shù)據(jù)對同時出現(xiàn)在Q1和Q2引腳上。但是,使用此模式將使Q1和Q2信號更改的延遲時間增加一個額外的周期。

1.2 Verilog Instantiation Template

// IDDR: Input Double Data Rate Input Register with Set, Reset

// and Clock Enable.

// 7 Series

// Xilinx HDL Libraries Guide, version 14.7

IDDR #(

.DDR_CLK_EDGE(“OPPOSITE_EDGE”), // “OPPOSITE_EDGE”, “SAME_EDGE”

// or “SAME_EDGE_PIPELINED”

.INIT_Q1(1‘b0), // Initial value of Q1: 1’b0 or 1‘b1

.INIT_Q2(1’b0), // Initial value of Q2: 1‘b0 or 1’b1

.SRTYPE(“SYNC”) // Set/Reset type: “SYNC” or “ASYNC”

) IDDR_inst (

.Q1(Q1), // 1-bit output for positive edge of clock

.Q2(Q2), // 1-bit output for negative edge of clock

.C(C), // 1-bit clock input

.CE(CE), // 1-bit clock enable input

.D(D), // 1-bit DDR data input

.R(R), // 1-bit reset

.S(S) // 1-bit set

);

// End of IDDR_inst instantiation

1.3端口描述

1.4 可用屬性


編輯:lyn

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5369

    瀏覽量

    121275
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    716

    瀏覽量

    65564
  • Xilinx FPGA
    +關(guān)注

    關(guān)注

    1

    文章

    29

    瀏覽量

    7216

原文標(biāo)題:xilinx源語 IDDR和ODDR

文章出處:【微信號:leezym0317,微信公眾號:FPGA開源工作室】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    SOPC、SoC 、FPGA的異同優(yōu)缺點(diǎn)介紹及常見應(yīng)用場景

    、高性能、高集成、高帶寬。 二、關(guān)于SOPC 1.概念 片上可編程系統(tǒng)(System On a Programmable Chip),將處理器、存儲單元及各種功能模塊等集成到一片FPGA中,且采用FPGA
    的頭像 發(fā)表于 12-17 11:15 ?520次閱讀
    SOPC、SoC 、<b class='flag-5'>FPGA</b>的異同優(yōu)缺點(diǎn)<b class='flag-5'>介紹</b>及常見應(yīng)用場景

    技術(shù)科普 | 芯片設(shè)計(jì)中的LEF文件淺析

    技術(shù)科普 | 芯片設(shè)計(jì)中的LEF文件淺析
    的頭像 發(fā)表于 11-13 01:03 ?373次閱讀
    技術(shù)科普 | 芯片設(shè)計(jì)中的LEF文件<b class='flag-5'>淺析</b>

    FPGA基礎(chǔ)知識及設(shè)計(jì)和執(zhí)行FPGA應(yīng)用所需的工具

    本文將首先介紹FPGA的基礎(chǔ)知識,包括FPGA的工作原理以及為什么要使用FPGA等,然后討論設(shè)計(jì)和執(zhí)行FPGA應(yīng)用所需的工具。
    的頭像 發(fā)表于 11-11 11:29 ?1166次閱讀
    <b class='flag-5'>FPGA</b>基礎(chǔ)知識及設(shè)計(jì)和執(zhí)行<b class='flag-5'>FPGA</b>應(yīng)用所需的工具

    淺析FPGA的重要用途

    FPGA 允許在單個芯片中實(shí)現(xiàn)大量數(shù)字邏輯,其運(yùn)行速度相對較高,并且只需很少或不需要在 CPU 內(nèi)核上運(yùn)行的傳統(tǒng)順序程序即可完成其工作。
    的頭像 發(fā)表于 11-05 15:49 ?1556次閱讀
    <b class='flag-5'>淺析</b><b class='flag-5'>FPGA</b>的重要用途

    詳解FPGA的基本結(jié)構(gòu)

    ZYNQ PL 部分等價于 Xilinx 7 系列 FPGA,因此我們將首先介紹 FPGA 的架構(gòu)。簡化的 FPGA 基本結(jié)構(gòu)由 6 部分組成,分別為可編程輸入/輸出單元、基本可編程邏
    的頭像 發(fā)表于 10-25 16:50 ?1638次閱讀
    詳解<b class='flag-5'>FPGA</b>的基本結(jié)構(gòu)

    DS1302芯片與FPGA之間SPI通信原理

    本文通過以DS1302芯片為基礎(chǔ),介紹該芯片與FPGA之間SPI通信原理,詳細(xì)描述硬件設(shè)計(jì)原理及FPGA SPI接口驅(qū)動設(shè)計(jì)。
    的頭像 發(fā)表于 10-24 14:16 ?628次閱讀
    DS1302芯片與<b class='flag-5'>FPGA</b>之間SPI通信原理

    FPGA學(xué)習(xí)筆記-關(guān)于FPGA資源

    在和別人討教FPGA的知識時,初步得到的有關(guān)FPGA的印象是:通過程序或者其它設(shè)置,把集成在芯片中的各種邏輯電路組合起來使用。就像用CMOS、TTL門電路搭建處理邏輯更復(fù)雜的電路。帶著這個印象開始
    發(fā)表于 05-22 18:27

    Xilinx 7系列FPGA功能特性介紹

    Xilinx7系列FPGA由四個FPGA系列組成,可滿足一系列系統(tǒng)需求,從低成本、小尺寸、成本敏感的大容量應(yīng)用到最苛刻的高性能應(yīng)用的超高端連接帶寬、邏輯容量和信號處理能力。
    發(fā)表于 04-22 10:49 ?5823次閱讀
    Xilinx 7系列<b class='flag-5'>FPGA</b>功能特性<b class='flag-5'>介紹</b>

    FPGA的優(yōu)勢及潛在局限性介紹

    了解FPGA器件何時適合實(shí)現(xiàn)所需的系統(tǒng)功能是理解FPGA技術(shù)的關(guān)鍵要素。設(shè)計(jì)團(tuán)隊(duì)明白FPGA技術(shù)并不適用于每一個設(shè)計(jì)或應(yīng)用程序。
    發(fā)表于 04-16 10:36 ?1414次閱讀
    <b class='flag-5'>FPGA</b>的優(yōu)勢及潛在局限性<b class='flag-5'>介紹</b>

    基于FPGA設(shè)計(jì)頻率計(jì)方案介紹分享

    1 FPGA簡介 FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為
    發(fā)表于 03-31 16:22

    fpga芯片的簡單介紹

    FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)芯片是一種可以通過用戶在現(xiàn)場進(jìn)行編程來定制其邏輯功能的集成電路。FPGA芯片因其高度的靈活性和可重配置性,在多個領(lǐng)域得到了廣泛應(yīng)用,包括但不限于通信、數(shù)據(jù)中心、人工智能、汽車電子、工業(yè)
    的頭像 發(fā)表于 03-26 16:01 ?984次閱讀

    fpga芯片架構(gòu)介紹

    FPGA(現(xiàn)場可編程門陣列)芯片架構(gòu)是一種高度靈活和可編程的集成電路架構(gòu),它以其獨(dú)特的結(jié)構(gòu)和功能,在現(xiàn)代電子系統(tǒng)中扮演著至關(guān)重要的角色。FPGA芯片架構(gòu)的核心在于其可編程性和高度的并行處理能力,這使得它能夠在各種應(yīng)用中實(shí)現(xiàn)高效、可靠的性能。
    的頭像 發(fā)表于 03-15 14:56 ?849次閱讀

    fpga芯片系列介紹

    FPGA芯片系列眾多,不同廠商會推出各具特色的產(chǎn)品系列以滿足不同的應(yīng)用需求。以下是一些主要的FPGA芯片系列:
    的頭像 發(fā)表于 03-14 16:15 ?1402次閱讀

    淺析消防設(shè)備電源監(jiān)控系統(tǒng)設(shè)計(jì)及應(yīng)用

    淺析消防設(shè)備電源監(jiān)控系統(tǒng)設(shè)計(jì)及應(yīng)用 張穎姣 安科瑞電氣股份有限公司?上海嘉定 201801 摘要 :消防設(shè)備電源監(jiān)控系統(tǒng)在許多大型商場或公司中非常重要的,所以消防設(shè)備電源監(jiān)控系統(tǒng)的良好運(yùn)行和實(shí)現(xiàn)
    的頭像 發(fā)表于 03-12 10:25 ?415次閱讀
    <b class='flag-5'>淺析</b>消防設(shè)備電源監(jiān)控系統(tǒng)設(shè)計(jì)及應(yīng)用

    FPGA基礎(chǔ)知識介紹

    電子發(fā)燒友網(wǎng)站提供《FPGA基礎(chǔ)知識介紹.pdf》資料免費(fèi)下載
    發(fā)表于 02-23 09:45 ?32次下載