欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于CPLD芯片和DSP芯片實現(xiàn)聲探測系統(tǒng)數(shù)字電路的設(shè)計

電子設(shè)計 ? 來源:電子設(shè)計應(yīng)用 ? 作者:張德,侯志國,江 ? 2021-03-24 11:04 ? 次閱讀

作者:張德,侯志國,江麗,張向暉,羅曉松

被動聲源探測定位技術(shù)是一種利用聲學(xué)傳聲器陣列和電子裝置接收運(yùn)動目標(biāo)的輻射噪聲,以確定目標(biāo)所處位置的技術(shù)。

本文正是基于聲探測技術(shù)原理和成熟的微電子技術(shù), 采用TI公司的32位浮點(diǎn)DSP芯片TMS320VC33-150來實現(xiàn)聲源目標(biāo)的探測定位算法,并輔之以ADCCPLD、單片機(jī)等器件來實現(xiàn)聲源信號的采集、系統(tǒng)邏輯控制以及通信功能。對于數(shù)字電路的邏輯控制功能,本文選用了Altera公司的CPLD芯片EPM7128AETC100-10來實現(xiàn)。該芯片功耗低、資源豐富、內(nèi)部延時固定,有助于時序邏輯電路的設(shè)計。本系統(tǒng)主要分為兩部分:聲探測系統(tǒng)數(shù)字電路的硬件實現(xiàn)和DSP軟件設(shè)計。系統(tǒng)現(xiàn)已完成調(diào)試,運(yùn)行穩(wěn)定,探測效果較好。

系統(tǒng)功能

聲探測系統(tǒng)通過傳聲器陣列獲得聲源目標(biāo)的輻射噪聲信息,通過前端模擬信號處理后,在數(shù)字電路中由DSP進(jìn)行高速的聲探測定位算法處理,并把獲得的聲源方位、速度等信息,發(fā)送給計算機(jī)終端進(jìn)行交匯顯示。

聲探測系統(tǒng)的硬件設(shè)計

在聲探測系統(tǒng)中,數(shù)字電路是最為關(guān)鍵的部分。本文以DSP、CPLD和單片機(jī)為核心器件,完成了聲探測系統(tǒng)的數(shù)字電路的硬件設(shè)計。其數(shù)字電路框圖如圖1所示。

基于CPLD芯片和DSP芯片實現(xiàn)聲探測系統(tǒng)數(shù)字電路的設(shè)計

圖1 聲探測系統(tǒng)的數(shù)字電路框圖

經(jīng)過前端處理的模擬信號由AD7865完成采樣轉(zhuǎn)換后,給DSP一個中斷,DSP在CPLD的配合下,讀取各個通道的數(shù)據(jù)并存儲在片外SRAM數(shù)據(jù)區(qū),同時DSP對數(shù)據(jù)進(jìn)行數(shù)字濾波、頻譜分析,從而完成對聲源目標(biāo)的定位功能。

由雙口RAM實現(xiàn)DSP和C8051F020目標(biāo)信息的交換,最終通過MAX3485完成和終端的RS-422通信。另外,DSP根據(jù)處理后的結(jié)果實現(xiàn)對前端模擬電路的增益控制。

ADC設(shè)計

被動聲探測系統(tǒng)中對聲音的相位一致性要求很高,因此,在設(shè)計中采用了具有同時采樣保持功能的14位并行輸出ADC AD7865。本設(shè)計中,經(jīng)放大濾波處理后的6路聲源目標(biāo)信號通過兩片AD7865實現(xiàn)A/D轉(zhuǎn)換。本文利用DSP定時器的輸出信號作為ADC的啟動采樣信號,采樣轉(zhuǎn)換完成后,通過ADC的BUSY信號給DSP一個中斷,然后DSP進(jìn)入中斷處理程序,讀取A/D數(shù)據(jù),而讀寫信號和ADC片選信號由CPLD對DSP的讀寫信號和地址信號進(jìn)行邏輯組合來完成。

DSP及周邊電路設(shè)計

DSP的主要功能有根據(jù)采集到的數(shù)字信號的幅度來完成對前端模擬信號的自動增益控制,增益控制的級別有16、64、256、1024、4096、16384、65536共7檔;對采集到的數(shù)據(jù)進(jìn)行數(shù)字濾波、快速FFT變換以及正交變換等運(yùn)算,進(jìn)而完成對目標(biāo)的定位、識別等運(yùn)算;通過雙口RAM完成和單片機(jī)的通信,以及ADC的定時啟動。

DSP周邊電路包括程序引導(dǎo)區(qū)Flash、程序運(yùn)行區(qū)SRAM、數(shù)據(jù)交換區(qū)雙口RAM及增益控制。Flash采用容量為1M*8b的AMD29LV040B構(gòu)成代碼存儲空間;SRAM則采用容量為512K*8b的SRAM存儲器CY7C1049-CV33,在電路中使用4片進(jìn)行位擴(kuò)展,從而構(gòu)成512K*32位的程序運(yùn)行空間;雙口RAM為2K*8位的IDT71V321;而增益控制則采用8位 CMOS鎖存器來實現(xiàn)。

TMS320VC33-150有四個外部中斷,都可以作為BootLoader的中斷,因此BootLoader首選高優(yōu)先級的中斷,否則有可能在脫機(jī)上電加載程序時無法加載成功。因為在上電復(fù)位后,DSP執(zhí)行駐留程序,根據(jù)中斷級別去尋找BootLoader存儲區(qū)域,如果沒有把高于BootLoader中斷的中斷置無效,那么DSP將會根據(jù)高優(yōu)先級尋找BootLoader存儲區(qū)域,因而導(dǎo)致程序加載不成功。

此外,在設(shè)計過程中,對于一些重要的信號如#RDY、#HOLD、EDGEMODE、MCBL/#MP、#SHZ等,要根據(jù)具體設(shè)計,參照數(shù)據(jù)手冊相應(yīng)給予上拉或下拉處理。本設(shè)計在調(diào)試過程中因為對#HOLD信號未做處理,導(dǎo)致不能在線下載程序,最后通過拉高才解決。

表1 中斷號和程序裝載地址對應(yīng)表

圖2 DSP軟件程序設(shè)計流程圖

邏輯控制

本設(shè)計中采用了Altera公司的EPM7128AETC100-10來實現(xiàn)整個電路系統(tǒng)的時序管理及邏輯控制功能,主要包括ADC控制功能模塊、存儲器讀寫時序控制模塊、通信接口時序控制模塊和增益控制。并根據(jù)DSP外部存儲器地址空間譯碼產(chǎn)生片選信號以及讀寫時序。本設(shè)計中利用QuartusⅡ來完成邏輯控制仿真

單片機(jī)電路

C8051F020單片機(jī)是完全集成的混合信號系統(tǒng)級MCU,除了具有標(biāo)準(zhǔn)8051單片機(jī)的數(shù)字外設(shè)部件外,片內(nèi)還集成了數(shù)據(jù)采集與控制系統(tǒng)中常用的模擬部件和其它數(shù)字外設(shè)及功能部件。

本設(shè)計中利用C8051F020的串口實現(xiàn)了和計算機(jī)終端的RS-422異步串行通信,波特率為19.2Kbps;利用雙口RAM完成了DSP和單片機(jī)的聲源目標(biāo)數(shù)據(jù)的實時交換。

在設(shè)計單片機(jī)電路時,為保證上電復(fù)位電路的可靠性,可以使用基本的RC電路和專門的監(jiān)控集成電路如MAX708T等,同時應(yīng)該充分利用MODEN VDD監(jiān)視器功能。

輔助電路

輔助電路包括晶振、看門狗、電壓基準(zhǔn)電路以及DC/DC電源模塊。DSP時鐘采用了15MHz晶振,經(jīng)DSP內(nèi)部5倍頻后達(dá)到TMS320VC33-150的最快運(yùn)行速度,同時采用20MHz晶振作為單片機(jī)的時鐘源;本設(shè)計中通過采用MAX706看門狗芯片實現(xiàn)了對DSP的掉電監(jiān)控和程序跑飛的復(fù)位功能;電壓基準(zhǔn)電路則利用了TPS767D318來為整個系統(tǒng)提供+3.3V和+1.8V電源;DC/DC電源模塊完成外接+12V“+5V的高效轉(zhuǎn)換。

DSP軟件設(shè)計

DSP軟件流程

整個軟件基于中斷方式。DSP軟件設(shè)計包括了ADC的轉(zhuǎn)換啟動、數(shù)據(jù)采集、中斷服務(wù)程序、聲源信號的數(shù)字濾波、快速FFT和正交變換,以及通過頻譜分析獲得高分辨率空間聲強(qiáng)分布的MUSIC算法。該聲探測系統(tǒng)的DSP軟件流程如圖2所示。

DSP軟件工作流程為:系統(tǒng)上電復(fù)位后,加載外部Flash的程序文件到外部SRAM程序區(qū),DSP初始化各個部分后運(yùn)行。程序始終查詢ADC的中斷信號,在獲得ADC的中斷后進(jìn)入中斷服務(wù)程序,采集后的數(shù)據(jù)存儲在外部SRAM數(shù)據(jù)區(qū),然后調(diào)用探測定位程序獲取聲音目標(biāo)的方位等參數(shù),并寫入外部雙口RAM中,供單片機(jī)讀取后送到計算機(jī)終端進(jìn)行融合交會。

DSP程序BootLoader

TMS320VC33-150有兩種工作方式,工作方式的選擇由MCBL/MP引腳決定。在本設(shè)計中,通過把MCBL/MP引腳上拉為高電平,使DSP工作在微計算機(jī)/引導(dǎo)裝入模式或外部存儲器裝載方式。在Reset 信號從低電平轉(zhuǎn)為高電平后, TMS320VC32-150首先檢查外部中斷輸入線電平, 決定由什么地方開始引導(dǎo)程序, 中斷號和對應(yīng)的開始引導(dǎo)地址間的關(guān)系如表1所示。本設(shè)計中使用了BOOT2方式,即在DSP復(fù)位信號由低變高后,DSP從外部存儲地址400000H開始加載程序。

需要注意的是,使用外部存儲器裝載方式時,加載程序必須含有外部存儲器的數(shù)據(jù)總線寬度(8位、16位或32位)、程序代碼的長度、程序執(zhí)行的入口地址以及存儲器的等待狀態(tài)數(shù)。

在把已調(diào)試成功的程序裝入Flash過程中,本文采用的方法是:通過編寫一個*.cmd轉(zhuǎn)換文件,然后用HEX30.EXE把*.out文件轉(zhuǎn)化為*.hex文件。 并把生成的*.hex文件燒寫入Flash中即可。當(dāng)然,也可采用在線燒寫的方法。

結(jié)語

基于TMS320VC33-150的聲探測系統(tǒng)數(shù)字電路設(shè)計充分利用了TMS320VC33-150強(qiáng)大的浮點(diǎn)運(yùn)算能力,很好的完成了聲源目標(biāo)探測定位的算法處理。同時還充分利用了CPLD的邏輯控制功能和MCU豐富的外設(shè)資源,并設(shè)計出了DSP算法和中斷服務(wù)程序流程。該系統(tǒng)已經(jīng)調(diào)試完成,并進(jìn)行了充分的外場試驗。結(jié)果表明,系統(tǒng)工作穩(wěn)定,各項指標(biāo)基本達(dá)到了要求。

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    554

    文章

    8059

    瀏覽量

    350593
  • 單片機(jī)
    +關(guān)注

    關(guān)注

    6043

    文章

    44623

    瀏覽量

    638836
  • cpld
    +關(guān)注

    關(guān)注

    32

    文章

    1257

    瀏覽量

    169655
收藏 人收藏

    評論

    相關(guān)推薦

    FPGA CPLFPGA CPLD 數(shù)字電路設(shè)計經(jīng)驗分享

    FPGA CPLFPGA CPLD 數(shù)字電路設(shè)計經(jīng)驗分享FPGA/CPLD數(shù)字電路設(shè)計經(jīng)驗分享摘要:在數(shù)字電路的設(shè)計中,時序設(shè)計是一個
    發(fā)表于 08-11 10:17

    基于DSPCPLD的空間瞬態(tài)光輻射信號實時識別處理

    探測系統(tǒng)對輸入的空間瞬態(tài)光輻射信號進(jìn)行實時識別處理,反演估算出空間瞬態(tài)信號能量大小并報告發(fā)生時刻。采用DSP+CPLD數(shù)字處理方案,利用 dsp的高速
    發(fā)表于 06-25 06:26

    DSP芯片和外圍電路怎么實現(xiàn)賽車剎車系統(tǒng)?

    本文在硬件電路設(shè)計上采用DSP芯片和外圍電路構(gòu)成速度捕獲電路,電機(jī)驅(qū)動控制器采用微控制芯片和外圍
    發(fā)表于 03-10 08:06

    基于DSP無人值守地面探測系統(tǒng)的硬件設(shè)計

    本文所設(shè)計的探測系統(tǒng)提出了一種實時處理信號的方法,直接將處理的結(jié)果發(fā)送給決策者,這樣既避免了震動和聲音信號在傳輸過程中的失真,又縮短了反應(yīng)時間,同時還增加了探測系統(tǒng)的隱蔽性。
    發(fā)表于 02-04 07:49

    怎么實現(xiàn)基于DSP芯片CPLD的剎車控制系統(tǒng)設(shè)計?

    本文在硬件電路設(shè)計上采用DSP 芯片和外圍電路構(gòu)成速度捕獲電路,電機(jī)驅(qū)動控制器采用微控制芯片和外
    發(fā)表于 05-12 06:44

    DSP6701在數(shù)字探測系統(tǒng)中的應(yīng)用

    DSP6701在數(shù)字探測系統(tǒng)中的應(yīng)用
    發(fā)表于 05-08 17:20 ?13次下載

    基于DSP芯片CPLD的剎車控制系統(tǒng)設(shè)計

    本文在硬件電路設(shè)計上采用DSP 芯片和外圍電路構(gòu)成速度捕獲電路,電機(jī)驅(qū)動控制器采用微控制芯片和外
    發(fā)表于 07-09 11:06 ?1159次閱讀
    基于<b class='flag-5'>DSP</b><b class='flag-5'>芯片</b>和<b class='flag-5'>CPLD</b>的剎車控制<b class='flag-5'>系統(tǒng)</b>設(shè)計

    DSP+CPLD空間瞬態(tài)光輻射信號實時探測系統(tǒng)

    采用DSP+CPLD數(shù)字處理方案,本探測系統(tǒng)主要解決了嵌入式系統(tǒng)線路板面積有限與實時數(shù)據(jù)處理需要大量存儲空間的矛盾,實現(xiàn)實時處理信號
    發(fā)表于 02-11 11:52 ?1497次閱讀

    基于DSP_BIOS大空間網(wǎng)絡(luò)型火災(zāi)探測系統(tǒng)設(shè)計

    提出了以TMS320DM642為平臺開發(fā)基于DSP/BIOS的大空間網(wǎng)絡(luò)型火災(zāi)探測系統(tǒng)。該系統(tǒng)DSP/BIOS與RF5參考框架的基礎(chǔ)上,利用TCP/IP協(xié)議棧設(shè)計了多任務(wù)線程的應(yīng)用程
    發(fā)表于 03-01 15:54 ?22次下載
    基于<b class='flag-5'>DSP</b>_BIOS大空間網(wǎng)絡(luò)型火災(zāi)<b class='flag-5'>探測系統(tǒng)</b>設(shè)計

    電子天平中數(shù)字電路CPLD實現(xiàn)_顧申申

    電子天平中數(shù)字電路CPLD實現(xiàn)_顧申申
    發(fā)表于 03-19 11:29 ?2次下載

    空間瞬態(tài)光輻射信號實時探測系統(tǒng)電路設(shè)計方案

    探測系統(tǒng)對輸入的空間瞬態(tài)光輻射信號進(jìn)行實時識別處理,反演估算出空間瞬態(tài)信號能量大小并報告發(fā)生時刻。采用DSP+CPLD數(shù)字處理方案,利用dsp的高速
    發(fā)表于 10-26 11:42 ?1次下載

    基于多DSP并行處理的探測系統(tǒng)設(shè)計解析

    探測技術(shù)用傳感器陣列接收各種軍事目標(biāo)運(yùn)動所產(chǎn)生的特征聲信號,運(yùn)用陣列信號處理、信號識別、信息融合等技術(shù),確定目標(biāo)的位置、航跡、類型。探測
    發(fā)表于 10-31 11:50 ?1次下載
    基于多<b class='flag-5'>DSP</b>并行處理的<b class='flag-5'>聲</b><b class='flag-5'>探測系統(tǒng)</b>設(shè)計解析

    使用FPGA實現(xiàn)CCD探測系統(tǒng)的論文說明

    探測系統(tǒng),能夠滿足空間光強(qiáng)的測量并實現(xiàn)光信號的識別和處理。 本文研究了CCD探測系統(tǒng)的基本結(jié)構(gòu)。設(shè)計了基于單片F(xiàn)PGA的CCD探測系統(tǒng)的硬件電路
    發(fā)表于 11-29 16:26 ?4次下載
    使用FPGA<b class='flag-5'>實現(xiàn)</b>CCD<b class='flag-5'>探測系統(tǒng)</b>的論文說明

    FPGA CPLD數(shù)字電路設(shè)計經(jīng)驗分享.

    FPGA CPLD數(shù)字電路設(shè)計經(jīng)驗分享.(電源技術(shù)發(fā)展怎么樣)-FPGA CPLD數(shù)字電路設(shè)計經(jīng)驗分享? ? ? ? ? ? ? ? ? ??
    發(fā)表于 09-18 10:58 ?52次下載
    FPGA <b class='flag-5'>CPLD</b><b class='flag-5'>數(shù)字電路</b>設(shè)計經(jīng)驗分享.

    FPGA/CPLD數(shù)字電路設(shè)計經(jīng)驗分享

    電子發(fā)燒友網(wǎng)站提供《FPGA/CPLD數(shù)字電路設(shè)計經(jīng)驗分享.pdf》資料免費(fèi)下載
    發(fā)表于 11-21 11:03 ?3次下載
    FPGA/<b class='flag-5'>CPLD</b><b class='flag-5'>數(shù)字電路</b>設(shè)計經(jīng)驗分享