欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何在VScode中自動(dòng)生成Verilog仿真文件

FPGA之家 ? 來源:AriesOpenFPGA ? 作者:AriesOpenFPGA ? 2021-06-23 17:48 ? 次閱讀

一、實(shí)現(xiàn)功能

1、可以自動(dòng)創(chuàng)建文件夾

2、根據(jù)Verilog文件自動(dòng)生成測(cè)試文件模板(TB文件名字是)

3、自動(dòng)打開生成的文件

4、自動(dòng)調(diào)取modelsim仿真(后續(xù)添加)

二、基本介紹

使用語言:python

環(huán)境:win10/python3.7(需要chardet,代碼中有注釋)

運(yùn)行軟件:Vscode/IDLE (Python 3.7 64-bit)(目前這個(gè)腳本還沒有封裝成插件)

調(diào)試最方便的就是在VScode里面安裝python的插件

三、python代碼

3.1 提取Verilog文件關(guān)鍵字的代碼

##------------------------------------------------------------------------------------------------##--##-- Coding: UTF-8##-- @File : vTbgenerator.py##-- @Version : 1.0##-- @Author : AriesOpenFPGA##-- @Email : [email protected]##-- @License : (C)Copyright 2019-2021,AriesOpenFPGA##-- @Time : 2021/01/25 2118##-- Description:##--##------------------------------------------------------------------------------------------------

import reimport sysimport chardet #請(qǐng)大家尤其注意此處,調(diào)用這個(gè)是需要下載另外一個(gè)文件的 #如果找不到,可以找群主要(Python Universal Character Encoding Detector)import osimport time

def delComment( Text ): “”“ removed comment ”“” single_line_comment = re.compile(r“//(.*)$”, re.MULTILINE)# (.*) 代表匹配除換行符之外的所有字符re.MULTILINE變成每行開始和結(jié)束 multi_line_comment = re.compile(r“/*(.*?)*/”,re.DOTALL)# (.*?)后面多個(gè)問號(hào),代表非貪婪模式,也就是說只匹配符合條件的最少字符 Text = multi_line_comment.sub(‘

’,Text) # re.DOTALL表示多行匹配 Text = single_line_comment.sub(‘

’,Text) return Text

def delBlock( Text ) : “”“ removed task and function block ”“” Text = re.sub(r‘WtaskW[Ww]*?WendtaskW’,‘

’,Text) #re.sub表示替換‘s+’表示空格 Text = re.sub(r‘WfunctionW[Ww]*?WendfunctionW’,‘

’,Text) #pattern = re.compile(r‘([a-z]+) ([a-z]+)’, re.I) re.I表示忽略大小寫 return Text #w匹配包括下劃線的任何單詞字符。等價(jià)于‘[A-Za-z0-9_]’ #W匹配任何非單詞字符。等價(jià)于 ‘[^A-Za-z0-9_]’。

def findName(inText): “”“ find module name and port list”“” p = re.search(r‘([a-zA-Z_][a-zA-Z_0-9]*)s*’,inText) mo_Name = p.group(0).strip()#去除group(0)的首尾空格 return mo_Name

def paraDeclare(inText ,portArr) : “”“ find parameter declare ”“” pat = r‘s’+ portArr + r‘s[wW]*?[;,)]’# s匹配任何空白字符,包括空格、制表符、換頁符等等。等價(jià)于 [ f

v]。 ParaList = re.findall(pat ,inText)

return ParaList

def portDeclare(inText ,portArr) : “”“find port declare, Syntax: input [ net_type ] [ signed ] [ range ] list_of_port_identifiers

return list as : (port, [range]) ”“” port_definition = re.compile( r‘’ + portArr + r‘’‘ (s+(wire|reg)s+)* (s*signeds+)* (s*[.*?:.*?]s*)* (?P《port_list》.*?) (?= input | output | inout | ; | ) ) ’‘’, re.VERBOSE|re.MULTILINE|re.DOTALL )

pList = port_definition.findall(inText)

t = [] for ls in pList: if len(ls) 》=2 : t = t+ portDic(ls[-2:]) return t

def portDic(port) : “”“delet as : input a =c &d; return list as : (port, [range]) ”“” pRe = re.compile(r‘(.*?)s*=.*’, re.DOTALL)

pRange = port[0] pList = port[1].split(‘,’)#split以,為分隔符 pList = [ i.strip() for i in pList if i.strip() !=‘’ ] pList = [(pRe.sub(r‘1’, p), pRange.strip() ) for p in pList ]

return pList

def formatPort(AllPortList,isPortRange =1) : PortList = AllPortList[0] + AllPortList[1] + AllPortList[2]

str =‘’ if PortList !=[] : l1 = max([len(i[0]) for i in PortList])+2 l2 = max([len(i[1]) for i in PortList]) l3 = max(24, l1)

strList = [] for pl in AllPortList : if pl != [] : str = ‘,

’.join( [‘ ’*4+‘?!? i[0].ljust(l3) + ‘( ’+ (i[0].ljust(l1 )+i[1].ljust(l2)) + ‘ )’ for i in pl ] ) strList = strList + [ str ]

str = ‘,

’.join(strList)

return str

def formatDeclare(PortList,portArr, initial = “” ): str =‘’ if initial !=“” : initial = “ = ” + initial

if PortList!=[] : str = ‘

’.join( [ portArr.ljust(4) +‘ ’+(i[1]+min(len(i[1]),1)*‘ ’ +i[0]).ljust(36)+ initial + ‘ ;’ for i in PortList]) return str

def formatPara(ParaList) : paraDec = ‘’ paraDef = ‘’ if ParaList !=[]: s = ‘

’.join( ParaList) pat = r‘([a-zA-Z_][a-zA-Z_0-9]*)s*=s*([wW]*?)s*[;,)]’ p = re.findall(pat,s)

l1 = max([len(i[0] ) for i in p]) l2 = max([len(i[1] ) for i in p]) paraDec = ‘

’.join( [‘parameter %s = %s;’ %(i[0].ljust(l1 +1),i[1].ljust(l2 )) for i in p]) paraDef = ‘#(

’ +‘,

’.join( [‘ ?!? i[0].ljust(l1 +1) + ‘( ’+ i[0].ljust(l1 )+‘ )’ for i in p])+ ‘)

’ else: l1 = 6 l2 = 2 preDec = ‘

’.join( [‘parameter %s = %s;

’ %(‘PERIOD’.ljust(l1 +1), ‘10’.ljust(l2 ))]) paraDec = preDec + paraDec return paraDec,paraDef

3.2 創(chuàng)建文件夾和在文件中寫入數(shù)據(jù)

“”“ 打開目標(biāo)文件,這里的文件需要大家自己手動(dòng)給出路徑,當(dāng)封裝為插件后則是可以自動(dòng)獲取文件路徑,這里僅做測(cè)試用”“”

target_dir_v = “C:\Users\25778\Desktop\VScode\test\”

“”“這里的i2c_dri.v是需要生成TB的原文件名字,需要給出名字,封裝后也是自動(dòng)獲取”“”with open(target_dir_v + “i2c_dri.v”, ‘rb’) as f: f_info = chardet.detect(f.read()) f_encoding = f_info[‘encoding’]with open(target_dir_v + “i2c_dri.v”, encoding=f_encoding) as inFile: inText = inFile.read()

# removed comment,task,functioninText = delComment(inText)inText = delBlock (inText)

# moduel 。。. endmodule #moPos_begin = re.search(r‘(|^)module’, inText ).end()moPos_end = re.search(r‘endmodule’, inText ).start()inText = inText[moPos_begin:moPos_end]

name = findName(inText)paraList = paraDeclare(inText,‘parameter’)paraDec , paraDef = formatPara(paraList)

ioPadAttr = [ ‘input’,‘output’,‘inout’]input = portDeclare(inText,ioPadAttr[0])output = portDeclare(inText,ioPadAttr[1])inout = portDeclare(inText,ioPadAttr[2])

portList = formatPort( [input , output , inout] )input = formatDeclare(input ,‘reg’, ‘0’ )output = formatDeclare(output ,‘wire’)inout = formatDeclare(inout ,‘wire’)

timescale = ‘`timescale 1ns / 1ps

’clk = ‘’‘initialbegin forever #(PERIOD/2) clk=~clk;end’‘’rst = ‘’‘initialbegin #(PERIOD*2) rst_n = 1;end’‘’

operation = ‘’‘initialbegin

$finish;end’‘’

def openfile(file_dir): os.startfile(file_dir)

“”“這里的地址需要放到目標(biāo)文件地址的上一級(jí),封裝成插件也是自動(dòng)獲取的并且創(chuàng)建TB文件夾,同時(shí)創(chuàng)建.v文件,tb文件的命名方式是目標(biāo)文件的模塊名字+tb”“”target_dir = target_dir_v + “\tb\”cr_time = time.strftime(‘%Y.%m.%d.%H.%M.%S’)Tb_target_dir = target_dir + name + “_”+ cr_time +‘.v’

if not os.path.exists(target_dir): os.mkdir(target_dir) file = open(Tb_target_dir,‘w’) file.close()else: file = open(Tb_target_dir,‘w’) file.close()

if __name__ == “__main__”: file_dir = Tb_target_dir openfile(file_dir) print(“TB file created successfully”)else: print(“Failed to create file of TB”)

“”“這里是將提取出來的字符寫入生成的TB文件”“”

with open(Tb_target_dir,“w”) as OUTFile0: OUTFile0.write(timescale) OUTFile0.write(“module tb_”+name+“

”) if(paraDec!=‘’): OUTFile0.write(paraDec+“

”) OUTFile0.write(input+“

”) OUTFile0.write(output+“

”) if(inout!=‘’): OUTFile0.write(inout+“

”) OUTFile0.write(clk+“

”+rst+“

”) OUTFile0.write(name+“ ”+paraDef+“ ”+“u_”+name+“ (

”+portList+“

”+“);”) OUTFile0.write(operation+“

”+“endmodule”)

因?yàn)橘N出的代碼已經(jīng)添加了比較詳細(xì)的注釋,具體的文章內(nèi)容就不再贅述代碼具體功能,python屬于特別好上手的語言,主要去調(diào)取一些接口來實(shí)現(xiàn)了想要的功能。因?yàn)榇a是邊學(xué)邊寫,花的時(shí)間很短,代碼質(zhì)量不高,也歡迎大家批評(píng)指正。

四、代碼測(cè)試

進(jìn)入正題:

測(cè)試前準(zhǔn)備好前面所說的環(huán)境(其他環(huán)境沒有具體測(cè)試,python版本影響應(yīng)該不大)

首先準(zhǔn)備好一個(gè)測(cè)試的文件夾,一個(gè)需要測(cè)試的Verilog原文件,這里使用一個(gè)i2c_dri.v做一個(gè)簡單的測(cè)試

大家根據(jù)代碼描述格式和注釋添加自己的測(cè)試路徑,完成的基本功能就是創(chuàng)建一個(gè)TB文件夾,創(chuàng)建測(cè)試文件(名字是:模塊名+創(chuàng)建測(cè)試文件的時(shí)間,如果有需要可以修改為和測(cè)試文件內(nèi)模塊名一樣(tb_模塊名)),自動(dòng)用Vscode打開(前提是你電腦的.v文件默認(rèn)打開方式是Vscode,如果不是那么就會(huì)使用默認(rèn)的編輯器打開)

小結(jié):如果覺得Tb文件名不好的,讀者可以自行把文件名修改為和TB文件的模塊名一致(從python代碼中修改),其它功能和優(yōu)化會(huì)陸續(xù)進(jìn)行。

六、總結(jié)

使用python寫這個(gè)腳本配置環(huán)境其實(shí)還是有些麻煩的,有更方便快捷的腳本語言也歡迎討論。

寫這個(gè)代碼主要為了給習(xí)慣使用Vscode的讀者提供一個(gè)基礎(chǔ)的平臺(tái),可以在這個(gè)基礎(chǔ)上實(shí)現(xiàn)自己定制化的腳本,后續(xù)也會(huì)封裝成VScode插件,VHDL的自動(dòng)生成測(cè)試文件腳本也基本測(cè)試完成,后續(xù)代碼也會(huì)公布。如果大家有其他便利的腳本也歡迎和作者交流。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • Verilog
    +關(guān)注

    關(guān)注

    28

    文章

    1352

    瀏覽量

    110423
  • 代碼
    +關(guān)注

    關(guān)注

    30

    文章

    4830

    瀏覽量

    69090
  • python
    +關(guān)注

    關(guān)注

    56

    文章

    4808

    瀏覽量

    85053

原文標(biāo)題:在VScode中自動(dòng)生成Verilog仿真文件(Python)

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    Verilog 電路仿真常見問題 Verilog 在芯片設(shè)計(jì)的應(yīng)用

    。然而,在實(shí)際應(yīng)用,設(shè)計(jì)師可能會(huì)遇到各種問題,這些問題可能會(huì)影響仿真的準(zhǔn)確性和設(shè)計(jì)的可靠性。 Verilog電路仿真常見問題 仿真環(huán)境的搭
    的頭像 發(fā)表于 12-17 09:53 ?424次閱讀

    Verilog 測(cè)試平臺(tái)設(shè)計(jì)方法 Verilog FPGA開發(fā)指南

    Verilog設(shè)計(jì)的仿真需求。 編寫測(cè)試文件 : 編寫Verilog測(cè)試文件,對(duì)設(shè)計(jì)的各個(gè)模塊進(jìn)行測(cè)試。測(cè)試
    的頭像 發(fā)表于 12-17 09:50 ?441次閱讀

    如何自動(dòng)生成verilog代碼

    介紹幾種自動(dòng)生成verilog代碼的方法。
    的頭像 發(fā)表于 11-05 11:45 ?448次閱讀
    如何<b class='flag-5'>自動(dòng)</b><b class='flag-5'>生成</b><b class='flag-5'>verilog</b>代碼

    關(guān)于Makefile自動(dòng)生成-autotools的使用

    在Linux應(yīng)用開發(fā),編寫Makefile是一項(xiàng)必備技能,因?yàn)樗x了工程中所有文件的編譯順序、規(guī)則和依賴關(guān)系,決定了哪些文件需要編譯以及它們的編譯順序。 雖然對(duì)初級(jí)開發(fā)者而言,編寫復(fù)雜
    的頭像 發(fā)表于 07-25 15:50 ?1557次閱讀
    關(guān)于Makefile<b class='flag-5'>自動(dòng)</b><b class='flag-5'>生成</b>-autotools的使用

    何在VSCODE下面進(jìn)行RISC-V的調(diào)試

    如題,如何在VSCODE下面進(jìn)行RISC-V的調(diào)試?下載等
    發(fā)表于 07-25 11:49

    用env工具生成rt-thread的工程文件,vscode編譯報(bào)錯(cuò)的原因?

    使用vscode的eide插件可以編譯裸機(jī)的國民技術(shù)芯片,我用env工具生成rt-thread的工程文件,keil編譯無問題,vscode編譯報(bào)錯(cuò)
    發(fā)表于 07-11 08:31

    何在ModelSim添加Xilinx仿真

    今天給大俠帶來在FPGA設(shè)計(jì)應(yīng)用何在ModelSim添加Xilinx仿真庫,話不多說,上貨。 注意:ModelSim一定要安裝在不帶空格的目錄下,即不要安裝在“Progr
    發(fā)表于 07-03 18:16

    引用外部文件的頭文件時(shí),如何讓VSCODE不提示波浪線錯(cuò)誤?

    各位好: 我將常用的組件放在項(xiàng)目文件夾以外的某個(gè)地方,嘗試在項(xiàng)目內(nèi)引用此文件夾下的組件,失敗,在代碼無法include相關(guān)頭文件。我在main組件
    發(fā)表于 06-07 08:19

    vscode中使用ESP-IDFV5.03版本,編譯工程生成的sdkconfig.h文件無法跳轉(zhuǎn)怎么解決?

    問題描述:在vscode中使用ESP-IDFV5.03版本,編譯工程生成的sdkconfig.h文件無法跳轉(zhuǎn),只能跳轉(zhuǎn)到ESP-IDF的某個(gè)組件里面的sdkconfig.h
    發(fā)表于 06-07 07:53

    FPGA設(shè)計(jì) Verilog HDL實(shí)現(xiàn)基本的圖像濾波處理仿真

    個(gè)數(shù)據(jù): 代碼: 2、EdgeSobel的Verilog源代碼: 代碼: 3、仿真文件:EdgeSobel_tb.v
    發(fā)表于 05-20 16:44

    Allegro生成光繪文件

    Allegro生成光繪文件
    發(fā)表于 05-06 10:37 ?1次下載

    何在Cubemx添加所有的外設(shè)頭文件?

    ,需要自己去添加相應(yīng)的頭文件,但自己添加有時(shí)還是會(huì)報(bào)錯(cuò),而且是不知原因的報(bào)錯(cuò)。 所以,在這向各位開發(fā)者、大咖,請(qǐng)教一下,如何在Cubemx添加所有的外設(shè)頭文件,或者在配置完cubem
    發(fā)表于 04-01 07:46

    verilog inout用法與仿真

    Verilog語言是一種硬件描述語言(HDL),用于描述數(shù)字邏輯電路和系統(tǒng)。它是一種非常強(qiáng)大且廣泛使用的語言,在數(shù)字電路設(shè)計(jì)扮演著重要的角色。其中, inout 是Verilog
    的頭像 發(fā)表于 02-23 10:15 ?3326次閱讀

    veriloginitial和always的區(qū)別

    Verilog是一種硬件描述語言(HDL),用于設(shè)計(jì)和模擬數(shù)字電路。在Verilog,關(guān)鍵字initial和always都是用于描述電路行為的特殊語句。它們被用來生成
    的頭像 發(fā)表于 02-22 16:09 ?3143次閱讀

    通過Bifaces生成的elf文件,如何在HighTec集成的UDE中進(jìn)行仿真?

    通過Bifaces生成的elf文件,如何在HighTec集成的UDE中進(jìn)行仿真?
    發(fā)表于 02-18 07:51