欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

硬件中存在DDR4校準后數(shù)據(jù)錯誤

XILINX開發(fā)者社區(qū) ? 來源:XILINX開發(fā)者社區(qū) ? 作者:賽靈思開發(fā)者 ? 2021-09-16 09:30 ? 次閱讀

本篇博文中的分析是根據(jù)真實客戶問題撰寫的,該客戶發(fā)現(xiàn)硬件中存在 DDR4 校準后數(shù)據(jù)錯誤,此問題顯示為與時序有關,但時序報告中并未顯示任何違例,最初并未使用方法論報告 (Methodology report) 來確定問題根源。

本篇博客將為您演示如何使用此報告來幫助加速調試,甚至完全避免硬件故障,最后確定此問題根本原因是校準完成時出現(xiàn)爭用狀況。出現(xiàn)爭用狀況的原因是由于某個多周期約束所覆蓋的時序例外,由此導致在時序分析報告中并未標記此問題。

這是使用方法論報告系列博文的第 5 部分。如需閱讀整個系列中的所有博文,請點擊下方標題查看。

第1部分:時序以滿足,但硬件功能出現(xiàn)錯誤

第2部分:方法違例對于QoR的影響

第3部分:時序已滿足,但硬件中存在 DDR4 校準失敗

第4部分:罕見的比特翻轉

問題說明:

客戶在使用 UltraScale+ DDR4 IP 時,在硬件中遇到校準后數(shù)據(jù)錯誤。

根據(jù)設計的布線和實現(xiàn),此問題與構建有關,換言之,在產(chǎn)品開發(fā)期間對多個構建鏡像進行測試時,此問題可能出現(xiàn)而后又消失。此外,此問題可能僅在小部分板上出現(xiàn)。

時序報告顯示沒有任何違例。

調試方法:

由于重新實現(xiàn)后,此問題可能就會消失,因此無法使用 ILA 調試。

我們在已布線的 DCP 中使用 ECO 來探測未使用的管腳的信號,通過示波器觀測信號發(fā)現(xiàn)哪個(些)信號開始顯現(xiàn)錯誤。

最終,我們將問題范圍縮小到 1 個特定的信號線,在 DCP 中對該信號線進行重新布線后,故障消失了。

隨后,我們檢查了與此信號線相關的路徑上的時序分析和時序約束:

1. 經(jīng)過該信號線的路徑的時序報告。在此報告中,我們得知,所涉及的路徑被多周期路徑約束所覆蓋

report_timing -through [get_nets 《net_name》]

2. 打開“Timing Constraints”Wizard,查找對應的多周期路徑約束。

工具 (Tools) -》 時序 (Timing) -》 編輯時序約束 (Edit Timing Constraints)

我們在“Timing Constraints”Wizard 中發(fā)現(xiàn)了以下多周期路徑約束:

set_multicycle_path -setup -from [get_pins */u_ddr_cal_top/calDone*/C] 8

set_multicycle_path -hold -end -from [get_pins */u_ddr_cal_top/calDone*/C] 7

基于以上分析,我們判定在這些路徑上存在爭用狀況問題。

這些多周期路徑約束不應添加,在此用例中,應在每個時鐘周期內正確捕獲數(shù)據(jù),以避免出現(xiàn)爭用狀況,因此,這些路徑不屬于多周期路徑。

根本原因分析:

以下就是發(fā)生爭用狀況問題的路徑。

其中 2 個目標都應在同一個周期內接收到 calDone 信號,因為這兩者緊密相關。這 2 條路徑屬于不同時序路徑,各自都應在不同時鐘周期達成時序收斂(根據(jù)多周期約束,應在 1 到 8 個周期內達成時序收斂)。這可能導致 calDone 在不同時間線到達目標,導致功能異常。

另一方面,2 個目標都沒有 CE 管腳控制(CE 管腳綁定到 VCC)。因此,未能在同一時鐘周期內捕獲 2 條路徑上的數(shù)據(jù),所以這些路徑并非合格的多周期路徑。

此多周期約束違例實際上是由 Methodology Report 捕獲的:

TIMING-46 警告 1

多周期路徑含綁定 CE 管腳

寄存器

u_mig/inst/u_ddr4_mem_intfc/u_ddr_cal_top/calDone_gated_reg/Q

與寄存器

u_example_tb/init_calib_complete_r_reg/D

之間定義了 1 條或多條多周期路徑,并具有直接連接,且 CE 管腳已連接到 VCC(請參閱 Vivado IDE 中的“時序約束 (Timing Constraint)”窗口中的約束位置 6)。這可能導致路徑要求不準確。

TIMING-46 警告 2

多周期路徑含綁定 CE 管腳

在寄存器

u_mig/inst/u_ddr4_mem_intfc/u_ddr_cal_top/calDone_gated_reg/Q

與寄存器

u_mig/inst/u_ddr4_mem_intfc/u_ddr_mc/u_ddr_mc_periodic/periodic_config_gap_enable_reg/D

之間定義了 1 條或多條多周期路徑,并具有直接連接,且 CE 管腳已連接到 VCC(請參閱 Vivado IDE 中的“時序約束 (Timing Constraint)”窗口中的約束位置 6)。

這可能導致路徑要求不準確。

最好在流程初期階段盡早檢查 Methodology Report。在諸如此類的示例中,它可幫助您捕獲并修復多周期違例,并避免發(fā)生硬件故障。您還可以在調試過程中先運行 Methodology Report,并查看警告,其中高亮的違例將有助于加速問題調查。

解決辦法:

賽靈思答復記錄 73068】提供的補丁可用于解決在低于 2020.1 版的版本中發(fā)生的此問題。(請掃碼參閱)

從 2020.1 版起,已移除了多周期路徑約束,并在路徑上添加了流水線階段,以簡化時序收斂,同時確保所有目標都能在同一個互連結構周期內達成時序收斂。

結論:

1. 在設計流程中盡早運行 Methodology Report 以便捕獲并修復潛在問題。

2. 請在含綁定到 VCC 的 CE 管腳的路徑上謹慎使用多周期約束。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • DDR
    DDR
    +關注

    關注

    11

    文章

    716

    瀏覽量

    65572
  • Xilinx
    +關注

    關注

    71

    文章

    2172

    瀏覽量

    122260
  • 硬件
    +關注

    關注

    11

    文章

    3406

    瀏覽量

    66499

原文標題:開發(fā)者分享 | 使用方法論報告5: DDR4 IP 校準后硬件故障,指示存在時序問題,但時序報告中無任何違例

文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發(fā)者社區(qū)】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    教程!FPGA DDR4讀寫實驗(1)

    達到 8 倍預取和 DDR4 內部的雙沿采樣,F(xiàn)IFO 緩沖,寫數(shù)據(jù)邏輯結構有關)。 2 MIGIP介紹 MIG IP 核是 Xilinx 公司針對 DDR 存儲器開發(fā)的 IP,里面集成存儲器控制模塊
    發(fā)表于 12-06 16:37

    DDR4內存適合哪些主板

    DDR4內存適合多種類型的主板,主要取決于主板的芯片組和處理器插槽類型。以下是一些常見的支持DDR4內存的主板: 一、Intel平臺主板 Z系列主板 : 如Z370、Z390、Z490、Z590等
    的頭像 發(fā)表于 11-29 15:03 ?2914次閱讀

    DDR5內存與DDR4內存性能差異

    傳輸速率相較于DDR4內存有了顯著提升。DDR4內存的標準起始速率為2133MT/s,而DDR5內存的起始速率為4800MT/s。這意味著DDR5內
    的頭像 發(fā)表于 11-29 14:58 ?837次閱讀

    DDR5內存的工作原理詳解 DDR5和DDR4的主要區(qū)別

    DDR5內存的工作原理詳解 1. DDR5內存簡介 DDR5(Double Data Rate 5)是第五代雙倍數(shù)據(jù)速率同步動態(tài)隨機存取存儲器(SDRAM)。它是
    的頭像 發(fā)表于 11-22 15:38 ?2410次閱讀

    如何選擇DDR內存條 DDR3與DDR4內存區(qū)別

    見的兩種內存類型,它們在性能、功耗、容量和兼容性等方面存在顯著差異。 DDR3與DDR4內存的區(qū)別 1. 性能 DDR4內存條相較于DDR3
    的頭像 發(fā)表于 11-20 14:24 ?2943次閱讀

    FPGA DDR4讀寫實驗

    為何可以達到 8 倍預取和 DDR4 內部的雙沿采樣,F(xiàn)IFO 緩沖,寫數(shù)據(jù)邏輯結構有關)。2 MIGIP介紹 MIG IP 核是 Xilinx 公司針對 DDR 存儲器開發(fā)的 IP,里面集成存儲器
    發(fā)表于 09-13 20:18

    DDR4時序參數(shù)介紹

    DDR4(Double Data Rate 4)時序參數(shù)是描述DDR4內存模塊在執(zhí)行讀寫操作時所需時間的一組關鍵參數(shù),它們直接影響到內存的性能和穩(wěn)定性。以下是對DDR4時序參數(shù)的詳細解
    的頭像 發(fā)表于 09-04 14:18 ?3674次閱讀

    什么是DDR4內存的工作頻率

    DDR4內存的工作頻率是指DDR4內存條在運行時所能達到的速度,它是衡量DDR4內存性能的一個重要指標。DDR4內存作為目前廣泛使用的內存類型之一,其工作頻率經(jīng)歷了從最初的低頻率到當前
    的頭像 發(fā)表于 09-04 12:45 ?1841次閱讀

    DDR4的主要參數(shù)

    DDR4(Double Data Rate 4)作為當前主流的計算機內存技術,相較于其前身DDR3,在性能、功耗、容量等多個方面都有了顯著提升。
    的頭像 發(fā)表于 09-04 12:43 ?4684次閱讀

    DDR4尋址原理詳解

    )的尋址原理是計算機內存系統(tǒng)至關重要的一個環(huán)節(jié),它決定了數(shù)據(jù)如何在內存中被有效地存儲和訪問。DDR4的尋址原理復雜而高效,以下將詳細闡述其關鍵要素和工作流程。
    的頭像 發(fā)表于 09-04 12:38 ?1058次閱讀

    DDR4內存頻率最高多少

    DDR4內存頻率的最高值是一個隨著技術進步而不斷演變的指標。目前,DDR4內存的頻率已經(jīng)取得了顯著的提升,但具體到最高頻率,則需要結合多個方面來討論。
    的頭像 發(fā)表于 09-04 12:37 ?3413次閱讀

    什么是DDR4內存模塊

    DDR4內存模塊是計算機內存技術的一項重要進步,它是Double Data Rate(雙倍數(shù)據(jù)速率)第四代內存技術的具體實現(xiàn)形式。
    的頭像 發(fā)表于 09-04 12:35 ?990次閱讀

    DDR4時鐘頻率和速率的關系

    DDR4(第四代雙倍數(shù)據(jù)率同步動態(tài)隨機存取存儲器)的時鐘頻率和速率之間存在著緊密的關系,這種關系對于理解DDR4內存的性能特性至關重要。以下將詳細探討
    的頭像 發(fā)表于 09-04 11:44 ?3662次閱讀

    DDR4的基本概念和特性

    DDR4,即第四代雙倍數(shù)據(jù)率同步動態(tài)隨機存取存儲器(Double Data Rate Synchronous Dynamic Random Access Memory),是計算機內存技術的一個重要
    的頭像 發(fā)表于 09-04 11:43 ?3045次閱讀

    FPGA DDR4讀寫實驗(1)

    可以達到 8 倍預取和 DDR4 內部的雙沿采樣,F(xiàn)IFO 緩沖,寫數(shù)據(jù)邏輯結構有關)。 2 MIGIP介紹 MIG IP 核是 Xilinx 公司針對 DDR 存儲器開發(fā)的 IP,里面集成存儲器控制
    發(fā)表于 07-03 13:43