欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx-HTG系列FPGA開(kāi)發(fā)板

e9Zb_gh_8734352 ? 來(lái)源:FPGA技術(shù)聯(lián)盟 ? 作者:FPGA技術(shù)聯(lián)盟 ? 2022-04-14 15:05 ? 次閱讀

HTG-VSL1: 通用 PRIME /AIPCIE FPGA開(kāi)發(fā)平臺(tái)

HTG-VSL1配備一個(gè)Xilinx VersalXCVM1802 (PRIME) 或者XCVC1902 (AI) FPGA,擁有足夠的邏輯門(mén)資源、PCIE gen4以及DDR4存儲(chǔ)器。

板載最大支持32GB的DDR4(PL)端以及5GB DDR(PS端)。支持X16 PCIE接口,HTG-VSL1提供了三個(gè)Vita 57.4 FMC+接口為各種不同的可編程應(yīng)用提供了豐富的資源。

- 產(chǎn)品圖片-

072bab76-bbac-11ec-aa7f-dac502259ad0.png

- 系統(tǒng)框圖 -

074b5cc8-bbac-11ec-aa7f-dac502259ad0.png

- 產(chǎn)品參數(shù)-

主要參數(shù):

FPGA型號(hào): Xilinx Versal XCVM1802-VSVA2197 (PRIME) or XCVC1902-VSVA2197(AI) FPGA

PCIE:x16 PCI Express Gen 4

DDR4:DDR4 SODIMM socket (最高可達(dá)32GB)PL端,5GB(PS端)

FMC接口:3個(gè)FMC+ (Vita 57.4)4個(gè)GTY 高速接口,28個(gè)處理器I/O接口

Micro SD插座:

網(wǎng)口:10/100/1000M 網(wǎng)口

UART接口: USB 轉(zhuǎn)UART接口1個(gè)

JTAG:1個(gè)JTAG接口

時(shí)鐘:可編程時(shí)鐘資源

尺寸: 9.5" x 4.25"

供電:12V/8A

訂貨型號(hào)

lHTG-VSL1-P:XCVM1802-2MSEVSVA2197 FPGA)

lHTG-VSL1-A:XCVC1902-2MSEVSVA2197 FPGA

HTG-937:VirtexUltraScale+

高帶寬內(nèi)存 FPGA開(kāi)發(fā)平臺(tái)

HTG-937配備一個(gè)Xilinx VirtexUltraScale+VU37P/VU47PFPGA,8GB/16GB的高帶寬內(nèi)存(HBM),16GB的72位ECCDDR4內(nèi)存,96GTY(30Gbps)串行收發(fā)器,240對(duì)差分I/O口,三個(gè)擴(kuò)展端口為各種不同的可編程應(yīng)用提供了豐富的資源

- 產(chǎn)品圖片-

075e49e6-bbac-11ec-aa7f-dac502259ad0.png

- 系統(tǒng)框圖 -

07733a2c-bbac-11ec-aa7f-dac502259ad0.png

- 產(chǎn)品參數(shù)-

主要參數(shù):

FPGA型號(hào): Xilinx Virtex UltraScale+ VU37P,/VU47P

PCIE:x16 PCI Express Gen 3/ x8 PCI Express Gen4 end point

DDR4:72bit DDR4 SODIMM socket (最高可達(dá)16GB-默認(rèn)4GB)

FMC接口:3個(gè)FMC+ (Vita 57.4)端口支持可達(dá)379個(gè)單端I/OY以及56 GTY (30.5G)高速接口(通樣可以適用于Vita57.1 FMC+接口)

GTY quads:ZRAY Serial Expansion Port

UART接口: USB 轉(zhuǎn)UART接口1個(gè)FLASH:BPI Flash for configuration (1Gb)

JTAG:1個(gè)JTAG接口時(shí)鐘:可編程時(shí)鐘資源

尺寸: 9.5" x 4.25" 供電:12V/8A

FPGA資源:

079a9a2c-bbac-11ec-aa7f-dac502259ad0.png

訂貨型號(hào)

HTG-937-37P:VirtexUltraScale VU37P FPGA

HTG-937-47P:VirtexUltraScale VU47P FPGA

HTG-930:VirtexUltraScale+

PCI快速開(kāi)發(fā)平臺(tái)

HTG-930配備一個(gè)Xilinx VirtexUltraScale+VU9P, VU13P,或 UltraScale VU190 FPGA,為各種不同的可編程應(yīng)用提供了廣泛的豐富的FPGA邏輯資源、I/O和存儲(chǔ)資源。可以支持豐富的FMC子卡應(yīng)用與高速PCIE的通信開(kāi)發(fā)。

- 產(chǎn)品圖片-

07b53990-bbac-11ec-aa7f-dac502259ad0.png

- 系統(tǒng)框圖 -

07c9aaa6-bbac-11ec-aa7f-dac502259ad0.png

- 產(chǎn)品參數(shù)-

主要參數(shù):

接口:

FPGA型號(hào): Xilinx Virtex UltraScale+ VU9P, VU13P,或者UltraScale VU190 FPGA (速度登記-2/-3 )

PCIE:x16 PCI Express Gen 3

DDR4:DDR4 SODIMM socket (最高可達(dá)16GB-默認(rèn)4GB)

FMC接口:3個(gè)FMC+ (Vita 57.4)端口支持可達(dá)379個(gè)單端I/OY以及56 GTY (30.5G)高速接口(通樣可以適用于Vita57.1 FMC+接口)

MSMP/GPIO:4個(gè)MSMP/GPPO端口提供多達(dá)4個(gè)GTY串行接口

UART接口: USB 轉(zhuǎn)UART接口1個(gè)FLASH:BPI Flash for configuration (1Gb)

JTAG:1個(gè)JTAG接口時(shí)鐘:可編程時(shí)鐘資源

尺寸: 9.5" x 4.25" 供電:12V/8A

FPGA資源:

07dff9aa-bbac-11ec-aa7f-dac502259ad0.png

訂貨型號(hào) :

HTG-930-9:VirtexUltraScale+ VU9P-2 FPGA

HTG-930-9-3:VirtexUltraScale+ VU9P-3FPGA

HTG-930-13:VirtexUltraScale+ VU13P-2 FPGA

HTG-930-13-3:VirtexUltraScale+ VU13P-3FPGA

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21803

    瀏覽量

    606460
  • Xilinx
    +關(guān)注

    關(guān)注

    71

    文章

    2172

    瀏覽量

    122266
  • PCIe
    +關(guān)注

    關(guān)注

    15

    文章

    1266

    瀏覽量

    83277
  • 開(kāi)發(fā)板
    +關(guān)注

    關(guān)注

    25

    文章

    5137

    瀏覽量

    98354

原文標(biāo)題:Xilinx-HTG系列FPGA開(kāi)發(fā)板

文章出處:【微信號(hào):gh_873435264fd4,微信公眾號(hào):FPGA技術(shù)聯(lián)盟】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    開(kāi)發(fā)者福利 一文帶你了解Digilent Arty S7 FPGA開(kāi)發(fā)板

    Digilent為Arty FPGA開(kāi)發(fā)板系列增加了新的成員——兩種不同規(guī)格的新的Arty S7,這款FPGA開(kāi)發(fā)板是基于中等大?。╯ize
    的頭像 發(fā)表于 09-27 06:33 ?8598次閱讀
    <b class='flag-5'>開(kāi)發(fā)</b>者福利 一文帶你了解Digilent Arty S7 <b class='flag-5'>FPGA</b><b class='flag-5'>開(kāi)發(fā)板</b>

    Altium推出智能FPGA開(kāi)發(fā)板NanoBoard 300

    Altium推出智能FPGA開(kāi)發(fā)板NanoBoard 3000產(chǎn)品系列 Altium 宣布推出 NanoBoard FPGA 開(kāi)發(fā)板產(chǎn)品
    發(fā)表于 11-04 17:01 ?1213次閱讀

    ETL-001 XILINX SPARTAN 3A系列FPGA開(kāi)發(fā)板簡(jiǎn)介

    ETL-001 FPGA開(kāi)發(fā)板是以XILINX公司的最新系列SPARTAN 3A中的3S200A為主芯片,并提供了極為豐富的芯片外圍接口資源以及下載線,數(shù)據(jù)線以及資料光盤(pán)等。除了這些硬
    發(fā)表于 04-15 19:13 ?66次下載

    xilinx 3s400開(kāi)發(fā)板廠家光盤(pán)源碼(按鍵防抖動(dòng))

    Xilinx FPGA工程例子源碼:xilinx 3s400開(kāi)發(fā)板廠家光盤(pán)源碼(按鍵防抖動(dòng))
    發(fā)表于 06-07 14:54 ?15次下載

    Xilinx 公司BASYs開(kāi)發(fā)板自帶的Demo程序

    Xilinx FPGA工程例子源碼:Xilinx 公司BASYs開(kāi)發(fā)板自帶的Demo程序
    發(fā)表于 06-07 15:07 ?11次下載

    基于Spartan3火龍刀系列FPGA開(kāi)發(fā)板制作的VGA實(shí)驗(yàn)例程

    Xilinx FPGA工程例子源碼:基于Spartan3火龍刀系列FPGA開(kāi)發(fā)板制作的VGA實(shí)驗(yàn)例程
    發(fā)表于 06-07 15:07 ?8次下載

    用于XILINX_SARTEN-3E開(kāi)發(fā)板上的LCD的控制

    Xilinx FPGA工程例子源碼:用于XILINX_SARTEN-3E開(kāi)發(fā)板上的LCD的控制
    發(fā)表于 06-07 15:07 ?10次下載

    基于Xilinx XC3S500E的FPGA最小開(kāi)發(fā)板制作

    基于Xilinx XC3S500E的FPGA最小開(kāi)發(fā)板制作
    發(fā)表于 06-21 16:50 ?54次下載

    華清遠(yuǎn)見(jiàn)FPGA代碼-在XilinxFPGA開(kāi)發(fā)板上運(yùn)行第一個(gè)

    華清遠(yuǎn)見(jiàn)FPGA代碼-在XilinxFPGA開(kāi)發(fā)板上運(yùn)行第一個(gè)FPGA程序
    發(fā)表于 10-27 18:07 ?23次下載

    適合高性能FPGA開(kāi)發(fā)HTG-703

    HTG-703 開(kāi)發(fā)板Xilinx Virtex-7 X415T、X485T、X550T 或 X690T 驅(qū)動(dòng),其非常適合那些要求訪問(wèn) 10G/40G/100G 光學(xué)外設(shè)、高速擴(kuò)展連接器、大密度內(nèi)存以及高帶寬 PC 接口的高
    發(fā)表于 02-08 17:41 ?1587次閱讀

    基于Xilinx FPGA開(kāi)發(fā)板及代碼

    文檔內(nèi)容包含基于Xilinx FPGA開(kāi)發(fā)板代碼及原路圖,供網(wǎng)友參考。
    發(fā)表于 09-01 11:09 ?20次下載

    FPGA開(kāi)發(fā)板使用和配置方式

    本節(jié)旨在通過(guò)給定的工程實(shí)例“按鍵開(kāi)關(guān)控制LED”來(lái)熟悉Xilinx ISE軟件的基本操作、設(shè)計(jì)、編譯及仿真流程。同時(shí)使用基于Xilinx FPGA開(kāi)發(fā)板將該實(shí)例進(jìn)行下載、驗(yàn)證及調(diào)試,
    發(fā)表于 11-22 15:31 ?6850次閱讀

    Xilinx FPGA開(kāi)發(fā)板SP605的電路原理圖免費(fèi)下載

    本文檔的主要內(nèi)容詳細(xì)介紹的是Xilinx FPGA開(kāi)發(fā)板SP605的數(shù)據(jù)手冊(cè)免費(fèi)下載。
    發(fā)表于 08-20 10:44 ?25次下載
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b><b class='flag-5'>開(kāi)發(fā)板</b>SP605的電路原理圖免費(fèi)下載

    基于Xilinx Zynq ultraScale+ 系列FPGA的AXU2CGB 開(kāi)發(fā)板評(píng)測(cè)

    Jaya 本期帶來(lái)的開(kāi)發(fā)板是ALINX 基于Xilinx Zynq ultraScale+ MPSoC的異構(gòu)FPGA開(kāi)發(fā)板ALINX AXU2CGA/AXU2CGB。這兩塊
    的頭像 發(fā)表于 04-28 15:56 ?9832次閱讀
    基于<b class='flag-5'>Xilinx</b> Zynq ultraScale+ <b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>的AXU2CGB <b class='flag-5'>開(kāi)發(fā)板</b>評(píng)測(cè)

    正點(diǎn)原子fpga開(kāi)發(fā)板不同型號(hào)

    ZYNQ-7000系列 ZYNQ-7000系列是正點(diǎn)原子的入門(mén)級(jí)FPGA開(kāi)發(fā)板,適合初學(xué)者和教育用途。這些開(kāi)發(fā)板搭載了
    的頭像 發(fā)表于 11-13 09:30 ?1321次閱讀