欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB布局布線規(guī)則介紹

科技綠洲 ? 來源:亞德諾半導(dǎo)體 ? 作者:亞德諾半導(dǎo)體 ? 2022-05-06 10:32 ? 次閱讀

當(dāng)今的信號(hào)處理系統(tǒng)普遍需要使用混合信號(hào)器件,例如為了處理寬動(dòng)態(tài)范圍的模擬信號(hào),高速高性能的ADC信號(hào)顯得更加重要。為了在惡劣的數(shù)字環(huán)境中保持模擬信號(hào)寬動(dòng)態(tài)范圍和低噪聲,就要熟知PCB布線技巧以進(jìn)行良好的高速電路設(shè)計(jì)。本文將為您闡述使用高速轉(zhuǎn)換器時(shí),必須遵循的那些重要PCB布局布線規(guī)則。

AGND和DGND接地層應(yīng)當(dāng)分離嗎?

簡(jiǎn)單回答是視情況而定,詳細(xì)回答則是通常不分離。因?yàn)樵诖蠖鄶?shù)情況下,分離接地層只會(huì)增加返回電流的電感,它所帶來的壞處大于好處。從公式V = L(di/dt)可以看出,隨著電感增加,電壓噪聲會(huì)提高。而隨著開關(guān)電流增大(因?yàn)?a target="_blank">轉(zhuǎn)換器采樣速率提高),電壓噪聲同樣會(huì)提高。因此,接地層應(yīng)當(dāng)連在一起。

一個(gè)例子是,在一些應(yīng)用中,為了符合傳統(tǒng)設(shè)計(jì)要求,必須將臟亂的總線電源數(shù)字電路放在某些區(qū)域,同時(shí)還受尺寸限制的影響,使得電路板無法實(shí)現(xiàn)良好的布局分割,在這種情況下,分離接地層是實(shí)現(xiàn)良好性能的關(guān)鍵。然而,為使整體設(shè)計(jì)有效,必須在電路板的某個(gè)地方通過一個(gè)電橋或連接點(diǎn)將這些接地層連在一起。因此,應(yīng)將連接點(diǎn)均勻地分布在分離的接地層上。最終,PCB上往往會(huì)有一個(gè)連接點(diǎn)成為返回電流通過而不會(huì)導(dǎo)致性能降低的最佳位置。此連接點(diǎn)通常位于轉(zhuǎn)換器附近或下方。

設(shè)計(jì)電源層時(shí),應(yīng)使用這些層可以使用的所有銅線。如果可能,請(qǐng)勿讓這些層共用走線,因?yàn)轭~外的走線和過孔會(huì)將電源層分割成較小的碎塊,從而迅速損害電源層。由此產(chǎn)生的稀疏電源層可以將電流路徑擠壓到最需要這些路徑的地方,即轉(zhuǎn)換器的電源引腳。擠壓過孔與走線之間的電流會(huì)提高電阻,導(dǎo)致轉(zhuǎn)換器的電源引腳發(fā)生輕微的壓降。

最后,電源層的放置至關(guān)重要,切勿將高噪聲的數(shù)字電源層疊放在模擬電源層上,否則二者雖然位于不同的層,但仍有可能耦合。為將系統(tǒng)性能下降的風(fēng)險(xiǎn)降至最低,設(shè)計(jì)中應(yīng)盡可能將這些類型的層隔開而不是疊加在一起。

PCB的輸電系統(tǒng)(PDS)設(shè)計(jì)能忽略嗎?

PDS的設(shè)計(jì)目標(biāo)是將響應(yīng)電源電流需求而產(chǎn)生的電壓紋波降至最低。所有電路都需要電流,有些電路需求量較大,有些電路則需要以較快的速率提供電流。采用充分去耦的低阻抗電源層或接地層以及良好的PCB層疊,可以將因電路的電流需求而產(chǎn)生的電壓紋波降至最低。例如,如果設(shè)計(jì)的開關(guān)電流為1A,PDS的阻抗為10mΩ,則最大電壓紋波為10mV。

首先,應(yīng)當(dāng)設(shè)計(jì)一個(gè)支持較大層電容的PCB層疊結(jié)構(gòu)。例如,六層堆疊可能包含頂部信號(hào)層、第一接地層、第一電源層、第二電源層、第二接地層和底部信號(hào)層。規(guī)定第一接地層和第一電源層在層疊結(jié)構(gòu)中彼此靠近,這兩層間距為2到3密爾,形成一個(gè)固有層電容。此電容的最大優(yōu)點(diǎn)是它是免費(fèi)的,只需在PCB制造筆記中注明。如果必須分割電源層,同一層上有多個(gè)VDD電源軌,則應(yīng)使用盡可能大的電源層。不要留下空洞,同時(shí)也應(yīng)注意敏感電路。這將使該VDD層的電容最大。如果設(shè)計(jì)允許存在額外的層,則應(yīng)將兩個(gè)額外的接地層放在第一和第二電源層之間。在核心間距同樣為2到3密爾的情況下,此時(shí)層疊結(jié)構(gòu)的固有電容將加倍。

對(duì)于理想的PCB層疊,電源層起始入口點(diǎn)和DUT周圍均應(yīng)使用去耦電容,這將確保PDS阻抗在整個(gè)頻率范圍內(nèi)均較低。使用若干0.001μF至100μF的電容有助于覆蓋該范圍。沒有必要各處都配置電容;電容正對(duì)著DUT對(duì)接會(huì)破壞所有的制造規(guī)則。如果需要這種嚴(yán)厲的措施,則說明電路存在其它問題。

裸露焊盤(E-Pad)的重要性

這是一個(gè)容易忽視的方面,但它對(duì)于實(shí)現(xiàn)PCB設(shè)計(jì)的最佳性能和散熱至關(guān)重要。

裸露焊盤(引腳0)指的是大多數(shù)現(xiàn)代高速IC下方的一個(gè)焊盤,它是一個(gè)重要的連接,芯片的所有內(nèi)部接地都是通過它連接到器件下方的中心點(diǎn)。裸露焊盤的存在使許多轉(zhuǎn)換器和放大器可以省去接地引腳。關(guān)鍵是將該焊盤焊接到PCB時(shí),要形成穩(wěn)定可靠的電氣連接和散熱連接,否則系統(tǒng)可能會(huì)遭到嚴(yán)重破壞。

通過以下三個(gè)步驟,可以實(shí)現(xiàn)裸露焊盤的最佳電氣和散熱連接。首先,在可能的情況下,應(yīng)在各PCB層上復(fù)制裸露焊盤,這將為所有接地提供較厚的散熱連接,從而快速散熱,對(duì)于高功耗器件尤其重要。在電氣方面,這將為所有接地層提供良好的等電位連接。在底層上復(fù)制裸露焊盤時(shí),它可以用作去耦接地點(diǎn)和安裝散熱器的地方。

其次,將裸露焊盤分割成多個(gè)相同的部分。以棋盤狀最佳,可以通過絲網(wǎng)交叉格柵或焊罩來實(shí)現(xiàn)。在回流焊組裝過程中,無法決定焊膏如何流動(dòng)以建立器件與PCB的連接,因此連接可能存在,但分布不均,更糟糕的情況是連接很小并且位于拐角處。將裸露焊盤分割為若干較小的部分可以使各個(gè)區(qū)域都有一個(gè)連接點(diǎn),從而確保器件與PCB之間形成可靠、均勻的連接。

最后,應(yīng)當(dāng)確保各部分都有過孔連接到地。各區(qū)域通常都很大,足以放置多個(gè)過孔。組裝之前,務(wù)必用焊膏或環(huán)氧樹脂填充每個(gè)過孔,這一步非常重要,這樣才能確保裸露焊盤焊膏不會(huì)回流到過孔空洞中,否則會(huì)降低正確連接的機(jī)率。

PCB中各層面之間交叉耦合的問題

在PCB設(shè)計(jì)中,一些高速轉(zhuǎn)換器的布局布線不可避免地會(huì)出現(xiàn)一個(gè)電路層與另一個(gè)交疊的情況。某些情況下,敏感的模擬層(電源、接地或信號(hào))可能就在高噪聲數(shù)字層的正上方。大多數(shù)設(shè)計(jì)人員認(rèn)為這無關(guān)緊要,因?yàn)檫@些層面位于不同的層。是否如此呢?我們來看一個(gè)簡(jiǎn)單的測(cè)試。

選擇相鄰層中的一層,并在該層面注入信號(hào),然后,將交叉耦合層連接到一個(gè)頻譜分析儀。可以看到,耦合到相鄰層的信號(hào)非常多。即使間距40密爾,某種意義上相鄰 層仍會(huì)形成一個(gè)電容,因此在某些頻率下,信號(hào)仍會(huì)從一個(gè)層耦合到另一個(gè)層。

假設(shè)某層上的高噪聲數(shù)字部分具有高速開關(guān)的1V信號(hào),層間隔離為60dB時(shí),非受驅(qū)層將看到從受驅(qū)層耦合而來的1mV信號(hào)。對(duì)于2Vp-p滿量程擺幅的12位模數(shù)轉(zhuǎn)換器ADC)而言,這意味著2LSB(最低有效位)的耦合。對(duì)于特定的系統(tǒng),這可能不成問題, 但應(yīng)注意,當(dāng)分辨率從12位提高到14位時(shí),靈敏度會(huì)提高四倍,因而誤差將增大到8LSB。

忽略交叉面/交叉層耦合可能不會(huì)導(dǎo)致系統(tǒng)設(shè)計(jì)失敗,或者削弱設(shè)計(jì),但必須保持警惕,因?yàn)閮蓚€(gè)層面之間的耦合可能比想象的要多。

在目標(biāo)頻譜內(nèi)發(fā)現(xiàn)噪聲雜散耦合時(shí),應(yīng)注意這一點(diǎn)。有時(shí)候,布局布線會(huì)導(dǎo)致非預(yù)期 信號(hào)或?qū)咏徊骜詈现敛煌瑢?。調(diào)試敏感系統(tǒng)時(shí)請(qǐng)記住這一點(diǎn):?jiǎn)栴}可能出在下面一層。

審核編輯:彭菁
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 模數(shù)轉(zhuǎn)換器

    關(guān)注

    26

    文章

    3218

    瀏覽量

    127049
  • 頻譜
    +關(guān)注

    關(guān)注

    7

    文章

    887

    瀏覽量

    45810
  • PCB布局
    +關(guān)注

    關(guān)注

    9

    文章

    184

    瀏覽量

    27932
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    104條關(guān)于PCB布局布線的小技巧

    在電子產(chǎn)品設(shè)計(jì)中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現(xiàn)在,
    的頭像 發(fā)表于 01-07 09:21 ?413次閱讀
    104條關(guān)于<b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>的小技巧

    PCB布線布局電路設(shè)計(jì)規(guī)則

    常用的PCB設(shè)計(jì)規(guī)則
    發(fā)表于 11-09 14:10 ?89次下載

    了解TI基于PCB布線規(guī)則的DDR時(shí)序規(guī)范

    電子發(fā)燒友網(wǎng)站提供《了解TI基于PCB布線規(guī)則的DDR時(shí)序規(guī)范.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 11:47 ?1次下載
    了解TI基于<b class='flag-5'>PCB</b><b class='flag-5'>布線規(guī)則</b>的DDR時(shí)序規(guī)范

    在DSP上實(shí)現(xiàn)DDR2 PCB布局布線

    電子發(fā)燒友網(wǎng)站提供《在DSP上實(shí)現(xiàn)DDR2 PCB布局布線.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 09:16 ?3次下載
    在DSP上實(shí)現(xiàn)DDR2 <b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>

    一文讓你了解PCB六層板布局

    是電路板設(shè)計(jì)中的重要環(huán)節(jié),這種疊層結(jié)構(gòu)可以有效地減少信號(hào)串?dāng)_和電磁干擾,提高電路板的性能,也直接影響到電路板的性能、可靠性和成本。 PCB 六層板的布線規(guī)則 1.電源線和地線的布線:電源線和地線的
    的頭像 發(fā)表于 07-23 11:36 ?1738次閱讀

    超全PCB布局布線規(guī)則,一文全搞定!

    一、布局 元器件布局的10條規(guī)則 1、遵照“先大后小,先難后易”的布置原則,即重要的單元電路、核心元器件應(yīng)當(dāng)優(yōu)先布局。 2、布局中應(yīng)參考原理
    的頭像 發(fā)表于 07-17 15:45 ?2299次閱讀
    超全<b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線規(guī)則</b>,一文全搞定!

    非常實(shí)用的PCB布局布線規(guī)則,畫出美而高性能的板子

    無法避免線寬的變化,應(yīng)該盡量減少中間不一致部分的有效長(zhǎng)度。 (4)走線長(zhǎng)度控制規(guī)則 即短線規(guī)則,在設(shè)計(jì)時(shí)應(yīng)該盡量讓布線長(zhǎng)度盡量短,以減少由于走線過長(zhǎng)帶來的干擾問題,特別是一些重要信號(hào)線,如時(shí)鐘線
    發(fā)表于 07-17 15:43

    高速pcb布線規(guī)則有哪些

    高速pcb布線規(guī)則有哪些 高速PCB布線規(guī)則 摘要:隨著電子技術(shù)的快速發(fā)展,高速PCB設(shè)計(jì)變得越來越重要。為了確保信號(hào)完整性和電磁兼容性,遵
    的頭像 發(fā)表于 06-10 17:33 ?981次閱讀

    USB差分信號(hào)線布線規(guī)則是什么?

    USB差分信號(hào)線布線規(guī)則
    發(fā)表于 06-04 06:18

    射頻PCB線規(guī)則簡(jiǎn)析

    射頻(RF)PCB線規(guī)則是確保無線通信設(shè)備性能的關(guān)鍵因素之一。在高頻信號(hào)設(shè)計(jì)中,PCB走線不僅承載著電流,還對(duì)信號(hào)的完整性和質(zhì)量有著顯著影響。
    的頭像 發(fā)表于 05-16 18:18 ?3417次閱讀

    pcb電源布線規(guī)則分享 PCB電源布線的六大技巧

    PCB電源布線是印刷電路板設(shè)計(jì)中非常重要的一環(huán)。電源布線的好壞直接影響到電路的穩(wěn)定性和性能。本文將介紹幾個(gè)PCB電源
    發(fā)表于 05-16 11:50 ?2224次閱讀

    高頻高密度PCB布局設(shè)計(jì)注意事項(xiàng)

    布局也就成了大家設(shè)計(jì)PCB高頻板時(shí)候需要探討的關(guān)鍵點(diǎn)。接下來深圳PCBA公司為大家介紹下高頻PCB設(shè)計(jì)布局的注意要點(diǎn)。 高頻
    的頭像 發(fā)表于 03-04 14:01 ?530次閱讀

    PCB設(shè)計(jì)優(yōu)化丨布線布局必須掌握的檢查項(xiàng)

    制造缺陷,提高產(chǎn)品的穩(wěn)定性和可靠性。 而在PCB設(shè)計(jì)中,布局布線是決定整個(gè)電路板性能、可靠性及制造成本的關(guān)鍵環(huán)節(jié)之一,所以本文將重點(diǎn)介紹其相關(guān)檢查項(xiàng)概述。 ? 一、
    的頭像 發(fā)表于 02-27 18:22 ?1946次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)優(yōu)化丨<b class='flag-5'>布線</b><b class='flag-5'>布局</b>必須掌握的檢查項(xiàng)

    PCB設(shè)計(jì)優(yōu)化丨布線布局必須掌握的檢查項(xiàng)

    缺陷,提高產(chǎn)品的穩(wěn)定性和可靠性。 而在PCB設(shè)計(jì)中,布局布線是決定整個(gè)電路板性能、可靠性及制造成本的關(guān)鍵環(huán)節(jié)之一,所以本文將重點(diǎn)介紹其相關(guān)檢查項(xiàng)概述。 一、
    發(fā)表于 02-27 18:19

    如何優(yōu)化 PCB 布線規(guī)則?

    本文要點(diǎn)在PCB布線中不使用規(guī)則可能會(huì)出現(xiàn)的問題。設(shè)計(jì)中可使用的不同類型PCB布線規(guī)則。如何在PCB
    的頭像 發(fā)表于 02-19 13:00 ?1317次閱讀
    如何優(yōu)化 <b class='flag-5'>PCB</b> <b class='flag-5'>布線規(guī)則</b>?