欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

提高處理器能效的切換策略

星星科技指導員 ? 來源:嵌入式計算設計 ? 作者:Brian Law,Greg Ferr ? 2022-06-15 09:48 ? 次閱讀

更小硅幾何尺寸的不斷進步使嵌入式設備(尤其是微處理器)的工作電壓更低。處理器內(nèi)核的工作電壓現(xiàn)在低至 1.2 V,并迅速升至 0.8 V,這對設計人員如何有效地為這些設備供電提出了挑戰(zhàn)。與使用線性穩(wěn)壓器為低壓設備供電的傳統(tǒng)方法相反,在這些應用中使用開關穩(wěn)壓器可以幫助解決這個問題。根據(jù)系統(tǒng)要求,設計人員可以使用各種架構來最大限度地提高開關穩(wěn)壓器的效率。

典型的低功耗嵌入式處理器消耗 300-600 mA。在內(nèi)核電壓為 3.3 V 的老一代處理器中使用開關穩(wěn)壓器幾乎沒有什么好處。然而,降低核心電壓為提高效率提供了重要機會,尤其是在由鋰離子電池 (4.2 V) 或 5 V 軌供電時。例如,4.2 V 系統(tǒng)中的線性穩(wěn)壓器在調(diào)節(jié)到 1.2 V 時會浪費 1.8 W [(4.2-1.2 V) x 600 mA]。相比之下,開關穩(wěn)壓器在相同電壓下的效率最高可達 95%條件,這會給系統(tǒng)增加大量的運行時間。

開關穩(wěn)壓器產(chǎn)生的潛在噪聲、輕負載時的低效率以及對更復雜控制的需求傳統(tǒng)上阻礙了設計人員將此類穩(wěn)壓器用于嵌入式處理器。此外,線性穩(wěn)壓器的占地面積更大,使線性穩(wěn)壓成為首選方法。盡管如此,設計人員仍可以采用多種技術來大大提高開關電源的效率,并使開關穩(wěn)壓器在不同類型的設計中可行。具有集成控制器、傳輸器件和補償組件的單個 IC 使開關穩(wěn)壓器的設計密集度降低,實施起來更具成本效益。

標準降壓拓撲

一個簡單的降壓開關包括場效應晶體管 (FET)、二極管、電感器、電容器和控制器,如圖 1 所示。在此拓撲中調(diào)節(jié)輸出電壓涉及改變 FET 柵極上的占空比以增加或減少通過電感器的電流,一種稱為脈沖寬度調(diào)制 (PWM) 的方法。PWM 開關穩(wěn)壓器在滿載運行時的效率可高達 95% 以上。然而,當在輕負載下運行時,開關穩(wěn)壓器的效率會顯著下降,這對于在不斷變化的負載條件下運行或需要低電流或睡眠模式的系統(tǒng)來說是不可取的。

圖1

poYBAGKpOqqAUiKOAABGpZ6Wto4159.png

為了克服開關穩(wěn)壓器在輕負載條件下效率低下的問題,設計人員可以將穩(wěn)壓器置于脈沖跳躍或脈沖頻率調(diào)制 (PFM) 模式。在 PFM 模式下,開關穩(wěn)壓器中的 FET 僅在輸出電壓低于下限時工作。這減少了脈沖數(shù)量,進而減少了通過 FET、電感器和二極管的開關損耗,從而提高了輕負載條件下的效率。對于圖 2 所示的器件,穩(wěn)壓器以大約 100 mA 的電流從 PFM 轉換為 PWM,從而在整個輸出電流范圍內(nèi)最大限度地提高效率。

圖 2

pYYBAGKpOrKADtUBAAHlvhrOqSw578.png

在使用 PFM 穩(wěn)壓器進行設計時,設計人員必須考慮使用它的應用。由于切換器的頻率隨輸出負載而變化,因此切換頻率可能會降至音頻頻段,這可能會產(chǎn)生不良噪聲問題。幸運的是,當今市場上可用的某些工具可以確保頻率永遠不會進入音頻頻帶。盡管這些工具可能會導致輕負載下的效率略有下降,但它們可以為設計人員節(jié)省無數(shù)時間來消除噪聲問題。

同步拓撲

設計人員可以使用同步拓撲進一步提高開關的效率,如圖 3 所示。這種拓撲可以通過用低 R ds(on) FET 替換二極管來降低開關損耗和二極管的反向恢復損耗。

圖 3

poYBAGKpOqKAI7THAABfVkemeUg053.png

在此拓撲中,同步切換的時序至關重要。如果兩個 FET 都導通,則每個周期都會損失功率,效率會受到影響。此外,設計人員必須考慮選擇哪些器件。例如,F(xiàn)ET 的柵極電容是一個重要的變量,因為它可以在控制器關閉 FET 后保持低側 FET 導通。在柵極保持充電的短時間內(nèi),輸入電源直接分流到地。R ds(on)和 FET 的柵極電容將對這種拓撲的效率影響最大;因此,優(yōu)化兩者很重要。

在上述拓撲中,當電路板空間非常有限時,使用更高的開關頻率可能是有利的。更高的開關頻率允許設計人員使用更小的無源元件,例如電感器和輸出電容器,這可以降低設計成本和整體占位面積。然而,這是以降低效率為代價的。當頻率增加時,F(xiàn)ET 開關的次數(shù)增加,這反過來又增加了損耗。此外,較小的電感器和電容器可能會在輸出電壓上產(chǎn)生較高的紋波。

多相拓撲

為了克服當今嚴格的紋波要求,同時保持嵌入式設計的效率,設計人員可以使用多相 DC-DC 開關。這種拓撲結構可以降低開關損耗,同時有效提高穩(wěn)壓器的開關頻率。

例如,考慮連接到負載 I load的單相 DC-DC 同步開關。通過每個 FET 的開關損耗為 I 2 R 或 I load 2 * R ds(on)。在多相設計中,每個 FET 的開關損耗相同。但是,每相中的電流除以相數(shù)。因此,可以通過以下方式降低兩相設計中的開關損耗:

pYYBAGKpOpqAECREAABgURNP0Gk441.png

此外,多相設計改善了穩(wěn)壓器的紋波電流和瞬態(tài)響應時間。這會增加成本和占位面積,因為必須為每相添加一個電感器和兩個 FET,并且控制器變得更大、更復雜。

縮小選項

電源效率是滿足便攜式產(chǎn)品延長電池壽命需求的關鍵。處理器制造商通過降低工作電壓來幫助這項工作,但電源必須適應以最大限度地提高效率。在決定最高效的電源時,檢查變量以確保電源滿足處理器要求非常重要。電源成本也必須是決策的一部分。

標準降壓開關在 PWM 模式下運行時可提供效率,并且比同步降壓更簡單,因此是一種更便宜的選擇。但是,二極管會產(chǎn)生電壓降,從而浪費一些功率。同步降壓使用 FET 代替二極管來降低此電壓降,從而提高效率但成本更高。

當處理器處于睡眠模式時,多模式穩(wěn)壓器通過從 PWM 切換到 PFM 來提高整個負載范圍內(nèi)的效率。這會增加一些輸出紋波電壓,但只要它保持在處理器的功率規(guī)格范圍內(nèi),就會顯著提高電池壽命。多相穩(wěn)壓器在保持效率的同時消除了大部分輸出紋波電壓,但成本也更高。

設計人員在為嵌入式處理器設計電源時可以遵循這些指南。所有設計都需要權衡取舍,電源也不例外。考慮到任何設計的預算限制、電源要求和效率目標,這些策略將有助于縮小選擇范圍,以確定提供三者最佳折衷的電源。

作者:Brian Law,Greg Ferrell

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    19440

    瀏覽量

    231321
  • 嵌入式
    +關注

    關注

    5096

    文章

    19189

    瀏覽量

    308031
  • 穩(wěn)壓器
    +關注

    關注

    24

    文章

    4258

    瀏覽量

    94227
收藏 人收藏

    評論

    相關推薦

    處理器超頻技巧與注意事項

    隨著科技的發(fā)展,處理器的性能越來越強大,但有時我們?nèi)韵M@得更高的性能。超頻是一種提高處理器性能的方法,但需要謹慎操作以避免潛在風險。 超頻前的準備 了解處理器規(guī)格 :在超頻前,了解處理器
    的頭像 發(fā)表于 02-07 09:16 ?220次閱讀

    低功耗處理器的優(yōu)勢分析

    隨著科技的飛速發(fā)展,電子設備的種類和數(shù)量不斷增加,人們對設備的要求也越來越高。低功耗處理器因其在節(jié)能、環(huán)保和成本效益方面的優(yōu)勢而受到廣泛關注。 低功耗處理器的定義 低功耗
    的頭像 發(fā)表于 02-07 09:14 ?211次閱讀

    IO模塊助力PLC,全面提升中水處理設備

    隨著我國環(huán)保事業(yè)的不斷發(fā)展,中水處理技術在工業(yè)、生活等領域發(fā)揮著越來越重要的作用。如何提高中水處理設備的,成為行業(yè)關注的焦點。本文將為您
    的頭像 發(fā)表于 12-16 14:57 ?167次閱讀
    IO模塊助力PLC,全面提升中水<b class='flag-5'>處理</b>設備<b class='flag-5'>能</b><b class='flag-5'>效</b>

    智慧水務綜合管理系統(tǒng)-提高污水廠

    智慧水務管理平臺通過在污水廠源、網(wǎng)、荷、儲、充的各個關鍵節(jié)點安裝保護、監(jiān)測、分析、治理裝置,用于監(jiān)測污水廠能耗總量和能耗強度,監(jiān)測主要用設備
    的頭像 發(fā)表于 10-21 14:14 ?251次閱讀
    智慧水務綜合<b class='flag-5'>能</b><b class='flag-5'>效</b>管理系統(tǒng)-<b class='flag-5'>提高</b>污水廠<b class='flag-5'>能</b><b class='flag-5'>效</b>

    英特爾發(fā)布至強6處理器產(chǎn)品

    以“綠色向新,釋放新質(zhì)生產(chǎn)力”為主題的英特爾至強6處理器新品發(fā)布會在北京舉行。會上,英特爾重磅推出首款配備核的英特爾至強6
    的頭像 發(fā)表于 09-23 15:48 ?428次閱讀

    充電也要算法?儲充電芯片中的算法處理器

    電子發(fā)燒友網(wǎng)報道(文/黃山明)充電算法處理器是一種專門設計用于執(zhí)行充電算法的微處理器或ASIC,這些算法可以優(yōu)化電池的充電過程,提高充電效率,延長電池壽命,并確保充電安全。這種處理器
    的頭像 發(fā)表于 07-30 00:07 ?3825次閱讀

    浪潮信息分布式存儲AS13000完成英特爾至強6處理器適配

    近日,浪潮信息分布式存儲AS13000完成英特爾至強6處理器適配,實現(xiàn)每瓦性能提升2.3倍,以更高的效率、更優(yōu)的成本滿足海量多態(tài)數(shù)據(jù)的存儲需求,充分釋放數(shù)據(jù)價值。
    的頭像 發(fā)表于 06-19 10:05 ?952次閱讀
    浪潮信息分布式存儲AS13000完成英特爾至強6<b class='flag-5'>能</b><b class='flag-5'>效</b>核<b class='flag-5'>處理器</b>適配

    采用144核,提升66%!英特爾至強6處理器震撼上市,加速數(shù)據(jù)中心升級

    6月6日,以“綠色向新,釋放新質(zhì)生產(chǎn)力”為主題的英特爾至強6處理器新品發(fā)布會在北京盛大舉行。英特爾數(shù)據(jù)中心與人工智能事業(yè)部副總裁兼至強
    的頭像 發(fā)表于 06-11 18:13 ?7970次閱讀
    采用144核,<b class='flag-5'>能</b><b class='flag-5'>效</b>提升66%!英特爾至強6<b class='flag-5'>處理器</b>震撼上市,加速數(shù)據(jù)中心升級

    差分可編程振蕩,頻點50MHz,LVDS輸出,應用于音視頻處理器

    晶振的頻率和工作模式對音視頻處理器的功率管理也具有影響。通過控制晶振的頻率和工作模式,可以實現(xiàn)對音視頻處理器功耗的優(yōu)化和管理,從而提高系統(tǒng)的
    的頭像 發(fā)表于 06-11 15:38 ?645次閱讀
    差分可編程振蕩<b class='flag-5'>器</b>,頻點50MHz,LVDS輸出,應用于音視頻<b class='flag-5'>處理器</b>

    英特爾發(fā)布至強6處理器

    英特爾近日發(fā)布了一款革命性的處理器產(chǎn)品——至強6(代號Sierra Forest)。這款處理器以其獨特的核設計和基于Intel 3制程工藝的技術,在提供卓越算力的同時,顯著降低了能
    的頭像 發(fā)表于 06-07 15:55 ?631次閱讀

    英特爾首發(fā)數(shù)據(jù)中心處理器,144核高密度,機架密度提升3倍

    2024年6月6日,北京——今日,以“綠色向新,釋放新質(zhì)生產(chǎn)力”為主題的英特爾?至強? 6處理器新品發(fā)布會在北京舉行。會上,英特爾重磅推出首款配備
    的頭像 發(fā)表于 06-07 10:44 ?379次閱讀
    英特爾首發(fā)數(shù)據(jù)中心<b class='flag-5'>能</b><b class='flag-5'>效</b>核<b class='flag-5'>處理器</b>,144核高密度,機架密度提升3倍

    重磅!英特爾發(fā)布intel3制程至強6處理器,賦數(shù)據(jù)中心升級

    6月6日,以“綠色向新,釋放新質(zhì)生產(chǎn)力”為主題的英特爾至強6處理器新品發(fā)布會在北京舉行。會上,英特爾重磅推出首款配備核的英特爾至強
    的頭像 發(fā)表于 06-07 10:38 ?5646次閱讀
    重磅!英特爾發(fā)布intel3制程至強6<b class='flag-5'>能</b><b class='flag-5'>效</b>核<b class='flag-5'>處理器</b>,賦<b class='flag-5'>能</b>數(shù)據(jù)中心<b class='flag-5'>能</b><b class='flag-5'>效</b>升級

    英特爾?至強?6處理器:Intel 3開山力作,每瓦性能提升2.6倍

    英特爾帶來了英特爾??至強??6處理器產(chǎn)品,來滿足云化數(shù)據(jù)中心對高性能、高密度、高能和低TCO的需求,進一步推動企業(yè)數(shù)字化升級的步伐。我們也期待未來將推出的288核6900E系
    的頭像 發(fā)表于 06-07 06:37 ?628次閱讀
    英特爾?至強?6<b class='flag-5'>能</b><b class='flag-5'>效</b>核<b class='flag-5'>處理器</b>:Intel 3開山力作,每瓦性能提升2.6倍

    智慧水務管理平臺-為污水處理管理提供科學、精細的解決方案

    智慧水務管理平臺通過在污水廠源、網(wǎng)、荷、儲、充的各個關鍵節(jié)點安裝保護、監(jiān)測、分析、治理裝置,用于監(jiān)測污水廠能耗總量和能耗強度,監(jiān)測主要用設備
    的頭像 發(fā)表于 04-18 15:50 ?510次閱讀
    智慧水務<b class='flag-5'>能</b><b class='flag-5'>效</b>管理平臺-為污水<b class='flag-5'>處理</b>的<b class='flag-5'>能</b><b class='flag-5'>效</b>管理提供科學、精細的解決方案

    AMD EPYC 8004系列處理器優(yōu)勢介紹

    AMD EPYC 8004系列處理器就是專為單路平臺設計的高能處理器,它體積小巧,非常適合空間和功率有限的部署環(huán)境。
    發(fā)表于 04-15 11:30 ?415次閱讀
    AMD EPYC 8004系列<b class='flag-5'>處理器</b>優(yōu)勢介紹