欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB疊層設(shè)計(jì)與阻抗分析

STM32單片機(jī) ? 來(lái)源:STM32單片機(jī) ? 作者:STM32單片機(jī) ? 2022-06-16 16:36 ? 次閱讀

前言

STM32 無(wú)線系列產(chǎn)品PCB 設(shè)計(jì)中,需要對(duì)射頻部分電路進(jìn)行阻抗控制,良好的阻抗控制可以減少信號(hào)衰減、反射和 EMC 輻射。本篇 LAT 主要介紹印制電路板(PCB)上射頻走線阻抗仿真計(jì)算工具的使用方法。使用的計(jì)算工具為 Altium Designer V21.1.0,其他專業(yè)計(jì)算工具有 Si9000,AppCAD 等,使用時(shí)可參照本文章設(shè)置的方法進(jìn)行仿真。

2. PCB 疊層設(shè)計(jì)

PCB 的疊層里的 Prepreg 類型、線路層的間距以及銅箔厚度都會(huì)影響到阻抗,因此需要按照實(shí)際 PCB 疊層進(jìn)行推導(dǎo)計(jì)算射頻走線的阻抗。本文選取嘉立創(chuàng)的一個(gè) 1.6mm 典型四層板疊層(Prepreg 為 7628)分布為例:

ea966db0-ec8f-11ec-ba43-dac502259ad0.png

3.Altium Designer 阻抗分析

打開一個(gè) PCB 文件,在 “Design”目錄里找到“Layer Stack Manager”。點(diǎn)擊打開會(huì)自動(dòng)生成 PCB 文件的 “Stackup”文件。

eaa1d1be-ec8f-11ec-ba43-dac502259ad0.png

按照疊層分布圖對(duì)“Stackup”進(jìn)行設(shè)置,需要設(shè)置線路層的厚度、壓合 Prepreg 厚度以及 FR4 的介電常數(shù)。

eabf1cba-ec8f-11ec-ba43-dac502259ad0.png

點(diǎn)擊“Impedance”,再點(diǎn)擊“Add”增加一個(gè)阻抗計(jì)算表格。射頻走線模型分為單端和差分兩種,還可以根據(jù)參考地平面的不同進(jìn)行選擇對(duì)應(yīng)的射頻走線阻抗模型。

ead092d8-ec8f-11ec-ba43-dac502259ad0.png

點(diǎn)選 Top 層,可以更改阻抗線對(duì)應(yīng)的參考層,默認(rèn)為 L2 GND 層,可以更改為 L3 或者 L4。如果使用非相鄰層作為參考層,則需要將中間各層對(duì)應(yīng)部分挖空處理。圖 5 是將參考層更改為 L3 時(shí)的線寬參數(shù),可以看到線寬明顯變寬了。

eada18bc-ec8f-11ec-ba43-dac502259ad0.png

下面兩個(gè)范例分別為參考地為相鄰層 L2 和參考地為兩側(cè)共面加參考層 L2 的仿真結(jié)果,仿真的阻抗為單端 50ohm。從結(jié)果可以看出增加兩側(cè)共面為參考層可以減小阻抗線的寬度。

eaf0384a-ec8f-11ec-ba43-dac502259ad0.png

eb03a628-ec8f-11ec-ba43-dac502259ad0.png

下面的范例圖 8 為采用 L3 參考層為參考地時(shí)的仿真結(jié)果,與圖 7 相比,結(jié)果顯示由于參考地距離射頻走線更遠(yuǎn),在保持共面地間距不變的情況下需要更寬的走線來(lái)達(dá)到同樣的 50ohm 阻抗。如果覺得阻抗線的寬度不理想可以適當(dāng)調(diào)整阻抗線與兩側(cè) GND 之間的間距。

eb105800-ec8f-11ec-ba43-dac502259ad0.png

圖 9 為差分 100ohm 阻抗線設(shè)置范例,可通過(guò)差分線之間的間距,差分線寬度,差分線與兩側(cè) GND間距以及參考平面來(lái)調(diào)整阻抗。

eb24f670-ec8f-11ec-ba43-dac502259ad0.png

小結(jié)

PCB 板的射頻走線阻抗與射頻性能息息相關(guān),因此在設(shè)計(jì)射頻電路板時(shí)需要根據(jù)實(shí)際板材的材質(zhì)、疊層組成以及走線參考地來(lái)仿真阻抗。在實(shí)際阻抗仿真的過(guò)程中,可以通過(guò)調(diào)節(jié)線寬、線間距以及參考面來(lái)達(dá)到預(yù)期的阻抗目標(biāo)。

原文標(biāo)題:工程師筆記|印制電路板射頻走線阻抗計(jì)算

文章出處:【微信公眾號(hào):STM32單片機(jī)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4326

    文章

    23170

    瀏覽量

    400106
  • 阻抗計(jì)算
    +關(guān)注

    關(guān)注

    4

    文章

    23

    瀏覽量

    15053
  • 射頻走線
    +關(guān)注

    關(guān)注

    0

    文章

    6

    瀏覽量

    8816
  • 疊層設(shè)計(jì)
    +關(guān)注

    關(guān)注

    0

    文章

    27

    瀏覽量

    6225

原文標(biāo)題:工程師筆記|印制電路板射頻走線阻抗計(jì)算

文章出處:【微信號(hào):STM32_STM8_MCU,微信公眾號(hào):STM32單片機(jī)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    淺談PCB設(shè)計(jì)原則及阻抗設(shè)計(jì)

    由于最小線寬和最小線距是取決于PCB類型以及成本要求,受此限制,選擇的PCB結(jié)構(gòu)必須能實(shí)現(xiàn)板上的所有阻抗需求,包括內(nèi)層和外層、單端和差分
    發(fā)表于 07-18 09:22 ?1495次閱讀
    淺談<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)原則及<b class='flag-5'>阻抗</b>設(shè)計(jì)

    RK3588 PCB推薦阻抗設(shè)計(jì)

    分享,《RK3588 PCB設(shè)計(jì)指導(dǎo)白皮書》其中章節(jié)——RK3588 PCB推薦阻抗設(shè)計(jì)。(文末附《RK3588
    發(fā)表于 08-10 09:32 ?1027次閱讀
    RK3588 <b class='flag-5'>PCB</b>推薦<b class='flag-5'>疊</b><b class='flag-5'>層</b>及<b class='flag-5'>阻抗</b>設(shè)計(jì)

    PCB設(shè)計(jì)及阻抗計(jì)算

    PCB設(shè)計(jì)及阻抗計(jì)算
    發(fā)表于 06-02 17:13

    PCB設(shè)計(jì)及阻抗計(jì)算

    PCB設(shè)計(jì)及阻抗計(jì)算
    發(fā)表于 09-28 15:13

    PCB設(shè)計(jì)及阻抗計(jì)算

    本帖最后由 lee_st 于 2017-10-31 08:48 編輯 PCB設(shè)計(jì)及阻抗計(jì)算
    發(fā)表于 10-21 20:44

    PCB阻抗控制和設(shè)計(jì)

    是電路板設(shè)計(jì)的一個(gè)重要指標(biāo),特別是在高頻電 路的PCB設(shè)計(jì)中,必須考慮導(dǎo)線的特性阻抗和器件或信號(hào)所要求的特性阻抗是否一致,是否匹配。這就涉及到兩個(gè)概念:阻抗控制與
    發(fā)表于 05-30 07:18

    【珍藏版】PCB阻抗設(shè)計(jì)與方案

    【珍藏版】PCB阻抗設(shè)計(jì)與方案,感興趣的小伙伴們可以看看。
    發(fā)表于 07-26 11:11 ?0次下載

    總結(jié)了PCB設(shè)計(jì)阻抗的4大注意事項(xiàng) 幫助提高計(jì)算效率

    在高速PCB設(shè)計(jì)流程里,設(shè)計(jì)和阻抗計(jì)算是登頂?shù)牡谝惶?。下面我們總結(jié)了一些設(shè)計(jì)
    的頭像 發(fā)表于 01-22 14:00 ?5935次閱讀
    總結(jié)了<b class='flag-5'>PCB</b>設(shè)計(jì)<b class='flag-5'>疊</b><b class='flag-5'>層</b>算<b class='flag-5'>阻抗</b>的4大注意事項(xiàng) 幫助提高計(jì)算效率

    一文輕松搞定PCB阻抗設(shè)計(jì)

    決于選擇的PCB結(jié)構(gòu)。 由于最小線寬和最小線距是取決于PCB類型以及成本要求,受此限制,選擇的PCB
    的頭像 發(fā)表于 07-19 07:45 ?1021次閱讀

    PCB阻抗設(shè)計(jì)(RK3588方案)

    由于最小線寬和最小線距是取決于PCB類型以及成本要求,受此限制,選擇的PCB結(jié)構(gòu)必須能實(shí)現(xiàn)板上的所有阻抗需求,包括內(nèi)層和外層、單端和差分
    發(fā)表于 07-20 09:20 ?841次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>和<b class='flag-5'>阻抗</b>設(shè)計(jì)(RK3588方案)

    【華秋干貨鋪】一文輕松搞定PCB阻抗設(shè)計(jì)

    決于選擇的PCB結(jié)構(gòu)。 由于最小線寬和最小線距是取決于PCB類型以及成本要求,受此限制,選擇的PCB
    的頭像 發(fā)表于 07-27 18:15 ?761次閱讀
    【華秋干貨鋪】一文輕松搞定<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>和<b class='flag-5'>阻抗</b>設(shè)計(jì)

    【華秋干貨鋪】一文輕松搞定PCB阻抗設(shè)計(jì)

    決于選擇的PCB結(jié)構(gòu)。 由于最小線寬和最小線距是取決于PCB類型以及成本要求,受此限制,選擇的PCB
    的頭像 發(fā)表于 07-31 10:15 ?839次閱讀
    【華秋干貨鋪】一文輕松搞定<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>和<b class='flag-5'>阻抗</b>設(shè)計(jì)

    RK3588 PCB推薦阻抗設(shè)計(jì)

    決于選擇的PCB結(jié)構(gòu)。由于最小線寬和最小線距是取決于PCB類型以及成本要求,受此限制,選擇的PCB
    的頭像 發(fā)表于 08-01 07:45 ?2555次閱讀
    RK3588 <b class='flag-5'>PCB</b>推薦<b class='flag-5'>疊</b><b class='flag-5'>層</b>及<b class='flag-5'>阻抗</b>設(shè)計(jì)

    DDR電路的阻抗設(shè)計(jì)

    8通孔板1.6mm厚度阻抗設(shè)計(jì) ? ? 在8通孔板
    的頭像 發(fā)表于 08-21 17:16 ?3050次閱讀
    DDR電路的<b class='flag-5'>疊</b><b class='flag-5'>層</b>與<b class='flag-5'>阻抗</b>設(shè)計(jì)

    PCB結(jié)構(gòu)設(shè)計(jì)詳解

    隨著高速電路的不斷涌現(xiàn),PCB板的復(fù)雜度也越來(lái)越高,為了避免電氣因素的干擾,信號(hào)和電源必須分離,所以就牽涉到多層PCB的設(shè)計(jì),即
    發(fā)表于 09-30 12:03 ?109次下載