楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布,Cadence? 射頻集成電路解決方案支持 TSMC 的 N6RF 設(shè)計參考流程和制程設(shè)計套件(PDK),加速推進(jìn)移動、5G 及無線應(yīng)用創(chuàng)新。通過 Cadence 與 TSMC 的持續(xù)合作,雙方的客戶已經(jīng)可以使用面向 TSMC 最新 N6RF CMOS 半導(dǎo)體技術(shù)的 Cadence 解決方案進(jìn)行設(shè)計。
Cadence 射頻集成電路解決方案支持 Cadence 智能系統(tǒng)設(shè)計(Intelligent System Design?)戰(zhàn)略,助力實現(xiàn)系統(tǒng)級芯片(SoC)的卓越設(shè)計。
Cadence Virtuoso? Schematic Editor、Virtuoso ADE 套件和集成的 Spectre? X 仿真器及射頻選項專門針對 TSMC 的 N6RF 制程技術(shù)進(jìn)行了優(yōu)化,已被納入射頻設(shè)計參考流程??蛻艨梢允芤嬗趲讉€關(guān)鍵功能,借助這些功能,客戶可以有效地管理工藝角仿真,進(jìn)行統(tǒng)計學(xué)分析,實現(xiàn)設(shè)計中心化和電路優(yōu)化。此外,該流程提供 Cadence EMX? 平面 3D 求解器與 Virtuoso Layout Suite EXL 實現(xiàn)環(huán)境之間的無縫集成,使設(shè)計人員能夠簡化電磁場建模,并能自動將 S 參數(shù)模型導(dǎo)入設(shè)計原理圖用于射頻仿真。
對于版圖后仿真,S 參數(shù)模型與 Cadence Quantus? 寄生提取方案的結(jié)果相結(jié)合,用于高保真射頻簽核電路和電遷移-壓降仿真??偟膩砜矗碌?Cadence 射頻集成電路全流程提供了一種高效的方法,能讓工程師在緊密集成的統(tǒng)一設(shè)計環(huán)境中實現(xiàn)設(shè)計目標(biāo)—性能、功耗效率和可靠性。
“通過與 Cadence 的持續(xù)合作,客戶能夠利用我們和 Cadence 共同開發(fā)的設(shè)計流程以及我們先進(jìn)的 N6RF 制程技術(shù)來實現(xiàn)其生產(chǎn)力目標(biāo),顯著提升性能和功耗效率?!盩SMC 設(shè)計基礎(chǔ)設(shè)施管理部副總裁 Suk Lee 表示,“借助新推出的 PDK,可以采用我們的技術(shù)來創(chuàng)建新一代移動、5G 和無線設(shè)計,從而加速推動先進(jìn)節(jié)點創(chuàng)新?!?/p>
“全面的 Cadence 射頻集成電路解決方案涵蓋了射頻設(shè)計的方方面面—從射頻定制無源器件生成和建模到具有自加熱功能的電遷移-壓降分析。借助這個統(tǒng)一的流程,客戶可以專注于創(chuàng)新設(shè)計,而不是把時間用來管理各種容易出錯的不同工具包。”Cadence 公司高級副總裁兼定制 IC 與 PCB 事業(yè)部總經(jīng)理 Tom Beckley 表示,“通過與臺積電的密切合作,我們的客戶可以獲得其 N6RF 制程技術(shù)和射頻設(shè)計參考流程所包含的各種先進(jìn)功能,幫助他們實現(xiàn)卓越的系統(tǒng)級芯片設(shè)計,更有效地將具有競爭力的設(shè)計推向市場?!?/p>
-
芯片
+關(guān)注
關(guān)注
456文章
51243瀏覽量
427619 -
集成電路
+關(guān)注
關(guān)注
5392文章
11630瀏覽量
363338 -
Cadence
+關(guān)注
關(guān)注
65文章
930瀏覽量
142488 -
5G
+關(guān)注
關(guān)注
1356文章
48510瀏覽量
566171
發(fā)布評論請先 登錄
相關(guān)推薦
加特蘭集成Cadence DSP,升級汽車成像雷達(dá)解決方案
Cadence推出基于Arm的系統(tǒng)Chiplet
![<b class='flag-5'>Cadence</b>推出基于Arm的<b class='flag-5'>系統(tǒng)</b>Chiplet](https://file1.elecfans.com//web3/M00/00/4E/wKgZPGdIHUWAXtBLAACVUC_PUHs663.jpg)
評論