欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文詳解Xilin的FPGA時(shí)鐘結(jié)構(gòu)

FPGA設(shè)計(jì)論壇 ? 來源:FPGA設(shè)計(jì)論壇 ? 作者:FPGA設(shè)計(jì)論壇 ? 2022-07-03 17:13 ? 次閱讀

?xilinx 的 FPGA 時(shí)鐘結(jié)構(gòu),7 系列 FPGA 的時(shí)鐘結(jié)構(gòu)和前面幾個(gè)系列的時(shí)鐘結(jié)構(gòu)有了很大的區(qū)別,7系列的時(shí)鐘結(jié)構(gòu)如下圖所示。

3ca65ac6-e63b-11ec-ba43-dac502259ad0.png

Clock Region:FPGA 內(nèi)部分成了很多個(gè)時(shí)鐘區(qū)域。

Horizontal Center:FPGA被 Horizontal Center 分成上下兩個(gè)部分,每個(gè)部分包含16個(gè) BUFG 。

Clock Backbone:全局時(shí)鐘線的主干道,將 FPGA 分成了左右兩部分,所有的全局時(shí)鐘布線均要從此經(jīng)過。

HROW:水平時(shí)鐘線,從水平方向貫穿每個(gè)時(shí)鐘區(qū)域的中心區(qū)域,將時(shí)鐘區(qū)域分成上下完全一致的兩部分。全局時(shí)鐘線進(jìn)入每個(gè)時(shí)鐘區(qū)域的邏輯資源時(shí),必須經(jīng)過水平時(shí)鐘線。

I/O Column:外部信號/時(shí)鐘輸入管腳。

CMT Backbone:對于相鄰時(shí)鐘區(qū)域的時(shí)鐘布線,可以不使用珍貴的全局時(shí)鐘網(wǎng)絡(luò),而使用每個(gè)時(shí)鐘區(qū)域都包含的 CMT Backbone 通道。

CMT Column:每個(gè)時(shí)鐘區(qū)域都包含一個(gè)CMT,一個(gè)CMT由一個(gè)MMCM和一個(gè)PLL組成。

GT Column:內(nèi)含高速串行收發(fā)器

總結(jié)來說,F(xiàn)PGA 實(shí)際上就是被分成很多個(gè)大小一樣時(shí)鐘區(qū)域,每個(gè)時(shí)鐘區(qū)域既可單獨(dú)工作又可通過全局時(shí)鐘 Clock BackBone 統(tǒng)一工作,同時(shí)水平相鄰的時(shí)鐘區(qū)域又可通過 HROW 來統(tǒng)一工作,上下相鄰的時(shí)鐘區(qū)域又可通過 CMT Backbone 統(tǒng)一工作。

Xilinx 7系列時(shí)鐘區(qū)域

3cd49d46-e63b-11ec-ba43-dac502259ad0.png

BUFG 即為全局時(shí)鐘緩沖器,從圖上看到,其輸出時(shí)鐘通過 Clock Backbone 可以到達(dá)任意一個(gè)時(shí)鐘區(qū)域,而且 BUFG 通過 HROW 到達(dá)時(shí)鐘區(qū)域內(nèi)部的每個(gè)邏輯單元。

BUFH 即為水平時(shí)鐘緩沖器,它相當(dāng)于一個(gè)功能受限的 BUFG ,其輸出時(shí)鐘只能通過 HROW 在左右相鄰的時(shí)鐘區(qū)域內(nèi)工作。

BUFIO 即為 IO 時(shí)鐘緩沖器,其輸出時(shí)鐘只能作用在一個(gè)時(shí)鐘區(qū)域的 IO 寄存器處,無法在 FPGA 內(nèi)部邏輯使用。

BUFR 即為區(qū)域時(shí)鐘緩沖器,其輸出只能作用在一個(gè)時(shí)鐘區(qū)域,相當(dāng)于 BUFH 的 mini 版。

BUFMR 即為多區(qū)域時(shí)鐘緩沖器,其輸出作用在本時(shí)鐘區(qū)域,還可以通過 CMT Backbone 作用在上下相鄰兩個(gè)時(shí)鐘區(qū)域。

MMCM、PLL 即時(shí)鐘管理模塊,用來消除時(shí)鐘的延遲、抖動(dòng)以及產(chǎn)生各種不同頻率的時(shí)鐘。

CC 即為外部時(shí)鐘輸入管腳,其管腳在內(nèi)部可以連接到 BUFG、BUFR、BUFIO、BUFH、MMCM、PLL 等,看具體的應(yīng)用具體連接。下圖所示為更為細(xì)致的 CC 管腳連接圖。一個(gè)時(shí)鐘區(qū)域有 4 對 CC 管腳,其中 2 對 SRCC ,2 對 MRCC 。SRCC 作為區(qū)域時(shí)鐘使用時(shí),只能連接本時(shí)鐘區(qū)域的 BUFR 和 BUFIO 。而 MRCC 則還可以通過BUFMR作用在上下相鄰的時(shí)鐘區(qū)域

3cef7576-e63b-11ec-ba43-dac502259ad0.png

Xilinx 7系列時(shí)鐘詳細(xì)描述

xilinx 7 系列 FPGA 里面,一個(gè) CMT 包含一個(gè) PLL 和一個(gè) MMCM。Ultra 系列 FPGA 里面包含兩個(gè) PLL 和 一個(gè) MMCM 。所以本文以 7 系列介紹0。

3d3c3b72-e63b-11ec-ba43-dac502259ad0.png

2.芯片上位置

BUFG、BUFR、BUFH、BUFIO 在芯片上所處位置如下圖所示

3d69e93c-e63b-11ec-ba43-dac502259ad0.png

將BUFR、BUFIO、BUFMR 放大如下圖所示

3dcbc7f6-e63b-11ec-ba43-dac502259ad0.png

3.驅(qū)動(dòng)能力對比

結(jié)合 BUF 在芯片上的位置,以及下圖不難理解BUFG、BUFH、BUFR、BUFIO的驅(qū)動(dòng)能力強(qiáng)弱。

3df451e4-e63b-11ec-ba43-dac502259ad0.png

3e256c98-e63b-11ec-ba43-dac502259ad0.png

物理管腳 IO

SRCC:外部差分時(shí)鐘或者單端時(shí)鐘驅(qū)動(dòng),只能作用于本區(qū)域時(shí)鐘:4個(gè)BUFIO、4個(gè)BUFR、本時(shí)鐘區(qū)域的CMT以及上下相鄰時(shí)鐘區(qū)域的CMT、16個(gè)BUFG、本時(shí)鐘區(qū)域以及水平相鄰時(shí)鐘區(qū)域的BUFH。

MRCC:外部差分時(shí)鐘或者單端時(shí)鐘驅(qū)動(dòng),只能作用于本區(qū)域時(shí)鐘:4個(gè)BUFIO、4個(gè)BUFR、2個(gè)BUFMR、本時(shí)鐘區(qū)域的CMT以及上下相鄰時(shí)鐘區(qū)域的CMT、16個(gè)BUFG、本時(shí)鐘區(qū)域以及水平相鄰時(shí)鐘區(qū)域的BUFH。

FPGA 芯片內(nèi)部

BUFIO:在相同的時(shí)鐘區(qū)域內(nèi),其可以被 MRCC、SRCC、MMCM 的 CLKOUT0~3、CLKFBOUT 驅(qū)動(dòng),還可以被本時(shí)鐘區(qū)域以及上下相鄰區(qū)域的 BUFMR 驅(qū)動(dòng);其只能驅(qū)動(dòng)本時(shí)鐘區(qū)域內(nèi)的 ILOGIC、OLOGIC 。

BUFR:在相同時(shí)鐘區(qū)域內(nèi),其可以被MRCC、SRCC、MMCM的CLKOUT0~3、CLKFBOUT驅(qū)動(dòng),還可以被本時(shí)鐘區(qū)域以及上下相鄰區(qū)域的BUFMR驅(qū)動(dòng);其能驅(qū)動(dòng)本時(shí)鐘區(qū)域內(nèi)的CMT、本時(shí)鐘區(qū)域內(nèi)所有邏輯單元、以及16個(gè)BUFG(不推薦)。

BUFMR:其只能被本時(shí)鐘區(qū)域的MRCC以及某些GT時(shí)鐘驅(qū)動(dòng);其能驅(qū)動(dòng)本時(shí)鐘區(qū)域以及上下相鄰區(qū)域的BUFIO、BUFR。

BUFG:其能被每個(gè)時(shí)鐘區(qū)域內(nèi)的SRCC、MRCC、CMT、GT、BUFR(不推薦)、其他BUFG;其可以驅(qū)動(dòng)CMT、GT時(shí)鐘、其他BUFG、FPGA內(nèi)任何邏輯單元、BUFH。

BUFH:其能被本時(shí)鐘區(qū)域以及左右相鄰時(shí)鐘區(qū)域內(nèi)的SRCC、MRCC、CMT、BUFG、GT時(shí)鐘驅(qū)動(dòng);其能驅(qū)動(dòng)本時(shí)鐘區(qū)域的CMT、GT時(shí)鐘、以及本時(shí)鐘區(qū)域內(nèi)的所有邏輯單元。

GT時(shí)鐘之RXUSERCLK、TXUSERCLK:其能被任何BUFG、以及本時(shí)鐘區(qū)域內(nèi)的BUFH驅(qū)動(dòng);其只能驅(qū)動(dòng)專用的串行收發(fā)器模塊。

GT時(shí)鐘之RXOUTCLK、TXOUTCLK:其被專用的串行收發(fā)器模塊驅(qū)動(dòng);其能驅(qū)動(dòng)BUFG、相同時(shí)鐘區(qū)域內(nèi)的CMT、BUFMR、BUFH以及相鄰時(shí)鐘區(qū)域內(nèi)的BUFH。

MGTREFCLK:其被外部MGT時(shí)鐘源驅(qū)動(dòng);其能驅(qū)動(dòng)BUFG、相同時(shí)鐘區(qū)域內(nèi)的CMT、BUFMR、BUFH以及相鄰時(shí)鐘區(qū)域內(nèi)的BUFH。

CMT(PLL&MMCM):其能被BUFG、SRCC(本時(shí)鐘區(qū)域以及上下相鄰時(shí)鐘區(qū)域)、MRCC(本時(shí)鐘區(qū)域以及上下相鄰時(shí)鐘區(qū)域)、GT(本時(shí)鐘區(qū)域)、BUFR(本時(shí)鐘區(qū)域或者上下相鄰時(shí)鐘區(qū)域加上BUFMR)、BUFMR、MMCM/PLL.CLKOUT0~3驅(qū)動(dòng);其能驅(qū)動(dòng)BUFG、相同時(shí)鐘區(qū)域內(nèi)的BUFIO、BUFR、BUFH以及水平相鄰的時(shí)鐘區(qū)域的BUFH、MMCM/PLL。

原文標(biāo)題:FPGA學(xué)習(xí)-Xilinx 7系列時(shí)鐘結(jié)構(gòu)

文章出處:【微信公眾號:FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21799

    瀏覽量

    606196
  • Xilinx
    +關(guān)注

    關(guān)注

    71

    文章

    2171

    瀏覽量

    122190
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1747

    瀏覽量

    131828

原文標(biāo)題:FPGA學(xué)習(xí)-Xilinx 7系列時(shí)鐘結(jié)構(gòu)

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    賽靈思FPGA全局時(shí)鐘網(wǎng)絡(luò)結(jié)構(gòu)詳解

    針對不同類型的器件,Xilinx公司提供的全局時(shí)鐘網(wǎng)絡(luò)在數(shù)量、性能等方面略有區(qū)別,下面以Virtex-4系列芯片為例,簡單介紹FPGA全局時(shí)鐘網(wǎng)絡(luò)結(jié)構(gòu)。
    發(fā)表于 11-28 18:49 ?1.3w次閱讀
    賽靈思<b class='flag-5'>FPGA</b>全局<b class='flag-5'>時(shí)鐘</b>網(wǎng)絡(luò)<b class='flag-5'>結(jié)構(gòu)</b><b class='flag-5'>詳解</b>

    XILINX FPGA IP之MMCM PLL DRP時(shí)鐘動(dòng)態(tài)重配詳解

    上文XILINX FPGA IP之Clocking Wizard詳解說到時(shí)鐘IP的支持動(dòng)態(tài)重配的,本節(jié)介紹通過DRP進(jìn)行MMCM PLL的重新配置。
    發(fā)表于 06-12 18:24 ?1.2w次閱讀
    XILINX <b class='flag-5'>FPGA</b> IP之MMCM PLL DRP<b class='flag-5'>時(shí)鐘</b>動(dòng)態(tài)重配<b class='flag-5'>詳解</b>

    Xilinx 7系列FPGA時(shí)鐘結(jié)構(gòu)解析

    ,以滿足各種設(shè)計(jì)需求,并提供時(shí)鐘驅(qū)動(dòng)邏輯資源的靈活性和可擴(kuò)展性。那今天我們起解剖Xilinx 7系列FPGA時(shí)鐘結(jié)構(gòu),看看它到底如何實(shí)現(xiàn)
    發(fā)表于 08-31 10:44 ?2744次閱讀
    Xilinx 7系列<b class='flag-5'>FPGA</b>的<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>結(jié)構(gòu)</b>解析

    詳解FPGA的特點(diǎn)及結(jié)構(gòu)

    (GateArrayLogic)、可編程邏輯器件PLD(ProgrammableLogicDevice)等可編程器件的基礎(chǔ)什么是FPGA上進(jìn)步發(fā)展的產(chǎn)物。它是作為專用集成電路ASIC
    發(fā)表于 11-02 09:21

    Xilin ISE設(shè)計(jì)流程FPGA系統(tǒng)設(shè)計(jì)入門免費(fèi)下載

    本文檔的主要內(nèi)容詳細(xì)介紹的是Xilin ISE設(shè)計(jì)流程FPGA系統(tǒng)設(shè)計(jì)入門免費(fèi)下載。
    發(fā)表于 10-29 08:00 ?9次下載
    <b class='flag-5'>Xilin</b> ISE設(shè)計(jì)流程<b class='flag-5'>FPGA</b>系統(tǒng)設(shè)計(jì)入門免費(fèi)下載

    詳解藍(lán)牙模塊原理與結(jié)構(gòu)

    電子發(fā)燒友網(wǎng)站提供《詳解藍(lán)牙模塊原理與結(jié)構(gòu).pdf》資料免費(fèi)下載
    發(fā)表于 11-26 16:40 ?94次下載

    FPGA時(shí)鐘系統(tǒng)的移植

    ASIC 和FPGA芯片的內(nèi)核之間最大的不同莫過于時(shí)鐘結(jié)構(gòu)。ASIC設(shè)計(jì)需要采用諸如時(shí)鐘樹綜合、時(shí)鐘延遲匹配等方式對整個(gè)
    發(fā)表于 11-23 16:50 ?878次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>時(shí)鐘</b>系統(tǒng)的移植

    詳解精密封裝技術(shù)

    詳解精密封裝技術(shù)
    的頭像 發(fā)表于 12-30 15:41 ?1713次閱讀

    詳解分立元件門電路

    詳解分立元件門電路
    的頭像 發(fā)表于 03-27 17:44 ?3393次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>詳解</b>分立元件門電路

    詳解pcb和smt的區(qū)別

    詳解pcb和smt的區(qū)別
    的頭像 發(fā)表于 10-08 09:31 ?3502次閱讀

    詳解pcb地孔的作用

    詳解pcb地孔的作用
    的頭像 發(fā)表于 10-30 16:02 ?1756次閱讀

    詳解pcb不良分析

    詳解pcb不良分析
    的頭像 發(fā)表于 11-29 17:12 ?1249次閱讀

    詳解pcb的msl等級

    詳解pcb的msl等級
    的頭像 發(fā)表于 12-13 16:52 ?1w次閱讀

    詳解pcb的組成和作用

    詳解pcb的組成和作用
    的頭像 發(fā)表于 12-18 10:48 ?1684次閱讀

    FPGA時(shí)鐘電路結(jié)構(gòu)原理

    FPGA 中包含些全局時(shí)鐘資源。以AMD公司近年的主流FPGA為例,這些時(shí)鐘資源由CMT(時(shí)鐘
    發(fā)表于 04-25 12:58 ?2048次閱讀
    <b class='flag-5'>FPGA</b>的<b class='flag-5'>時(shí)鐘</b>電路<b class='flag-5'>結(jié)構(gòu)</b>原理