欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于data保存時(shí)間的時(shí)序錯(cuò)誤

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2022-08-01 11:22 ? 次閱讀

Q:使用 zynq 器件, select io 解碼串行數(shù)據(jù), data 和 clock 直接進(jìn)入, 未進(jìn)行其他處理, 綜合有關(guān)于 data 保存時(shí)間的時(shí)序錯(cuò)誤, 請(qǐng)問什么問題? 實(shí)測(cè)接收功能基本正確

器件時(shí)序, 約束采用的是其中的 tframe = 1.3 - 1.9ns

1a8d52f0-1147-11ed-ba43-dac502259ad0.png

1aa00aa8-1147-11ed-ba43-dac502259ad0.png

1ac30972-1147-11ed-ba43-dac502259ad0.png

約束:

set_input_delay -clock [get_clocks rxDco_p] -clock_fall -min -add_delay -1.300 [get_ports rxData_n]
set_input_delay -clock [get_clocks rxDco_p] -clock_fall -max -add_delay -1.900 [get_ports rxData_n]
set_input_delay -clock [get_clocks rxDco_p] -min -add_delay -1.300 [get_ports rxData_n]
set_input_delay -clock [get_clocks rxDco_p] -max -add_delay -1.900 [get_ports rxData_n]

set_input_delay -clock [get_clocks rxDco_p] -clock_fall -min -add_delay -1.300 [get_ports rxData_p]
set_input_delay -clock [get_clocks rxDco_p] -clock_fall -max -add_delay -1.900 [get_ports rxData_p]
set_input_delay -clock [get_clocks rxDco_p] -min -add_delay -1.300 [get_ports rxData_p]
set_input_delay -clock [get_clocks rxDco_p] -max -add_delay -1.900 [get_ports rxData_p]

A:應(yīng)該是 set_input_delay 約束寫錯(cuò)了

參考 vivado language template 的話,這個(gè) data 接口符合 source synchronous--> center aligned --> DDR 的模板

其中參數(shù)

dv_bre = dv_bfe = 1.3ns

dv_are = dv_afe = (1/2 period - 1.9)ns

所以約束里的

-max 值是(1/2 period - 1.3)

-min 值是(1/2 period - 1.9)

Language template在 vivado 圖形界面 tools 菜單里。

關(guān)于 template 的介紹,可以先學(xué)習(xí) inputdelay/output delay 的理論基礎(chǔ),結(jié)合實(shí)踐琢磨一下,這套 template 使用的方法還是有點(diǎn)巧妙的

經(jīng)驗(yàn)是通過時(shí)序圖對(duì)比,找到最匹配的 template,確定里面對(duì)應(yīng)參數(shù)的值,套用 template里面的約束模板就可以。

可以找出這個(gè) source synchronous --> centeraligned --> DDR 模板,看里面的時(shí)序圖跟用戶手冊(cè)里的時(shí)序圖對(duì)比下

時(shí)序圖里沒有畫出 data 有效數(shù)據(jù)跟無效數(shù)據(jù)(就是陰影部分)的范圍,但 tFRAME 的值之所以是 1.3~1.9,就是因?yàn)?data 有有效數(shù)據(jù)跟無效數(shù)據(jù)范圍的原因,把時(shí)序圖的有效數(shù)據(jù)和無效數(shù)據(jù)范圍畫出來,就容易跟 template 里的時(shí)序圖進(jìn)行匹配了。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 串行
    +關(guān)注

    關(guān)注

    0

    文章

    237

    瀏覽量

    33980
  • Data
    +關(guān)注

    關(guān)注

    0

    文章

    63

    瀏覽量

    38340
  • 模板
    +關(guān)注

    關(guān)注

    0

    文章

    108

    瀏覽量

    20618

原文標(biāo)題:本周一問 | Select io 解串行數(shù)據(jù), 時(shí)序約束不通過問題

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    求助,關(guān)于ADC124S021的時(shí)序疑問求解

    從datasheet后面的使用知道DIN在SCLK上升沿輸入,DOUT在SCLK下降沿輸出,而時(shí)序圖好像顯示的是DIN在時(shí)鐘下降沿輸入,DOUT則看不出來,現(xiàn)在只轉(zhuǎn)換IN2,但轉(zhuǎn)換結(jié)果都是0
    發(fā)表于 02-06 07:30

    dac7624 data output timing是做什么用的?

    1:請(qǐng)問左側(cè)的 data output timing 是做什么用的?右側(cè)的是寫數(shù)字輸入的時(shí)序吧。2:這款dac可以單純的用IO模擬時(shí)序通信吧3:這個(gè)t CSD 要求最大不能超過160ns 很多單片機(jī)都達(dá)不到吧。單純的翻轉(zhuǎn)下I
    發(fā)表于 01-01 07:52

    EEPROM編程常見錯(cuò)誤及解決方案

    、電流過大或?qū)懭?b class='flag-5'>時(shí)序不正確等原因而損壞或不完整。 數(shù)據(jù)讀取錯(cuò)誤 : 讀取EEPROM時(shí),可能會(huì)因?yàn)樾酒瑪嗦?、短路或?nèi)部擊穿等問題導(dǎo)致數(shù)據(jù)讀取失敗或讀取到錯(cuò)誤的數(shù)據(jù)。 位翻轉(zhuǎn)錯(cuò)誤 : 存
    的頭像 發(fā)表于 12-16 17:08 ?1475次閱讀

    求助,關(guān)于STM32H7 FMC模式1的NADV時(shí)序問題求解

    模式1中手冊(cè)上沒有寫關(guān)于NADV引腳的時(shí)序,但是cubemx生成的代碼有這個(gè)引腳。這個(gè)引腳的時(shí)序可以參考其它工作模式嗎?
    發(fā)表于 09-09 07:23

    DDR4時(shí)序參數(shù)介紹

    DDR4(Double Data Rate 4)時(shí)序參數(shù)是描述DDR4內(nèi)存模塊在執(zhí)行讀寫操作時(shí)所需時(shí)間的一組關(guān)鍵參數(shù),它們直接影響到內(nèi)存的性能和穩(wěn)定性。以下是對(duì)DDR4時(shí)序參數(shù)的詳細(xì)解
    的頭像 發(fā)表于 09-04 14:18 ?3593次閱讀

    服務(wù)器錯(cuò)誤是怎么回事?常見錯(cuò)誤原因及解決方法匯總

    服務(wù)器錯(cuò)誤是怎么回事?最常見的原因分有六個(gè),分別是:硬件問題、軟件問題、網(wǎng)絡(luò)問題、資源耗盡、數(shù)據(jù)庫、文件權(quán)限問題??梢愿鶕?jù)以下具體錯(cuò)誤原因進(jìn)行辨別,并選擇適合的解決方法。關(guān)于常見服務(wù)器原因及解決方法如下:
    的頭像 發(fā)表于 08-12 10:11 ?1642次閱讀

    深度解析FPGA中的時(shí)序約束

    建立時(shí)間和保持時(shí)間是FPGA時(shí)序約束中兩個(gè)最基本的概念,同樣在芯片電路時(shí)序分析中也存在。
    的頭像 發(fā)表于 08-06 11:40 ?816次閱讀
    深度解析FPGA中的<b class='flag-5'>時(shí)序</b>約束

    電源時(shí)序器常見故障維修

    方法。 一、電源時(shí)序器的基本原理 電源時(shí)序器的工作原理是利用微控制器或繼電器等元件,按照預(yù)設(shè)的時(shí)間順序控制多個(gè)電源設(shè)備。其基本組成包括: 輸入端 :接收外部信號(hào),如手動(dòng)控制或遠(yuǎn)程控制信號(hào)。 控制單元 :根據(jù)輸入信號(hào)
    的頭像 發(fā)表于 07-08 14:14 ?3337次閱讀

    FPGA 高級(jí)設(shè)計(jì):時(shí)序分析和收斂

    、16ns、17ns、18ns,有兩條路徑能夠滿足要求,布局布線就會(huì)選擇滿足要求的兩條路徑之一。 圖 1 靜態(tài)時(shí)序分析模型 因此,有些說法是錯(cuò)誤的,不分什么情況就說時(shí)序不收斂,其實(shí)在
    發(fā)表于 06-17 17:07

    歐姆龍plc斷電程序能保存多長(zhǎng)時(shí)間?

    情況下,PLC的程序保存時(shí)間是一個(gè)非常重要的指標(biāo),因?yàn)樗苯雨P(guān)系到工業(yè)生產(chǎn)過程中的連續(xù)性和穩(wěn)定性。 本文將從以下幾個(gè)方面詳細(xì)介紹歐姆龍PLC斷電程序的保存時(shí)間: 歐姆龍PLC的存儲(chǔ)器類
    的頭像 發(fā)表于 06-11 16:35 ?2039次閱讀

    示波器如何保存波形數(shù)據(jù)?

    大多數(shù)現(xiàn)代示波器都具備內(nèi)置的存儲(chǔ)功能,允許用戶保存波形數(shù)據(jù)。這些數(shù)據(jù)可以保存在示波器的內(nèi)部存儲(chǔ)器中,或者直接導(dǎo)出到外部存儲(chǔ)設(shè)備。
    的頭像 發(fā)表于 05-31 17:31 ?2964次閱讀

    關(guān)于STM8S103K3的數(shù)據(jù)保存問題求解

    關(guān)于STM8S103K3的數(shù)據(jù)保存問題,我用STM8S103K3開發(fā)一套溫控板小批量投產(chǎn),現(xiàn)在遇到的問題是,設(shè)置報(bào)警溫度有的時(shí)候不能保存(斷電后自動(dòng)歸零),并不是都不保存有的就可以
    發(fā)表于 05-10 06:38

    FPGA工程的時(shí)序約束實(shí)踐案例

    詳細(xì)的原時(shí)鐘時(shí)序、數(shù)據(jù)路徑時(shí)序、目標(biāo)時(shí)鐘時(shí)序的各延遲數(shù)據(jù)如下圖所示。值得注意的是數(shù)據(jù)路徑信息,其中包括Tco延遲和布線延遲,各級(jí)累加之后得到總的延遲時(shí)間。
    發(fā)表于 04-29 10:39 ?936次閱讀
    FPGA工程的<b class='flag-5'>時(shí)序</b>約束實(shí)踐案例

    時(shí)序數(shù)據(jù)庫是什么?時(shí)序數(shù)據(jù)庫的特點(diǎn)

    時(shí)序數(shù)據(jù)庫是一種在處理時(shí)間序列數(shù)據(jù)方面具有高效和專門化能力的數(shù)據(jù)庫。它主要用于存儲(chǔ)和處理時(shí)間序列數(shù)據(jù),比如傳感器數(shù)據(jù)、監(jiān)控?cái)?shù)據(jù)、物聯(lián)網(wǎng)數(shù)據(jù)和日志數(shù)據(jù)等。 時(shí)序數(shù)據(jù)庫的特點(diǎn)包括:? 1.
    的頭像 發(fā)表于 04-26 16:02 ?711次閱讀

    STM32 UART中斷接收每次都出現(xiàn)overun錯(cuò)誤,為什么?

    ,長(zhǎng)度太長(zhǎng)。其實(shí)我已經(jīng)在軟件避免了類似情況。 關(guān)于第一個(gè)猜測(cè),已經(jīng)排除。因?yàn)槿绻鸼uffer不夠大。我的buffer開頭起碼保存了一部分?jǐn)?shù)據(jù)吧。實(shí)際上沒有數(shù)據(jù)。 關(guān)于第二個(gè),我的波特率才115200
    發(fā)表于 04-01 06:03