自 1985 年 Xilinx 開發(fā)出第一個商業(yè)上可行的 FPGA 以來,F(xiàn)PGA 細分市場的價值已經(jīng)增長到數(shù)十億美元。Xilinx 本身的年收入超過 30 億美元,在汽車、5G、基礎(chǔ)設(shè)施和數(shù)據(jù)中心市場占據(jù)強勢地位。今天,它是 FPGA 領(lǐng)域最大的參與者,領(lǐng)先于英特爾(通過收購賽靈思最大的長期競爭對手 Altera)。
Xilinx FPGA 將性能和靈活性與低功耗相結(jié)合。其頂級器件之一 Virtex UltraScale+ 提供高端信號處理和 I/O 帶寬,采用 14-nm/16-nm 工藝節(jié)點制造,使其成為業(yè)界功能最強大的 FPGA 系列。
為 FPGA 設(shè)計電源系統(tǒng)
對于設(shè)計工程師來說,F(xiàn)PGA 能夠提供性能和靈活性當(dāng)然是不夠的——還必須易于使用它們進行設(shè)計,以便盡可能縮短上市時間。如果你的產(chǎn)品遲到了,那么它有多好通常并不重要。
通過與工程師的交談,我們知道功率級設(shè)計分析是會降低 FPGA 工作速度的主要問題之一。許多設(shè)計工程師發(fā)現(xiàn)可用軟件的功能可能存在差距以幫助他們,特別是不準(zhǔn)確的負(fù)載模擬可能是一個問題。
對于成功的設(shè)計,您需要在流程的早期確定 FPGA 的電源規(guī)格,這甚至可能在 FPGA 內(nèi)的邏輯設(shè)計完成之前。FPGA的靈活性意味著在設(shè)計周期后期做出的決定會顯著影響電源要求。
因此,在這個早期階段,您需要準(zhǔn)確的最壞情況功耗分析,以便您可以適當(dāng)?shù)卦O(shè)計系統(tǒng)的電源部分。如果電源系統(tǒng)設(shè)計不足,則可能意味著 FPGA 的運行超出規(guī)范,可能會降低其性能甚至影響可靠性。相反,過度設(shè)計電源系統(tǒng)會給您的解決方案增加額外的尺寸、重量和復(fù)雜性——所有這些都會增加不必要的成本。
對于需要考慮多個不同電源軌的復(fù)雜 FPGA 而言,這些電源考慮因素并非微不足道。為了提供幫助,賽靈思提供了賽靈思功耗估算器 (XPE),這是一款基于電子表格的免費工具,用于估算功耗。設(shè)計人員可以指定他們希望使用的 FPGA,以及其他參數(shù),例如預(yù)期的環(huán)境溫度和散熱器供應(yīng)。
XPE 提供了詳細的功率和熱分析,但仍然需要設(shè)計人員獲得更多幫助。假設(shè) XPE 提供的數(shù)據(jù)可以在電源設(shè)計工具中使用。在這種情況下,優(yōu)化工具可以幫助選擇正確的組件并運行“假設(shè)”場景以輕松查看不同的選項。
使用軟件工具優(yōu)化電源設(shè)計
Flex Power Designer (FPD) 就是此類軟件工具的一個示例。這款免費工具提供完整電源系統(tǒng)設(shè)計的概覽,內(nèi)置用于復(fù)雜功率級分析、環(huán)路優(yōu)化和熱建模的仿真,并包括其他功能,例如實現(xiàn)輕松排序和相位擴展。除了推薦來自 Flex Power Modules 的最佳組件外,它還使設(shè)計人員能夠包括來自其他供應(yīng)商的電源設(shè)備,從而能夠?qū)φw電源解決方案進行建模。
為了優(yōu)化基于 Xilinx FPGA 的設(shè)計,該軟件的最新 4.0 版本現(xiàn)在支持導(dǎo)入從 Xilinx 的 XPE 工具導(dǎo)出的文件。最初,此功能支持 Virtex Ultrascale+ 器件,并且支持的系列列表會隨著時間的推移而增長。
通過直接導(dǎo)入 XPE 文件,產(chǎn)品設(shè)計人員現(xiàn)在可以使用有關(guān)特定 Xilinx FPGA 要求的更準(zhǔn)確和可靠的信息來仿真他們的電源系統(tǒng)。FPD 軟件會自動檢測潛在問題,例如瞬態(tài)電源要求,并建議合適的電源組件。
對于每個軌,您可以在 FPD 內(nèi)優(yōu)化您的設(shè)計,以實現(xiàn)最大系統(tǒng)效率或最小化功率和電流開銷,這通常會導(dǎo)致成本最低的解決方案。在這兩個極端之間拖動屏幕上的滑塊很簡單,F(xiàn)PD 會生成一個模擬,顯示預(yù)測的效率、系統(tǒng)設(shè)計和所需的組件。中間母線電壓可以設(shè)置為用戶指定的參數(shù),或者您可以讓 FPD 推薦最佳值。
您還可以研究和模擬 FPD 中的許多其他選項,例如 PCB 電阻對電壓降的影響。除了 XPE 支持,最新的 4.0 版本還包括一個新的系統(tǒng)優(yōu)化功能,用于根據(jù)配置的負(fù)載查找產(chǎn)品和優(yōu)化總線電壓,以及對負(fù)載瞬態(tài)仿真的改進,并支持 Flex 的 PMU,一個 DC/DC 點-負(fù)載轉(zhuǎn)換器。
總體而言,使用 FPD 等軟件工具可使設(shè)計人員優(yōu)化其電源設(shè)計以提高效率和成本。通過支持 XPE 文件,現(xiàn)在可以為包含 Xilinx FPGA 的設(shè)計獲得最準(zhǔn)確、最可靠的仿真。這可以節(jié)省時間,降低出錯風(fēng)險,最大限度地降低組件成本,并確保最終產(chǎn)品具有合適的電源系統(tǒng)——這意味著可以充分利用 FPGA 的性能和靈活性。
審核編輯:湯梓紅
-
FPGA
+關(guān)注
關(guān)注
1630文章
21800瀏覽量
606272 -
Xilinx
+關(guān)注
關(guān)注
71文章
2171瀏覽量
122203 -
電源系統(tǒng)
+關(guān)注
關(guān)注
3文章
628瀏覽量
37913
發(fā)布評論請先 登錄
相關(guān)推薦
【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】Key-test
基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實戰(zhàn)指南
采用Xilinx FPGA的AFE79xx SPI啟動指南
![采用<b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>的AFE79xx SPI啟動指南](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
Xilinx 7系列FPGA PCIe Gen3的應(yīng)用接口及特性
![<b class='flag-5'>Xilinx</b> 7系列<b class='flag-5'>FPGA</b> PCIe Gen3的應(yīng)用接口及特性](https://file1.elecfans.com/web2/M00/0A/DF/wKgZomcpzTWANrn1AAPMC10XdL8157.png)
詳解FPGA的基本結(jié)構(gòu)
![詳解<b class='flag-5'>FPGA</b>的基本結(jié)構(gòu)](https://file1.elecfans.com/web1/M00/F3/B4/wKgZoWcbXIyAb327AAAwW_9Aqco842.png)
簡化PLC系統(tǒng)中的EFT、浪涌和電源故障保護電路
![<b class='flag-5'>簡化</b>PLC<b class='flag-5'>系統(tǒng)</b>中的EFT、浪涌和<b class='flag-5'>電源</b>故障保護電路](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
FPGA | Xilinx ISE14.7 LVDS應(yīng)用
Xilinx 7系列FPGA功能特性介紹
![<b class='flag-5'>Xilinx</b> 7系列<b class='flag-5'>FPGA</b>功能特性介紹](https://file1.elecfans.com/web2/M00/D4/80/wKgZomYl0O2AB2JlAAAi25OzPNg339.png)
FPGA助力簡化電源設(shè)計
![<b class='flag-5'>FPGA</b>助力<b class='flag-5'>簡化</b><b class='flag-5'>電源</b>設(shè)計](https://file1.elecfans.com//web2/M00/C8/B2/wKgaomYWV3qATEAGAAD_GHUHDqM289.jpg)
基于AnDAPT PMIC的FPGA電源模塊 科通技術(shù)助同創(chuàng)恒偉簡化電源設(shè)計
![基于AnDAPT PMIC的<b class='flag-5'>FPGA</b><b class='flag-5'>電源</b>模塊 科通技術(shù)助同創(chuàng)恒偉<b class='flag-5'>簡化</b><b class='flag-5'>電源</b>設(shè)計](https://file1.elecfans.com//web2/M00/C4/FF/wKgZomX5SG-AM4g5AANz47Y_Mm0712.png)
Xilinx fpga芯片系列有哪些
AMD Xilinx 7系列FPGA的Multiboot多bit配置
![AMD <b class='flag-5'>Xilinx</b> 7系列<b class='flag-5'>FPGA</b>的Multiboot多bit配置](https://file1.elecfans.com/web2/M00/C1/D3/wKgaomXarESANhQGAAAbqHkuJcw730.png)
FPGA系統(tǒng)規(guī)劃的簡化流程
![<b class='flag-5'>FPGA</b><b class='flag-5'>系統(tǒng)</b>規(guī)劃的<b class='flag-5'>簡化</b>流程](https://file1.elecfans.com/web2/M00/C1/61/wKgaomXVo1yALuXxAAApQCVkVqY781.png)
Lattice Insights 簡化FPGA設(shè)計和開發(fā)
![Lattice Insights <b class='flag-5'>簡化</b><b class='flag-5'>FPGA</b>設(shè)計和開發(fā)](https://file1.elecfans.com/web2/M00/C0/56/wKgZomXUcfKADWrBAAFMZNaE4Qk948.png)
評論