欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

汽車領(lǐng)域還未出現(xiàn)Chiplet設(shè)計

佐思汽車研究 ? 來源:佐思汽車研究 ? 作者:佐思汽車研究 ? 2022-08-30 14:44 ? 次閱讀

Chiplet有翻譯成小芯片或小晶粒,也有叫MCM(Multi-Chip-Module,可以看做初級版Chiplet),與之對應的則是Monolithic。目前為止,汽車領(lǐng)域還未出現(xiàn)Chiplet設(shè)計。

Chiplet的出現(xiàn)有三個驅(qū)動力,一個是AI運算中的內(nèi)存墻,一個是高性能運算,最后是靈活性和復用率。

AI運算中存儲瓶頸非常明顯,AI運算有大量的內(nèi)存讀寫問題,內(nèi)存讀取速度遠遠低于計算單元的速度,大部分時間計算單元都在等待內(nèi)存讀取,有時候效率會下降90%,最有效解決內(nèi)存墻問題的辦法就是縮短運算單元與存儲器之間的物理距離,在每秒萬億次計算時,幾微米的距離縮短都足以影響芯片性能。除了緩解內(nèi)存瓶頸外,還能降低功耗減少發(fā)熱。

各種技術(shù)存儲器的性能對比

357443ea-2816-11ed-ba43-dac502259ad0.png

來源:互聯(lián)網(wǎng)

上表很明顯,SRAM性能最優(yōu),但Cell Size最大,這意味著成本也最高,是NAND的20倍以上。因此一級緩存多SRAM,并且容量很小。PCMMRAMReRAM這三種新興存儲器目前還不成熟,性能與SRAM也有明顯差距。這也是為什么處理器都是三級緩存設(shè)計,最靠近運算單元的都是SRAM,但由于成本高,所以容量有限。離運算單元遠的就可以是DRAM

為解決這個問題,臺積電提出了CoWoS封裝,將大容量的DRAM與運算單元距離拉得最近,而成本又在可接受的范圍內(nèi),這就是最早的Chiplet。

35845096-2816-11ed-ba43-dac502259ad0.png

圖片來源:互聯(lián)網(wǎng)

CoWoS簡單說就是用硅中介層將邏輯運算器件與DRAM(HBM)合成一個大芯片,CoWoS缺點就是中介層價格太高,對價格敏感的手機和汽車市場都不合適,不過服務(wù)器和數(shù)據(jù)中心市場非常合適,因此臺積電幾乎壟斷高性能AI芯片市場。

35993cb8-2816-11ed-ba43-dac502259ad0.png

圖片來源:互聯(lián)網(wǎng)

華為昇騰910的裸晶面積高達1228平方毫米,兩個假Die只是為了增加機械一致性,是空的,這也是臺積電CoWoS工藝的缺點,如果是英特爾的EMIB,這兩個假Die可以不要。

華為昇騰910的外觀

35b7c70a-2816-11ed-ba43-dac502259ad0.png

圖片來源:互聯(lián)網(wǎng)

第二個驅(qū)動力是高性能運算,無論是AI運算還是常規(guī)標量運算,增加核心數(shù)都是最有效最可行的方法,但是芯片面積不能無限增大,芯片面積越大意味著良率越低,成本越高。半導體業(yè)內(nèi)有一條不成文的共識,單一芯片的裸晶面積不超過800平方毫米,超過800平方毫米,成本會飛速增加,不具備實用性。這也是為何英偉達的芯片都那么貴的原因。

35ccc61e-2816-11ed-ba43-dac502259ad0.png

圖片來源:互聯(lián)網(wǎng)

上圖可以看出,單一芯片的面積越大,其良率就越低,成本就越高。

35e0491e-2816-11ed-ba43-dac502259ad0.png

圖片來源:互聯(lián)網(wǎng)

典型的是AMD的32核(應該是32核小芯片)EPYC,這種方式最大優(yōu)點是成本低,如果將32核封裝到一塊芯片中成本是1,那它們的MCM(Chiplet)方式只有0.59,換言之,節(jié)省了41%的成本。

通常16核是個分水嶺,16核以上的采用Chiplet才更有優(yōu)勢。16核以下,Monolithic更占優(yōu)勢。

GPU方面,英偉達下一代GPU會使用初級版的Chiplet即MCM。而AMD在2022年8月底就會推出第三代RNDA GPU,采用Chiplet技術(shù),性價比會遠高于英偉達的GPU,英偉達明顯落后AMD,AMD市值超越英特爾主要原因并非CPU,而是AMD足以挑戰(zhàn)英偉達在GPU領(lǐng)域的統(tǒng)治地位。

基本上4096核心(流處理器,英偉達叫SM或CUDA核)是個分水嶺,4096以下Monolithic更占優(yōu)勢,4096核以上Chiplet優(yōu)勢明顯。

第三是靈活性和IP復用率。

36060230-2816-11ed-ba43-dac502259ad0.png

圖片來源:互聯(lián)網(wǎng)

上圖是華為的Chiplet搭配,就像積木自由搭配,降低開發(fā)成本,減少開發(fā)周期,提高IP復用率。

36173816-2816-11ed-ba43-dac502259ad0.png

圖片來源:互聯(lián)網(wǎng)

英特爾的CPU設(shè)計,性能核P核,效率核E核,可以靈活調(diào)整其數(shù)量,一個設(shè)計可以針對無數(shù)種市場需求。這里不僅是設(shè)計上IP復用率,實際物理die也可以,只需要生產(chǎn)標準的die,產(chǎn)品由這些die物理拼湊膠合而成,大大節(jié)約了成本,便于生產(chǎn)管理和庫存管理。

Chiplet有沒有可能用在汽車領(lǐng)域?顯然除了自動駕駛或座艙SoC外,Chiplet絕無容身之地。自動駕駛或座艙SoC領(lǐng)域目前只有三家即英偉達、高通和英特爾(Mobileye),或許還可以加上三星。英偉達明確不會使用Chiplet,只不過下一代GPU可能使用MCM。高通的核心是手機市場,車載和筆記本電腦都是手機的延伸,手機領(lǐng)域是絕無可能用Chiplet的,因為Chiplet的封裝基板面積巨大,根本塞不進手機。英特爾旗下的Mobileye倒是有這個可能。不過鑒于Mobileye獨立性很強,這個可能性不高。

Chiplet對中國廠家友好度很低,能做Chiplet的基本只有英特爾和臺積電,三星能做最初級的封裝HBM的芯片,再進一步的Chiplet完全不能勝任。今年3月,以下科技巨頭成立了UCIe聯(lián)盟,包括中國臺灣日月光(全球第一大芯片封裝廠家)、中國臺灣臺積電、微軟、谷歌云、Meta、高通、三星、AMD、ARM、英特爾,此外,英偉達和阿里巴巴也剛加入。

362ffaa4-2816-11ed-ba43-dac502259ad0.png

圖片來源:互聯(lián)網(wǎng)

鑒于美國剛剛通過的芯片方案,這12大廠家除阿里外都是受益者,特別是三星、臺積電和英特爾。

實際這個UCIe是英特爾主導的,就是CXL的翻版,Chiplet最難的部分是緩存一致性問題。圍繞緩存一致性出現(xiàn)了多個標準,有以IBM牽頭的OpenCAPI,ARM為代表支持的CCIX,英特爾為代表的CXL,AMD為代表的Gen-Z。CCIX(Cache Coherent Interconnect for Accelerators,針對加速器的緩存一致性互聯(lián))聯(lián)盟是由AMD、ARM、Mellanox、華為、賽靈思、高通六家巨頭公司成立的標準化組織。

Compute Express Link簡稱CXL,2019年3月由英特爾牽頭成立。

CXL的頂級會員包括AMD、阿里、ARM、思科、戴爾、谷歌、惠普、華為、IBM、英特爾、Meta、微軟、英偉達、Rambus、Xilinx。CXL協(xié)議包括三個子協(xié)議:CXL. io 是IO類型,與傳統(tǒng)PCIe類似,CXL.cache 允許設(shè)備訪問主存和cache,CXL.memory 允許CPU訪問設(shè)備的內(nèi)存。

UCIe分層

3698905a-2816-11ed-ba43-dac502259ad0.png

圖片來源:互聯(lián)網(wǎng)

UCIe主要包括協(xié)議層(Protocol Layer)、適配層(Adapter Layer)和物理層(Physical Layer)。

UCIe協(xié)議層支持已經(jīng)廣泛使用的協(xié)議PCIe6.0、CXL2.0、CXL3.0,還支持用戶自定義的Streaming 協(xié)議來映射其他傳輸協(xié)議,協(xié)議層把數(shù)據(jù)轉(zhuǎn)換成Flit包進行傳輸。用戶通過用UCIe的適配層和PHY來替換PCIe/CXL的PHY和Link重傳功能,就可以實現(xiàn)更低功耗和性能更優(yōu)的Die-to-Die互連接口。

適配層在協(xié)議層和物理層中間,當協(xié)議層有多個協(xié)議同時工作時,ARB/MUX用來在多個協(xié)議之間進行選擇和仲裁。協(xié)議層提供CRC和Retry機制以獲得更好的BER(BitError Rate)指標。同時負責Link狀態(tài)的管理,與對端UCIe Link進行協(xié)議相關(guān)參數(shù)的交換。

物理層主要用來解析Flit包在UCIe Data Lane上進行傳輸,主要包括Link Training、LaneRepair、Lane Reversal、Scrambling/De-scrambling、Sideband Training等。

UCIe支持兩種封裝,Standard Package (2D) 和Advanced Package (2.5D)。StandardPackage主要用于低成本、長距離(10mm到25mm)互連,Bump間距要求為100μm到130μm,互連線在有機襯底上進行布局布線即可實現(xiàn)Die間數(shù)據(jù)傳輸?;旧舷冗M封裝被臺積電和英特爾壟斷。UCIe表面上是開放的,實際是臺積電和英特爾操控的。

短期內(nèi)恐怕看不到Chiplet在汽車領(lǐng)域的應用,如果有的話,AMD或許是第一個。


審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    51260

    瀏覽量

    427746
  • 存儲器
    +關(guān)注

    關(guān)注

    38

    文章

    7530

    瀏覽量

    164401
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    434

    瀏覽量

    12633

原文標題:Chiplet會用在汽車芯片上嗎?

文章出處:【微信號:zuosiqiche,微信公眾號:佐思汽車研究】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    ADS1291測試中經(jīng)常會出現(xiàn)R波變小的情況,為什么?

    波等從未出過問題,找了好幾個人來測試,均會出現(xiàn)這種情況,雖然出現(xiàn)的概率不高,但是現(xiàn)象總會出現(xiàn),而使用模擬儀進行測試,各種波形均能正確采集,從未出現(xiàn)
    發(fā)表于 01-09 06:39

    解鎖Chiplet潛力:封裝技術(shù)是關(guān)鍵

    如今,算力極限挑戰(zhàn)正推動著芯片設(shè)計的技術(shù)邊界。Chiplet的誕生不僅僅是技術(shù)的迭代,更是對未來芯片架構(gòu)的革命性改變。然而,要真正解鎖Chiplet技術(shù)的無限潛力, 先進封裝技術(shù) 成為了不可或缺
    的頭像 發(fā)表于 01-05 10:18 ?457次閱讀
    解鎖<b class='flag-5'>Chiplet</b>潛力:封裝技術(shù)是關(guān)鍵

    Chiplet技術(shù)革命:解鎖半導體行業(yè)的未來之門

    隨著半導體技術(shù)的飛速發(fā)展,芯片設(shè)計和制造面臨著越來越大的挑戰(zhàn)。傳統(tǒng)的單芯片系統(tǒng)(SoC)設(shè)計模式在追求高度集成化的同時,也面臨著設(shè)計復雜性、制造成本、良率等方面的瓶頸。而Chiplet技術(shù)的出現(xiàn),為這些問題提供了新的解決方案。本文將詳細解析
    的頭像 發(fā)表于 12-26 13:58 ?433次閱讀
    <b class='flag-5'>Chiplet</b>技術(shù)革命:解鎖半導體行業(yè)的未來之門

    Cadence推出基于Arm的系統(tǒng)Chiplet

    近日,Cadence宣布其首款基于 Arm 的系統(tǒng)級小芯片(Chiplet)開發(fā)成功并流片,這是一項突破性成就。這項創(chuàng)新標志著芯片技術(shù)的關(guān)鍵進步,展現(xiàn)了 Cadence 致力于通過其芯片架構(gòu)和框架推動行業(yè)領(lǐng)先解決方案的承諾。
    的頭像 發(fā)表于 11-28 15:35 ?318次閱讀
    Cadence推出基于Arm的系統(tǒng)<b class='flag-5'>Chiplet</b>

    Chiplet技術(shù)有哪些優(yōu)勢

    Chiplet技術(shù),就像用樂高積木拼搭玩具一樣,將芯片的不同功能模塊,例如CPU、GPU、內(nèi)存等,分別制造成獨立的小芯片。
    的頭像 發(fā)表于 11-27 15:53 ?521次閱讀

    ADS1299初始化配置完成后,發(fā)送START和RDATAC命令,spi總線Miso上未出現(xiàn)轉(zhuǎn)換數(shù)據(jù),為什么?

    初始化配置完成后,發(fā)送START和RDATAC命令,spi總線Miso上未出現(xiàn)轉(zhuǎn)換數(shù)據(jù)
    發(fā)表于 11-13 08:08

    【RISC-V產(chǎn)業(yè)資訊】SiC、Chiplet、RISC-V,汽車半導體發(fā)展的三大動力

    本文由半導體產(chǎn)業(yè)縱橫(ID:ICVIEWS)綜合到2027年,汽車半導體整體規(guī)模將超過792億美金。應對汽車電子系統(tǒng)日益復雜的需求,新的技術(shù)趨勢正在不斷涌現(xiàn),其中SiC(碳化硅)、Chiplet(芯
    的頭像 發(fā)表于 10-22 08:05 ?591次閱讀
    【RISC-V產(chǎn)業(yè)資訊】SiC、<b class='flag-5'>Chiplet</b>、RISC-V,<b class='flag-5'>汽車</b>半導體發(fā)展的三大動力

    IMEC組建汽車Chiplet聯(lián)盟

    來源:芝能智芯 微電子研究中心imec宣布了一項旨在推動汽車領(lǐng)域Chiplet技術(shù)發(fā)展的新計劃。 這項名為汽車Chiplet計劃(ACP)的
    的頭像 發(fā)表于 10-15 13:36 ?335次閱讀
    IMEC組建<b class='flag-5'>汽車</b><b class='flag-5'>Chiplet</b>聯(lián)盟

    imec主導汽車Chiplet計劃,多家巨頭企業(yè)加入

    近日,比利時微電子研究實驗室imec宣布了一項重要進展,其主導的汽車Chiplet計劃已成功吸引了多家歐洲及國際知名企業(yè)加入。這些企業(yè)包括Arm、寶馬、博世、SiliconAuto、西門子和Valeo等歐洲企業(yè),以及ASE、Cadence、Synopsys和Tenstor
    的頭像 發(fā)表于 10-14 17:04 ?553次閱讀

    Primemas選擇Achronix eFPGA技術(shù)用于Chiplet平臺

    高性能 FPGA 和嵌入式FPGA (eFPGA) IP 的領(lǐng)導者 Achronix Semiconductor Corporation 和使用Chiplet 技術(shù)開發(fā)創(chuàng)新 SoC Hub
    的頭像 發(fā)表于 09-18 16:16 ?606次閱讀

    突破與解耦:Chiplet技術(shù)讓AMD實現(xiàn)高性能計算與服務(wù)器領(lǐng)域復興

    ?改變企業(yè)命運的前沿技術(shù)? 本期Kiwi Talks 將講述Chiplet技術(shù)是如何改變了一家企業(yè)的命運并逐步實現(xiàn)在高性能計算與數(shù)據(jù)中心領(lǐng)域的復興。 當我們勇于承擔可控的風險、積極尋求改變世界
    的頭像 發(fā)表于 08-21 18:33 ?2114次閱讀
    突破與解耦:<b class='flag-5'>Chiplet</b>技術(shù)讓AMD實現(xiàn)高性能計算與服務(wù)器<b class='flag-5'>領(lǐng)域</b>復興

    使用OPA548T器件來放大PWM電流,在還未給輸入時便出現(xiàn)6.2V輸出電壓,為什么?

    電路結(jié)構(gòu)如上圖所示,該電路在其他應用使用均未出現(xiàn)該問題,本次使用卻出現(xiàn)了這種問題,我不知道該設(shè)計是否有未曾注意到的細節(jié)沒做處理。
    發(fā)表于 07-31 06:32

    北極雄芯獲云暉資本投資,加速Chiplet研發(fā)與產(chǎn)品化

    近日,芯片設(shè)計領(lǐng)域的創(chuàng)新者北極雄芯宣布成功完成新一輪融資,本輪投資由云暉資本領(lǐng)投。此次融資所得資金將主要用于北極雄芯核心Chiplet技術(shù)的流片及封裝測試,并計劃構(gòu)建國內(nèi)首個可獨立銷售的“Chiplet產(chǎn)品庫”。
    的頭像 發(fā)表于 06-13 09:29 ?795次閱讀

    前景一片大好的Chiplet,依然存在門檻問題

    、Apple Vision一樣位列其中。畢竟隨著半導體制造工藝發(fā)展的速度進一步減緩,從芯片設(shè)計架構(gòu)上創(chuàng)新就成了常態(tài)。 ? 然而,目前的Chiplet仍存在一些門檻問題,不少人也發(fā)現(xiàn)了基本只有大公司才用到這一先進技術(shù),且主要集中在通信、大規(guī)模數(shù)據(jù)處理等領(lǐng)域,反倒是設(shè)計周
    的頭像 發(fā)表于 03-19 00:08 ?2574次閱讀

    Chiplet是否也走上了集成競賽的道路?

    Chiplet會將SoC分解成微小的芯片,各公司已開始產(chǎn)生新的想法、工具和“Chiplet平臺”,旨在將這些Chiplet橫向或縱向組裝成先進的SiP(system-in- package)形式。
    的頭像 發(fā)表于 02-23 10:35 ?1052次閱讀
    <b class='flag-5'>Chiplet</b>是否也走上了集成競賽的道路?