欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ZYNQ架構(gòu)及ZYNQ芯片

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2022-09-26 09:40 ? 次閱讀

ZYNQ架構(gòu)

雙核ARM Cortex-A9 處理器:ARM Cortex-A9 是一個應(yīng)用級的處理器,能運行完整的像Linux 這樣的操作系統(tǒng)

傳統(tǒng)的現(xiàn)場可編程門陣列(Field Programmable Gate Array,FPGA)邏輯部件:基于Xilinx 7 系列的FPGA 架構(gòu)

這個架構(gòu)實現(xiàn)了工業(yè)標(biāo)準(zhǔn)的AXI 接口,在芯片的兩個部分之間實現(xiàn)了高帶寬、低延遲的連接。

這意味著處理器和邏輯部分各自都可以發(fā)揮最佳的用途,而不會有在兩個分立的芯片之間的那種接口開銷。

2d8a7cf0-3d31-11ed-9e49-dac502259ad0.png

外設(shè)是處理器之外的功能部件,一般從事三種功能之一:(一)協(xié)處理器—— 輔助主處理器的單元,往往是被優(yōu)化用于特定任務(wù);(二)與外部接口交互的核心,如連接到LED 和開關(guān)、編解碼器等等;(三)額外的存儲器單元。

PS具有固定的架構(gòu),承載了處理器和系統(tǒng)存儲區(qū)

而PL完全是靈活的,給了設(shè)計者一面“ 空白畫布” 來創(chuàng)建定制的外設(shè),或重用標(biāo)準(zhǔn)外設(shè)。

2d956afc-3d31-11ed-9e49-dac502259ad0.png

ZYNQ的SoC設(shè)計流基本模型

2db52950-3d31-11ed-9e49-dac502259ad0.png

ZYNQ芯片

處理器系統(tǒng)(PS)

ARM是一顆“硬”處理器,硬件處理器以外的另一種方案,就像Xilinx 的MicroBlaze這樣的“軟”處理器,這是由可編程邏輯部分的單元組合而成的。也就是說,一個軟處理器的實現(xiàn)和部署在FPGA 的邏輯結(jié)構(gòu)里的任何其他IP 包是等價的。要求不高的任務(wù)可以從主的ARM Cortex-A9 處理器上脫離出來,分配給軟處理器,軟處理器與ARM協(xié)同工作,提升整體性能

2dbcf752-3d31-11ed-9e49-dac502259ad0.png

PS里并非只有ARM 處理器,還有一組相關(guān)的處理資源,形成了一個應(yīng)用處理器單元(Application Processing Unit,APU),另外還有擴展外設(shè)接口、cache 存儲器、存儲器接口、互聯(lián)接口和時鐘發(fā)生電路

2dd12538-3d31-11ed-9e49-dac502259ad0.png

2de342e0-3d31-11ed-9e49-dac502259ad0.png

處理器系統(tǒng)外部接口——PS 和外部接口之間的通信主要是通過復(fù)用的輸入/ 輸出(Multiplexed Input/Output,MIO)實現(xiàn)的。這樣的連接也可以通過擴展EMIO (ExtendedMIO,EMIO)來實現(xiàn),EMIO 并不是PS 和外部連接之間的直接通路,而是通過共用了PL 的I/O 資源來實現(xiàn)的。

可用的I/O 包括標(biāo)準(zhǔn)通信接口(SPI,I2C,USB,SD,CAN,UART,GigE)和通用輸入/ 輸出(General Purpose Input/Output,GPIO)

可編程邏輯(PS)

2df4b6d8-3d31-11ed-9e49-dac502259ad0.png

2e022d4a-3d31-11ed-9e49-dac502259ad0.png

LUT-查找表(https://www.cnblogs.com/lbf-19940424/p/6564885.html)

FF-觸發(fā)器,一個實現(xiàn)1 位寄存的時序電路,帶有復(fù)位功能。FF 的一種用處是實現(xiàn)鎖存。

CLB-可配置編程邏輯塊

IOB-輸入/ 輸出塊(Input/Output Blocks,IOB)-實現(xiàn)了PL 邏輯資源之間的對接,并且提供物理設(shè)備“ 焊盤” 來連接外部電路。每個IOB 可以處理一位的輸入或輸出信號。IOB 通常位于芯片的周邊。

除了通用的部分,還有兩個特殊用途的部件:滿足密集存儲需要的塊RAM和用于高速算術(shù)的DSP48E1片

2e3aabca-3d31-11ed-9e49-dac502259ad0.png

通用輸入輸出IOB

通信接口--包括PCIExpress、串行RapidIO、SCSISATA

其他可編程邏輯擴展接口--XADC,時鐘,編程與調(diào)試

處理器系統(tǒng)與可編程邏輯的接口

1、AXI標(biāo)準(zhǔn)--Advanced eXtensible Interface

有三類AXI4總線協(xié)議

? AXI4 [2] — 用于存儲映射鏈接,它支持最高的性能:通過一簇高達256 個數(shù)據(jù)字(或“ 數(shù)據(jù)拍(data beats)”)的數(shù)據(jù)傳輸來給定一個地址。
? AXI4-Lite [2] — 一種簡化了的鏈接,只支持每次連接傳輸一個數(shù)據(jù)(非批量)。AXI4-Lite也是存儲映射的:這種協(xié)議下每次傳輸一個地址和單個數(shù)據(jù)。

? AXI4-Stream [1] — 用于高速流數(shù)據(jù),支持批量傳輸無限大小的數(shù)據(jù)。沒有地址機制,這種總線類型最適合源和目的地之間的直接數(shù)據(jù)流(非存儲器映射)

互聯(lián)(Interconnect)— 互聯(lián)實際上是一個開關(guān),管理并直接傳遞所連接的AXI 接口之間的通信。在PS 內(nèi)有幾個互聯(lián),其中有些還直接連接到PL (如圖2.9),而另一些是只用于內(nèi)部連接的。這些互聯(lián)之間的連接也是用AXI 接口所構(gòu)成的。
接口(Interface)— 用于在系統(tǒng)內(nèi)的主機和從機之間傳遞數(shù)據(jù)、地址和握手信號的點對點連接。(M-主機,S-從機)

2e4825e8-3d31-11ed-9e49-dac502259ad0.png

? 通用AXI(General Purpose AXI) — 一條32 位數(shù)據(jù)總線,適合PL 和PS 之間的中低速通信。接口是透傳的不帶緩沖??偣灿兴膫€通用接口:兩個PS 做主機,另兩個PL 做主機。
? 加速器一致性端口Accelerator Coherency Port) — 在PL 和APU 內(nèi)的SCU之間的單個異步連接,總線寬度為64 位。這個端口用來實現(xiàn)APU cache 和PL的單元之間的一致性。PL 是做主機的。
? 高性能端口(High Performance Ports) — 四個高性能AXI 接口,帶有FIFO緩沖來提供“ 批量” 讀寫操作,并支持PL 和PS 中的存儲器單元的高速率通信。數(shù)據(jù)寬度是32 或64 位,在所有四個接口中PL 都是做主機的。

表 2.2 給出給出了每個接口的簡述,標(biāo)出了主機和從機 (按照慣例,主機是控制總線并發(fā)起會話的,而從機是做響應(yīng)的)。注意接口命名的規(guī)范(在表 2.2 的第一列)是表示了 PS 的角色的,也就是說,第一個字母 “M” 表示 PS 是主機,而第一個字母 “S” 表示 PS 是從機。

2e5afca4-3d31-11ed-9e49-dac502259ad0.png

2、EMIO接口

3、其他PL-PS信號

跨越PS-PL 邊界的其他信號包括看門狗定時器、重啟信號、中斷和DMA 接口信號。

安全

總結(jié)

2e663448-3d31-11ed-9e49-dac502259ad0.png

附議:

本人覺得除了整體架構(gòu)的創(chuàng)新,靈活的IO也是ZYNQ成為受歡迎的一部分:

Multiplexed I/O (MIO):PS端外設(shè)IO復(fù)用,這是什么概念呢?前面介紹了ZYNQ主要分PS/PL兩大組成模塊,PS端前面介紹的外設(shè)如USB/CAN/GPIO/UART等都必要需要引腳與外界打交道,這里所謂的復(fù)用與常見的單片機、處理器里引腳復(fù)用的概念一樣。但是(這里劃重點),ZYNQ具有高達54個PS引腳支持MIO,MIO具有非常高的靈活度以達到靈活配置,這給硬件設(shè)計、PCB布板帶來了極大的便利!,MIO的配置利用vivado軟件可以實現(xiàn)靈活配置,如下圖所示。

2e7aa680-3d31-11ed-9e49-dac502259ad0.png

硬件工程師往往發(fā)現(xiàn)對一個復(fù)雜的系統(tǒng)的布局布線,常常會很困難,也常因為不合理的布局布線而陷入EMC深坑。ZYNQ的IO引腳高度靈活性,無疑在電路設(shè)計方面提供極大的方便,可實現(xiàn)非常靈活的PCB布局布線。從而在EMC性能改善方面帶來了很大便利。

靈活的PS-PL互連接口

Extended Multiplexed I/O (EMIO):擴展MIO,如果想通過PS來訪問PL又不想浪費AXI總線時,就可以通過EMIO接口來訪問PL。54個I/O中,其中一部分只能用于MIO,大部分可以用于MIO或EMIO,少量引腳只能通過EMIO訪問。

2e83f456-3d31-11ed-9e49-dac502259ad0.png

如上圖,比如I2C0則可以通過EMIO映射到PL端的引腳輸出,這無疑又增加了更多的靈活性!

PS-PL接口HP0-HP3:如上架構(gòu)圖中AXI high-performance slave ports (HP0-HP3) 實現(xiàn)了PS-PL的接口

可配置的32位或64位數(shù)據(jù)寬度

只能訪問片上存儲器OCM(On chip memory)和DDR

AXI FIFO接口(AFI)利用1KB FIFOs來緩沖大數(shù)據(jù)傳輸

PS-PL接口GP0-GP1:如上架構(gòu)圖中AXI general-purpose ports

兩個PS主接口連接到PL的兩個從設(shè)備

32位數(shù)據(jù)寬度

一個連接到CPU內(nèi)存的64位加速器一致端口(ACP)AXI從接口,ACP 是 SCU (一致性控制單元)上的一個 64 位從機接口,實現(xiàn)從 PL 到 PS 的異步 cache 一致性接入點。ACP 是可以被很多 PL 主機所訪問的,用以實現(xiàn)和 APU 處理器相同的方式訪問存儲子系統(tǒng)。這能達到提升整體性能、改善功耗和簡化軟件的效果。ACP 接口的表現(xiàn)和標(biāo)準(zhǔn)的 AXI 從機接口是一樣的,支持大多數(shù)標(biāo)準(zhǔn)讀和寫的操作而不需要在 PL 部件中加入額外的一致性操作。

DMA, 中斷, 事件信號:

處理器事件總線信號事件信息到CPU

PL外設(shè)IP中斷到PS通用中斷控制器(GIC)

四個DMA通道RDY/ACK信號

擴展多路復(fù)用I/O (EMIO)允許PS外設(shè)端口訪問PL邏輯和設(shè)備I/O引腳。

時鐘以及復(fù)位信號:

四個PS時鐘帶使能控制連接到PL

四個PS復(fù)位信號連接到PL

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 架構(gòu)
    +關(guān)注

    關(guān)注

    1

    文章

    520

    瀏覽量

    25564
  • Zynq
    +關(guān)注

    關(guān)注

    10

    文章

    610

    瀏覽量

    47325

原文標(biāo)題:ZYNQ架構(gòu)

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    ZYNQ基礎(chǔ)---AXI DMA使用

    前言 在ZYNQ中進行PL-PS數(shù)據(jù)交互的時候,經(jīng)常會使用到DMA,其實在前面的ZYNQ學(xué)習(xí)當(dāng)中,也有學(xué)習(xí)過DMA的使用,那就是通過使用自定義的IP,完成HP接口向內(nèi)存寫入和讀取數(shù)據(jù)的方式。同樣
    的頭像 發(fā)表于 01-06 11:13 ?566次閱讀
    <b class='flag-5'>ZYNQ</b>基礎(chǔ)---AXI DMA使用

    Zynq UltraScale+ MPSoC數(shù)據(jù)手冊

    電子發(fā)燒友網(wǎng)站提供《Zynq UltraScale+ MPSoC數(shù)據(jù)手冊.pdf》資料免費下載
    發(fā)表于 12-30 14:37 ?2次下載

    ZYNQ 7035/7045開發(fā)板原理圖

    ZYNQ 7035/7045開發(fā)板原理圖
    發(fā)表于 12-05 13:46 ?1次下載

    AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評估套件

    架構(gòu)的 Mali-400 MP2 圖形處理單元。該套件的 ZCU102 板支持所有主要外設(shè)和接口,支持許多應(yīng)用的開發(fā)。 特征 針對使用 Zynq Ultrascale+ MPSoC 的快速應(yīng)用原型設(shè)計進行了優(yōu)化 DDR4 SODIMM – 4GB 64 位,帶 ECC 連
    的頭像 發(fā)表于 11-20 15:32 ?568次閱讀
    AMD/Xilinx <b class='flag-5'>Zynq</b>? UltraScale+ ? MPSoC ZCU102 評估套件

    ZYNQ核心板學(xué)習(xí)筆記

    此款開發(fā)板使用的是 Xilinx 公司的 Zynq7000 系列的芯片,型號為 XC7Z020-2CLG484I,484 個引腳的 FBGA 封裝。
    的頭像 發(fā)表于 10-24 18:08 ?1129次閱讀
    <b class='flag-5'>ZYNQ</b>核心板學(xué)習(xí)筆記

    Xilinx ZYNQ 7000系列SoC的功能特性

    本文介紹下Xilinx ZYNQ 7000系列SoC的功能特性、資源特性、封裝兼容性以及如何訂購器件。
    的頭像 發(fā)表于 10-24 15:04 ?1353次閱讀
    Xilinx <b class='flag-5'>ZYNQ</b> 7000系列SoC的功能特性

    zynq7000 BSP無法在u-boot加載運行怎么解決?

    1、硬件配置zynq7000 zedboard 2、下載git,回退到支持zynq7000 的bsp包 3、采用xilinx sdk工具可以運行thread-zynq7000.elf 4、采用u-boot tftp下載到板子th
    發(fā)表于 09-27 09:26

    正點原子ZYNQ7015開發(fā)板!ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2,性能強悍,資料豐富!

    ! 正點原子Z15 ZYNQ開發(fā)板,搭載Xilinx Zynq7000系列芯片,核心板主控芯片的型號是XC7Z015CLG485-2。開發(fā)板由核心板+底板組成,外設(shè)資源豐富,板載1路P
    發(fā)表于 09-14 10:12

    zynq7000 BSP無法在u-boot加載運行,為什么?

    1、硬件配置zynq7000 zedboard 2、下載git,回退到支持zynq7000 的bsp包 3、采用xilinx sdk工具可以運行thread-zynq7000.elf 4、采用u-boot tftp下載到板子th
    發(fā)表于 09-13 07:06

    [XILINX] 正點原子ZYNQ7035/7045/7100開發(fā)板發(fā)布、ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2!

    7000系列芯片,核心板支持Xilinx Zynq-7035、Zynq-7045和Zynq-7100三種型號。開發(fā)板由核心板+底板組成,外設(shè)資源豐富,板載2路千兆以太網(wǎng)接口(PS+PL
    發(fā)表于 09-02 17:18

    簡談Xilinx Zynq-7000嵌入式系統(tǒng)設(shè)計與實現(xiàn)

    )和可編程邏輯資源集成在單個芯片中,產(chǎn)生了一種全新的設(shè)計平臺,我們稱之為全可編程片上系統(tǒng)(ALL Programmable System-on-chip,APSoC). SoC的架構(gòu)如下:(固化
    發(fā)表于 05-08 16:23

    Xilinx ZYNQ 動手實操演練

    邏輯部分基于賽靈思28nm7系列FPGA,因此該系列產(chǎn)品的名稱中添加了“7000”,以保持與7系列FPGA的一致性,同時也方便日后本系列新產(chǎn)品的命名。 除了芯片外,賽靈思Zynq-7000系列還構(gòu)成
    發(fā)表于 05-03 19:28

    Zynq-7000為何不是FPGA?

    Zynq-7000可擴展處理平臺是采用賽靈思新一代FPGA(Artix-7與Kintex-7FPGA)所采用的同一28nm可編程技術(shù)的最新產(chǎn)品系列。
    發(fā)表于 04-26 11:30 ?1385次閱讀
    <b class='flag-5'>Zynq</b>-7000為何不是FPGA?

    沒用過zynq今天在看解析是發(fā)現(xiàn)汽車的CID上有用這個,不知道zynq有什么優(yōu)勢?

    沒用過zynq今天在看解析是發(fā)現(xiàn)汽車的CID上有用這個,不知道zynq有什么優(yōu)勢?
    發(fā)表于 04-23 15:01

    簡談Xilinx Zynq-7000嵌入式系統(tǒng)設(shè)計與實現(xiàn)

    單個芯片中,產(chǎn)生了一種全新的設(shè)計平臺,我們稱之為全可編程片上系統(tǒng)(ALL Programmable System-on-chip,APSoC). SoC的架構(gòu)如下:(固化、靈活性差、專用性強、設(shè)計復(fù)雜
    發(fā)表于 04-10 16:00