欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB如何布線 有哪些策略

Mijia329 ? 來源:電子匯 ? 作者:電子匯 ? 2022-10-11 16:42 ? 次閱讀

每一款PCB產(chǎn)品的設(shè)計方式非常多,設(shè)計到的內(nèi)容也非常多,比如如何布線就是一門大學(xué)問,本文主要從直角走線,差分走線,蛇形線等三個方面來闡述。

1、直角走線

直角走線一般是PCB布線中要求盡量避免的情況,也幾乎成為衡量布線好壞的標準之一,那么直角走線究竟會對信號傳輸產(chǎn)生多大的影響呢?從原理上說,直角走線會使傳輸線的線寬發(fā)生變化,造成阻抗的不連續(xù)。其實不光是直角走線,鈍角,銳角走線都可能會造成阻抗變化的情況。

直角走線的對信號的影響體現(xiàn)在三個方面

一是拐角可以等效為傳輸線上的容性負載,減緩上升時間;

二是阻抗不連續(xù)會造成信號的反射;

三是直角尖端產(chǎn)生的EMI。

f3d618ce-427c-11ed-96c9-dac502259ad0.jpg

不同角度有限的拐角線寬變化

傳輸線的直角帶來的寄生電容可以由下面這個經(jīng)驗公式來計算:

C=61W(Er)1/2/Z0

在上式中,C 就是指拐角的等效電容(單位:pF),W指走線的寬度(單位:inch),εr指介質(zhì)的介電常數(shù),Z0就是傳輸線的特征阻抗。舉個例子,對于一個4Mils的50歐姆傳輸線(εr為4.3)來說,一個直角帶來的電容量大概為0.0101pF,進而可以估算由此引起的上升時間變化量:

T10-90%=2.2*C*Z0/2 = 2.2*0.0101*50/2 = 0.556ps

通過計算可以看出,直角走線帶來的電容效應(yīng)是極其微小的。

由于直角走線的線寬增加,該處的阻抗將減小,于是會產(chǎn)生一定的信號反射現(xiàn)象,我們可以根據(jù)傳輸線章節(jié)中提到的阻抗計算公式來算出線寬增加后的等效阻抗,然后根據(jù)經(jīng)驗公式計算反射系數(shù):

ρ=(Zs-Z0)/(Zs+Z0)

一般直角走線導(dǎo)致的阻抗變化在7%-20%之間,因而反射系數(shù)最大為0.1左右。而且,從下圖可以看到,在W/2線長的時間內(nèi)傳輸線阻抗變化到最小,再經(jīng)過W/2時間又恢復(fù)到正常的阻抗,整個發(fā)生阻抗變化的時間極短,往往在10ps 之內(nèi),這樣快而且微小的變化對一般的信號傳輸來說幾乎是可以忽略的。

f3fcad9a-427c-11ed-96c9-dac502259ad0.jpg

90度拐角分析

很多人對直角走線都有這樣的理解,認為尖端容易發(fā)射或接收電磁波,產(chǎn)生 EMI,這也成為許多人認為不能直角走線的理由之一。然而很多實際測試的結(jié)果顯示,直角走線并不會比直線產(chǎn)生很明顯的 EMI。也許目前的儀器性能,測試水平制約了測試的精確性,但至少說明了一個問題,直角走線的輻射已經(jīng)小于儀器本身的測量誤差。

總的說來,直角走線并不是想象中的那么可怕。至少在GHz以下的應(yīng)用中,其產(chǎn)生的任何諸如電容,反射,EMI等效應(yīng)在TDR測試中幾乎體現(xiàn)不出來,高速PCB設(shè)計工程師的重點還是應(yīng)該放在布局,電源/地設(shè)計,走線設(shè)計,過孔等其他方面。當(dāng)然,盡管直角走線帶來的影響不是很嚴重,但并不是說我們以后都可以走直角線,注意細節(jié)是每個優(yōu)秀工程師必備的基本素質(zhì),而且,隨著數(shù)字電路的飛速發(fā)展,PCB 工程師處理的信號頻率也會不斷提高,到 10GHz 以上的 RF 設(shè)計領(lǐng)域,這些小小的直角都可能成為高速問題的重點對象。

2、差分走線

差分信號(Differential Signal)在高速電路設(shè)計中的應(yīng)用越來越廣泛,電路中最關(guān)鍵的信號往往都要采用差分結(jié)構(gòu)設(shè)計,什么另它這么倍受青睞呢?在PCB設(shè)計中又如何能保證其良好的性能呢?帶著這兩個問題,我們進行下一部分的討論。

f40cee94-427c-11ed-96c9-dac502259ad0.jpg

差分信號結(jié)構(gòu)示意圖

何為差分信號?通俗地說,就是驅(qū)動端發(fā)送兩個等值、反相的信號,接收端通過比較這兩個電壓的差值來判斷邏輯狀態(tài)“0”還是“1”。而承載差分信號的那一對走線就稱為差分走線。

差分信號和普通的單端信號走線相比,最明顯的優(yōu)勢體現(xiàn)在以下三個方面:

三個方面

1.抗干擾能力強,因為兩根差分走線之間的耦合很好,當(dāng)外界存在噪聲干擾時,幾乎是同時被耦合到兩條線上,而接收端關(guān)心的只是兩信號的差值,所以外界的共模噪聲可以被完全抵消。

2.能有效抑制 EMI,同樣的道理,由于兩根信號的極性相反,他們對外輻射的電磁場可以相互抵消,耦合的越緊密,泄放到外界的電磁能量越少。

3.時序定位精確,由于差分信號的開關(guān)變化是位于兩個信號的交點,而不像普通單端信號依靠高低兩個閾值電壓判斷,因而受工藝,溫度的影響小,能降低時序上的誤差,同時也更適合于低幅度信號的電路。目前流行的LVDS(low voltage differential signaling)就是指這種小振幅差分信號技術(shù)。

對于PCB工程師來說,最關(guān)注的還是如何確保在實際走線中能完全發(fā)揮差分走線的這些優(yōu)勢。也許只要是接觸過Layout的人都會了解差分走線的一般要求,那就是“等長、等距”。等長是為了保證兩個差分信號時刻保持相反極性,減少共模分量;等距則主要是為了保證兩者差分阻抗一致,減少反射?!氨M量靠近原則”有時候也是差分走線的要求之一。但所有這些規(guī)則都不是用來生搬硬套的,不少工程師似乎還不了解高速差分信號傳輸?shù)谋举|(zhì)。

下面重點討論一下PCB差分信號設(shè)計中幾個常見的誤區(qū)。

誤區(qū)一

認為差分信號不需要地平面作為回流路徑,或者認為差分走線彼此為對方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對高速信號傳輸?shù)臋C理認識還不夠深入。從圖的接收端的結(jié)構(gòu)可以看到,晶體管Q3,Q4 的發(fā)射極電流是等值,反向的,他們在接地處的電流正好相互抵消(I1=0),因而差分電路對于類似地彈以及其它可能存在于電源和地平面上的噪音信號是不敏感的。地平面的部分回流抵消并不代表差分電路就不以參考平面作為信號返回路徑,其實在信號回流分析上,差分走線和普通的單端走線的機理是一致的,即高頻信號總是沿著電感最小的回路進行回流,最大的區(qū)別在于差分線除了有對地的耦合之外,還存在相互之間的耦合,哪一種耦合強,那一種就成為主要的回流通路。下圖是單端信號和差分信號的地磁場分布示意圖。

f42dfed6-427c-11ed-96c9-dac502259ad0.jpg

差分信號結(jié)構(gòu)示意圖

在PCB電路設(shè)計中,一般差分走線之間的耦合較小,往往只占10~20%的耦合度,更多的還是對地的耦合,所以差分走線的主要回流路徑還是存在于地平面。當(dāng)?shù)仄矫姘l(fā)生不連續(xù)的時候,無參考平面的區(qū)域,差分走線之間的耦合才會提供主要的回流通路,見下圖。盡管參考平面的不連續(xù)對差分走線的影響沒有對普通的單端走線來的嚴重,但還是會降低差分信號的質(zhì)量,增加 EMI,要盡量避免。也有些設(shè)計人員認為,可以去掉差分走線下方的參考平面,以抑制差分傳輸中的部分共模信號,但從理論上看這種做法是不可取的,阻抗如何控制?不給共模信號提供地阻抗回路,勢必會造成EMI輻射,這種做法弊大于利。

f44a80f6-427c-11ed-96c9-dac502259ad0.jpg

不連續(xù)的地平面上的差分信號回流

誤區(qū)二

認為保持等間距比匹配線長更重要。在實際的PCB布線中,往往不能同時滿足差分設(shè)計的要求。由于管腳分布,過孔,以及走線空間等因素存在,必須通過適當(dāng)?shù)睦@線才能達到線長匹配的目的,但帶來的結(jié)果必然是差分對的部分區(qū)域無法平行,這時候我們該如何取舍呢?在下結(jié)論之前我們先看看下面一個仿真結(jié)果。

f4631666-427c-11ed-96c9-dac502259ad0.jpg

從上面的仿真結(jié)果看來,方案 1 和方案 2 波形幾乎是重合的,也就是說,間距不等造成的影響是微乎其微的,相比較而言,線長不匹配對時序的影響要大得多(方案3)。再從理論分析來看,間距不一致雖然會導(dǎo)致差分阻抗發(fā)生變化,但因為差分對之間的耦合本身就不顯著,所以阻抗變化范圍也是很小的,通常在10%以內(nèi),只相當(dāng)于一個過孔造成的反射,這對信號傳輸不會造成明顯的影響。而線長一旦不匹配,除了時序上會發(fā)生偏移,還給差分信號中引入了共模的成分,降低信號的質(zhì)量,增加了EMI。

可以這么說,PCB 差分走線的設(shè)計中最重要的規(guī)則就是匹配線長,其它的規(guī)則都可以根據(jù)設(shè)計要求和實際應(yīng)用進行靈活處理。

誤區(qū)三

認為差分走線一定要靠的很近。讓差分走線靠近無非是為了增強他們的耦合,既可以提高對噪聲的免疫力,還能充分利用磁場的相反極性來抵消對外界的電磁干擾。雖說這種做法在大多數(shù)情況下是非常有利的,但不是絕對的,如果能保證讓它們得到充分的屏蔽,不受外界干擾,那么我們也就不需要再讓通過彼此的強耦合達到抗干擾和抑制EMI的目的了。如何才能保證差分走線具有良好的隔離和屏蔽呢?增大與其它信號走線的間距是最基本的途徑之一,電磁場能量是隨著距離呈平方關(guān)系遞減的,一般線間距超過4 倍線寬時,它們之間的干擾就極其微弱了,基本可以忽略。此外,通過地平面的隔離也可以起到很好的屏蔽作用,這種結(jié)構(gòu)在高頻的(10G以上)IC封裝PCB 設(shè)計中經(jīng)常會用采用,被稱為CPW結(jié)構(gòu),可以保證嚴格的差分阻抗控制(2Z0),如下圖。

f47e318a-427c-11ed-96c9-dac502259ad0.jpg

封裝中的CPW結(jié)構(gòu)

差分走線也可以走在不同的信號層中,但一般不建議這種走法,因為不同的層產(chǎn)生的諸如阻抗、過孔的差別會破壞差模傳輸?shù)男Ч?,引入共模噪聲。此外,如果相鄰兩層耦合不夠緊密的話,會降低差分走線抵抗噪聲的能力,但如果能保持和周圍走線適當(dāng)?shù)拈g距,串?dāng)_就不是個問題。在一般頻率(GHz 以下),EMI也不會是很嚴重的問題,實驗表明,相距500Mils的差分走線,在3米之外的輻射能量衰減已經(jīng)達到60dB,足以滿足FCC的電磁輻射標準,所以設(shè)計者根本不用過分擔(dān)心差分線耦合不夠而造成電磁不兼容問題。

3、蛇形線

蛇形線是Layout中經(jīng)常使用的一類走線方式。其主要目的就是為了調(diào)節(jié)延時,滿足系統(tǒng)時序設(shè)計要求。設(shè)計者首先要有這樣的認識:蛇形線會破壞信號質(zhì)量,改變傳輸延時,布線時要盡量避免使用。但實際設(shè)計中,為了保證信號有足夠的保持時間,或者減小同組信號之間的時間偏移,往往不得不故意進行繞線。

f48fe272-427c-11ed-96c9-dac502259ad0.jpg

幾種蛇形走線結(jié)構(gòu)

那么,蛇形線對信號傳輸有什么影響呢?走線時要注意些什么呢?其中最關(guān)鍵的兩個參數(shù)就是平行耦合長度(Lp)和耦合距離(S),如圖所示。很明顯,信號在蛇形走線上傳輸時,相互平行的線段之間會發(fā)生耦合,呈差模形式,S越小,Lp越大,則耦合程度也越大??赡軙?dǎo)致傳輸延時減小,以及由于串?dāng)_而大大降低信號的質(zhì)量,其機理可以參考對共模和差模串?dāng)_的分析。

f4a1c3de-427c-11ed-96c9-dac502259ad0.jpg

螺旋走線和普通蛇形線的比較

給Layout工程師處理蛇形線時的幾點建議

1. 盡量增加平行線段的距離(S),至少大于3H,H指信號走線到參考平面的距離。通俗的說就是繞大彎走線,只要S足夠大,就幾乎能完全避免相互的耦合效應(yīng)。

2. 減小耦合長度Lp,當(dāng)兩倍的Lp延時接近或超過信號上升時間時,產(chǎn)生的串?dāng)_將達到飽和。

3. 帶狀線(Strip-Line)或者埋式微帶線(Embedded Micro-strip)的蛇形線引起的信號傳輸延時小于微帶走線(Micro-strip)。理論上,帶狀線不會因為差模串?dāng)_影響傳輸速率。

4. 高速以及對時序要求較為嚴格的信號線,盡量不要走蛇形線,尤其不能在小范圍內(nèi)蜿蜒走線。

5. 可以經(jīng)常采用任意角度的蛇形走線,如圖中的C結(jié)構(gòu),能有效的減少相互間的耦合。

6. 高速PCB設(shè)計中,蛇形線沒有所謂濾波或抗干擾的能力,只可能降低信號質(zhì)量,所以只作時序匹配之用而無其它目的。

7. 有時可以考慮螺旋走線的方式進行繞線,仿真表明,其效果要優(yōu)于正常的蛇形走線。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4326

    文章

    23170

    瀏覽量

    400147
  • emi
    emi
    +關(guān)注

    關(guān)注

    53

    文章

    3604

    瀏覽量

    128268

原文標題:PCB布線策略:直角走線,差分走線,蛇形線...

文章出處:【微信號:電子匯,微信公眾號:電子匯】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    淺談PCB布線設(shè)計策略

    在當(dāng)今激烈競爭的電池供電市場中,由于成本指標限制,設(shè)計人員常常使用雙面板。盡管多層板(4層、6層及8層)方案在尺寸、噪聲和性能方面具有明顯優(yōu)勢,成本壓力卻促使工程師們重新考慮其布線策略,采用雙面板
    發(fā)表于 09-26 09:41 ?981次閱讀
    淺談<b class='flag-5'>PCB</b><b class='flag-5'>布線</b>設(shè)計<b class='flag-5'>策略</b>

    [原創(chuàng)]PCB Layout中的走線策略

    PCB Layout中的走線策略布線(Layout)是PCB設(shè)計工程師最基本的工作技能之一。走線的好壞將直接影響到整個系統(tǒng)的性能,大多數(shù)高速的設(shè)計理論也要最終經(jīng)過Layout得以實現(xiàn)并
    發(fā)表于 08-20 20:58

    PCB布線設(shè)計,PCB布線注意事項及技巧 DOC下載

    PCB布線設(shè)計,PCB布線注意事項及技巧  布線技巧 在當(dāng)今激烈競爭的電池供電市場中,由于成本指標限制,設(shè)計人員常常使用
    發(fā)表于 10-21 09:20

    PCB布線設(shè)計原理

    策略,采用雙面板。在本文中,我們將討論自動布線功能的正確使用和錯誤使用,有無地平面時電流回路的設(shè)計策略,以及對雙面板元件布局的建議。自動布線的優(yōu)缺點以及模擬電路
    發(fā)表于 11-24 10:58

    PCB布線中的走線策略 8頁 0.3M

    PCB布線中的走線策略,是精華資料。
    發(fā)表于 12-16 21:54 ?0次下載

    解析高速PCB設(shè)計中的布線策略

    PCB設(shè)計,布線設(shè)計非常詳細,轉(zhuǎn)需
    發(fā)表于 02-28 15:09 ?0次下載

    基于差分信號的PCB布線優(yōu)點和策略簡析

    布線非??拷牟罘中盘枌ο嗷ブg也會互相緊密耦合,這種互相之間的耦合會減小EMI發(fā)射,差分信號線的主要缺點是增加了PCB的面積,本文介紹電路板設(shè)計過程中采用差分信號線布線布線
    發(fā)表于 12-11 15:47 ?1096次閱讀
    基于差分信號的<b class='flag-5'>PCB</b><b class='flag-5'>布線</b>優(yōu)點和<b class='flag-5'>策略</b>簡析

    pcb單層板如何布線_pcb單層板自動布線設(shè)置

    PCB設(shè)計中,布線是完成產(chǎn)品設(shè)計的重要步驟,可以說前面的準備工作都是為它而做的,在整個PCB設(shè)計中,以布線的設(shè)計過程限定最高,技巧最細、工作量最大。
    發(fā)表于 03-28 10:31 ?2.5w次閱讀

    模擬和數(shù)字布線策略之間的區(qū)別

    數(shù)字和模擬范圍確定后,謹慎地布線對獲得成功的PCB至關(guān)重要。布線策略通常作為經(jīng)驗準則向大家介紹,因為很難在實驗室環(huán)境中測試出產(chǎn)品的最終成功與否。
    發(fā)表于 07-03 17:30 ?670次閱讀
    模擬和數(shù)字<b class='flag-5'>布線</b><b class='flag-5'>策略</b>之間的區(qū)別

    兩種類型PCB布線策略

    不同類型的單板,其布線策略自然也不一樣,本文內(nèi)容主要為大家介紹兩種類型的PCB布線策略。
    發(fā)表于 07-07 09:36 ?1511次閱讀
    兩種類型<b class='flag-5'>PCB</b><b class='flag-5'>布線</b><b class='flag-5'>策略</b>

    PCB布線教程及經(jīng)驗分享

    PCB元器件布局完成后,緊接著就要完成PCB布線了。PCB布線單面
    的頭像 發(fā)表于 07-07 09:58 ?2.4w次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>布線</b>教程及經(jīng)驗分享

    PCB設(shè)計布線的走線哪些策略詳細資料說明

    布線(Layout)是PCB設(shè)計工程師最基本的工作技能之一。走線的好壞將直接影響到整個系統(tǒng)的性能,大多數(shù)高速的設(shè)計理論也要最終經(jīng)過Layout得以實現(xiàn)并驗證,由此可見,布線在高速PCB
    發(fā)表于 07-19 16:47 ?0次下載
    <b class='flag-5'>PCB</b>設(shè)計<b class='flag-5'>布線</b>的走線<b class='flag-5'>有</b>哪些<b class='flag-5'>策略</b>詳細資料說明

    PCB布線哪些規(guī)則

    PCB設(shè)計中,布線是完成產(chǎn)品設(shè)計的重要步驟,可以說前面的準備工作都是為它而做的,在整個PCB中,以布線的設(shè)計過程限定最高,技巧最細、工作量最大。P
    發(fā)表于 10-14 10:43 ?0次下載
    <b class='flag-5'>PCB</b><b class='flag-5'>布線</b><b class='flag-5'>有</b>哪些規(guī)則

    高速PCB布線的最佳技巧

    完美的高速設(shè)計。 不久之后, PCB 設(shè)計師的詞匯中就不存在高速一詞。然而,這些天似乎正好相反。當(dāng)時,唯一需要考慮的就是將拼圖拼湊在一起并通過物理電路板布局來制定策略。但是高速設(shè)計又如何呢?現(xiàn)在這里很多隱形力量值得擔(dān)心,例如電
    的頭像 發(fā)表于 10-27 19:12 ?3132次閱讀

    防浪涌時,PCB布線哪些要點?

    防浪涌時,PCB布線哪些要點?
    的頭像 發(fā)表于 12-05 15:34 ?1327次閱讀
    防浪涌時,<b class='flag-5'>PCB</b><b class='flag-5'>布線</b><b class='flag-5'>有</b>哪些要點?