以前看到過(guò)官網(wǎng)提供excel類(lèi)型的IO BANK的示意圖,但是后來(lái)找不到了,就自己從軟件里面生成吧,看上去都差不多,而且還附帶解釋圖,挺好的。
FPGA Type: Cyclone V - 5CEFA7F27C6
Software: Quartus II 13.0 sp1
Steps
目前為前期評(píng)估階段,需要對(duì)I/O的資源按照不同的BANK處理,針對(duì)一些I/O的特殊功能,及數(shù)量需求,對(duì)PCB板子布局等進(jìn)行整體的規(guī)劃。
PIN PLANNER
按照新建工程的向?qū)В陆üこ?。這里默認(rèn)已經(jīng)選好指定FPGA型號(hào)了,在新建工程中選擇已選型號(hào)的FPGA。
選擇菜單欄Assignments
選擇Pin Planner
出現(xiàn)Pin Planner 對(duì)話(huà)框:
最大區(qū)域中的 Top View - Wire Bond 即為標(biāo)注有不同BANK的IO區(qū)域分布。
Tool Bar
工具欄中有顯示的選項(xiàng)以供點(diǎn)擊,也可通過(guò)菜單欄View--> show進(jìn)行選擇,詳情見(jiàn)如下示意:
簡(jiǎn)單介紹幾個(gè)Tool Bar 的按鈕:
Show Differential Pin Pair Connection: 可以觀察差分線(xiàn)的使用情況
Pin Legend Window:可以看到不同符號(hào)Pin對(duì)應(yīng)的功能定義,一般的圓形為用戶(hù)IO;三角形向上為power,向下為GND;正方形為clock;五邊形為special configure;叉號(hào)為no connect。
Enable Live I/O check:可以檢查IO的電氣特征
可以把IO BANK VIEW打印出來(lái),注意打印的時(shí)候設(shè)置,這里頁(yè)面默認(rèn)為A3的,需要根據(jù)打印機(jī)的設(shè)備進(jìn)行調(diào)整,打印出來(lái)包含Pin Legend的List:
也可以打印為PDF檔,供在PC上進(jìn)行查看,需要注意黑白打印出來(lái)的顏色等級(jí)可能會(huì)混在一起,所以不好看到IO BANK的分界,如果有條件,建議彩色打印。
IO COUNT
放大IO BANK VIEW會(huì)看到對(duì)于每個(gè)BANK 還會(huì)有詳細(xì)的已使用和未使用的IO 計(jì)數(shù)。
再仔細(xì)一看,在每一個(gè)Pin上還會(huì)有Pin Assignment,這個(gè)軟件設(shè)計(jì)時(shí)非常到位的。
I/O Distribute
因?yàn)槊總€(gè)BANK的Pin COUNT 并不是一致的,而且功能也是有特殊限制的,需要根據(jù)設(shè)計(jì)使用的資源,來(lái)對(duì)IO BANK進(jìn)行合理的分配。
先從I/O COUNT上進(jìn)行考慮,比如本設(shè)計(jì)需要使用3顆SDRAM,地址線(xiàn)復(fù)用,數(shù)據(jù)線(xiàn)不復(fù)用;這樣計(jì)算地址線(xiàn)一共16,數(shù)據(jù)線(xiàn)一共 12*3 ,這一起就52個(gè)IO了,再加上其他控制PIN 10*3 ,一共80 PIN +,這樣就只能選擇BANK 7或者BNAK 4了;
根據(jù)PLL的分布區(qū)域,要適當(dāng)?shù)倪x擇的區(qū)域,需要倍頻的模塊優(yōu)先使用;
需要mini LVDS信號(hào)輸出,那么要看IO口定義,哪些可以輸出差分信號(hào),需要注意差分信號(hào)的時(shí)鐘分布是固定的,需要結(jié)合差分時(shí)鐘來(lái)進(jìn)行差分輸出的BANK;
需要注意每個(gè)BANK的電壓是該BANK內(nèi)的VCCIO來(lái)決定的,結(jié)合IO輸出能力,需要對(duì)不同BANK提供不同的VCCIO;
After All
IO 分配問(wèn)題還需要單獨(dú)列出來(lái),這里主要講述怎么使用 Pin Planner 工具。
-
FPGA
+關(guān)注
關(guān)注
1630文章
21803瀏覽量
606448 -
pcb
+關(guān)注
關(guān)注
4327文章
23179瀏覽量
400295 -
軟件
+關(guān)注
關(guān)注
69文章
5029瀏覽量
88150
原文標(biāo)題:FPGA IO BANK VIEW
文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
使用Altera Interface Planner高效設(shè)計(jì)FPGA引腳布局
![使用Altera Interface <b class='flag-5'>Planner</b>高效設(shè)計(jì)FPGA引腳布局](https://file1.elecfans.com/web2/M00/C6/58/wKgaomX9OVmAOEZgAAAcB7HGbAY384.jpg)
Pin Planner 問(wèn)題
chip planner的使用
Quartus II打開(kāi)Pin Planner后在管腳分配時(shí)有一項(xiàng)Reserved不知道里面列表的含義
例說(shuō)FPGA連載32:PLL例化配置與LED之使用Pin Planner進(jìn)行引腳分配
在quartus 15.0中如何將PPF文件導(dǎo)入到Pin Planner中
Quartus的pin planner 變成了只讀屬性
為ROS navigation功能包添加自定義的全局路徑規(guī)劃器(Global Path Planner)
Allegro FPGA System Planner中文介紹
![Allegro FPGA System <b class='flag-5'>Planner</b>中文介紹](https://file.elecfans.com/web2/M00/49/72/pYYBAGKhtFGALapnAABkVq1HVos126.jpg)
Versal AI Core XCVC1902 Power Planner
![Versal AI Core XCVC1902 Power <b class='flag-5'>Planner</b>](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
評(píng)論