ASIC設(shè)計服務(wù)暨IP研發(fā)銷售廠商智原科技(Faraday Technology Corporation,TWSE: 3035)今日推出支援多家晶圓廠FinFET工藝的芯片后端設(shè)計服務(wù)(design implementation service),由客戶指定制程(8納米、7納米、5納米及更先進工藝)及生產(chǎn)的晶圓廠。這個設(shè)計服務(wù)項目運用了智原ASIC設(shè)計經(jīng)驗與資源,主要客戶為無晶圓廠的IC設(shè)計公司、系統(tǒng)廠、ASIC服務(wù)公司、或晶圓廠,客戶可依據(jù)自己的研發(fā)資源進行分配,將特定設(shè)計模塊委由智原協(xié)助完成,以加快產(chǎn)品上市時程。
智原科技自1993年成立以來,已廣泛地在各個應(yīng)用領(lǐng)域累積豐富的設(shè)計與量產(chǎn)經(jīng)驗,熟悉IC芯片設(shè)計流程的每個環(huán)節(jié)與量產(chǎn)的各項預(yù)備工作。這項新推出的設(shè)計服務(wù)項目包含專屬的研發(fā)團隊與項目管理人,可協(xié)助客戶完成系統(tǒng)整合、系統(tǒng)驗證、電路驗證、電路合成、DFT測試用電路的導(dǎo)入、或后端布局設(shè)計實現(xiàn)及驗證等階段。
為保障客戶信息安全,智原工程師透過專用的機房遠程聯(lián)機到客戶端,設(shè)計數(shù)據(jù)庫完全由客戶掌控,全程監(jiān)控錄像管理。此外,設(shè)計團隊透過智原內(nèi)部流程系統(tǒng)管理設(shè)計項目,確保工作進度及質(zhì)量,達到首次流片便順利量產(chǎn)。
智原科技營運長林世欽表示:“智原每年交付50個ASIC設(shè)計案,其中20%屬于大型SoC設(shè)計,無論服務(wù)質(zhì)量與信息安全都深獲客戶的信任。這次新推出的設(shè)計服務(wù)便是充分善用我們30年來豐富的設(shè)計經(jīng)驗;相信智原的SoC專業(yè)技術(shù)與穩(wěn)定的人才資源都將有效地滿足市場上日益增加的前段與后段設(shè)計服務(wù)需求?!?/p>
-
芯片
+關(guān)注
關(guān)注
456文章
51283瀏覽量
427811 -
晶圓
+關(guān)注
關(guān)注
52文章
4990瀏覽量
128364 -
數(shù)據(jù)庫
+關(guān)注
關(guān)注
7文章
3852瀏覽量
64744 -
智原科技
+關(guān)注
關(guān)注
0文章
22瀏覽量
11128
原文標題:智原推出支援多家晶圓廠FinFET工藝的芯片后端設(shè)計服務(wù)
文章出處:【微信號:faradaytech,微信公眾號:智原科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
DAC5670后端如何連接到差分輸入的調(diào)制芯片?
臺積電美國Fab 21晶圓廠2024年Q4量產(chǎn)4nm芯片
FinFet Process Flow-源漏極是怎樣形成的
![<b class='flag-5'>FinFet</b> Process Flow-源漏極是怎樣形成的](https://file1.elecfans.com/web3/M00/06/5A/wKgZO2eJyGKALssiAABT3cdwZlM693.png)
SK海力士考慮提供2.5D后端工藝服務(wù)
Rapidus計劃建設(shè)1.4nm工藝第二晶圓廠
智原科技與奇異摩爾2.5D封裝平臺量產(chǎn)
智原科技加入英特爾晶圓代工設(shè)計服務(wù)聯(lián)盟
智原科技高速視頻接口IP累計出貨量已超過1億顆
8月啟動臺積電 TSMC 開始建設(shè)其布局歐洲的首座晶圓廠
![8月啟動臺積電 TSMC 開始建設(shè)其布局歐洲的首座<b class='flag-5'>晶圓廠</b>](https://file1.elecfans.com//web2/M00/00/9C/wKgZomawe_mAO31_AABvSOoziqI449.jpg)
英特爾聯(lián)手日企研發(fā)后端芯片自動化制造技術(shù)
智原科技宣布加入Arm?(安謀)車用生態(tài)系的合作伙伴
模擬后端是什么意思
全球知名晶圓廠的產(chǎn)能、制程、工藝平臺對比
![全球知名<b class='flag-5'>晶圓廠</b>的產(chǎn)能、制程、<b class='flag-5'>工藝</b>平臺對比](https://file.elecfans.com/web2/M00/4B/53/pYYBAGKoICuASLL_AABwWY7RstI840.png)
半導(dǎo)體后端工藝:封裝設(shè)計與分析
![半導(dǎo)體<b class='flag-5'>后端</b><b class='flag-5'>工藝</b>:封裝設(shè)計與分析](https://file1.elecfans.com/web2/M00/C0/95/wKgZomXW5_eABno-AAA2nZboGOk711.png)
評論