欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

面向FPGA-SoC的處理器驅(qū)動配置的安全價值

星星科技指導(dǎo)員 ? 來源:嵌入式計算設(shè)計 ? 作者:RYAN KENNY ? 2022-11-01 11:18 ? 次閱讀

隨著現(xiàn)代現(xiàn)場可編程門陣列 (FPGA) 片上系統(tǒng) (SoC) 器件中可用的內(nèi)容和 IP 選項的大量增加,靈活性的最后一個真正前沿是配置過程本身。期待看到下一代FPGA SoC,使這種靈活性在安全性、配置時間和單事件翻轉(zhuǎn)(SEU)響應(yīng)方面成為現(xiàn)實。

更強大的 FPGA 意味著更復(fù)雜的配置

FPGA 公司產(chǎn)品每年都變得越來越復(fù)雜,包括各種強化 IP、處理器和數(shù)字加速功能。這些新產(chǎn)品有望在較少數(shù)量的微電路中提高功能集成度。但是,這種集成也意味著復(fù)雜的SoC配置。

許多其他 SoC 和專用標(biāo)準(zhǔn)部件 (ASSP) 產(chǎn)品已轉(zhuǎn)向?qū)S?a target="_blank">微處理器進(jìn)行啟動和配置管理。更重要的是,軍方和其他具有安全意識的客戶已經(jīng)使用外部微處理器解決方案來管理FPGA和其他微電子器件的配置,以驗證配置,檢查簽名,并確保配置過程中的“穩(wěn)定狀態(tài)”。

當(dāng)今

如何完成配置 如今,F(xiàn)PGA 的配置過程主要由復(fù)雜的狀態(tài)機(在 Altera 設(shè)備中稱為“控制邏輯”)執(zhí)行。比特流信息以串行方式加載到FPGA中,根據(jù)所選器件和用戶選項進(jìn)行可變解壓縮、解密和身份驗證;然后,在釋放到操作模式之前配置整個設(shè)備。冒著過度簡化少數(shù)公司技術(shù)的風(fēng)險,配置過程大多是固定的,這意味著一個FPGA配置過程中的安全漏洞將成為所有其他設(shè)備的漏洞。

解決方案:添加專用微處理器進(jìn)行配置

隨著 SoC FPGA 產(chǎn)品的加入,設(shè)計人員可以繼續(xù)獲得固定的引導(dǎo)順序,或者在選擇器件的引導(dǎo)順序時至少具有第一級的靈活性(FPGA 優(yōu)先或 ARM 處理器優(yōu)先)。

然而,F(xiàn)PGA 器件內(nèi)置的專用微處理器帶來了真正的配置靈活性,該微處理器可管理所有配置決策、配置文件的解密和身份驗證、部分配置、對 SEU 的響應(yīng)以及設(shè)備上的所有安全監(jiān)視器。如果配置腳本或配置處理器的處理器指令本身可以加載到設(shè)備上并在現(xiàn)場更新,這將提供一組強大的工具,使設(shè)計人員能夠探索安全性和配置時間之間的權(quán)衡空間。

自定義啟動順序

Arria 10 SoC 提供 FPGA 和 SoC 器件之間的啟動順序選擇。但是,完全腳本化的配置過程將能夠優(yōu)先考慮FPGA或SoC中的部分設(shè)計,使用通過協(xié)議進(jìn)行的配置以及當(dāng)今FPGA可用的各種快速與高效方法。因此,配置過程和訂單可以在非常精細(xì)的級別上進(jìn)行管理,并可以根據(jù)設(shè)計進(jìn)行定制。通過將 FPGA 結(jié)構(gòu)劃分為邏輯配置區(qū)域或扇區(qū),這種設(shè)置變得更加靈活。

使用針對用戶應(yīng)用程序定制的腳本化配置可以限制跨設(shè)計配置漏洞的通用性。這意味著對一個設(shè)計的攻擊不再必然適用于使用相同F(xiàn)PGA/SoC的所有設(shè)計。

在硬解密和身份驗證加速器的幫助下,高度腳本化的配置過程可以決定是保護(hù)不保護(hù)、部分用戶設(shè)計還是全部用戶設(shè)計。在設(shè)計和邏輯重用的時代,并非設(shè)計的每個部分都需要保護(hù)或認(rèn)證。但是,這是一個可以作為用戶設(shè)計的一部分做出的決定,以便以安全性換取配置時間。

保護(hù)和驗證配置數(shù)據(jù)的設(shè)計權(quán)衡是配置時間。即使使用快速結(jié)構(gòu)和高速解密加速器,也存在與安全性(解密和身份驗證)相關(guān)的配置時間影響。通過啟用細(xì)粒度級別的安全性,用戶設(shè)計將能夠利用安全性和配置時間之間的全方位權(quán)衡。

環(huán)境監(jiān)測器和單個事件干擾

的響應(yīng) 配置的最后一個重要元素是如何在發(fā)生輻射事件時恢復(fù)數(shù)據(jù)和設(shè)備操作,以及如何在FPGA SoC受到攻擊時消除敏感的配置信息。

用于配置的專用處理器還可以提供對 SEU 事件的腳本和條件響應(yīng)。這些可能包括重新配置整個設(shè)備或設(shè)計的一部分、將操作故障轉(zhuǎn)移到設(shè)備的另一部分,或安全響應(yīng),例如擦除密鑰和敏感數(shù)據(jù)。同樣,專用配置處理器可以生成對環(huán)境監(jiān)測器(如溫度和電壓)的高度腳本化響應(yīng),并通過FPGA SoC中密鑰和配置數(shù)據(jù)的有序、受控和驗證歸零來做出響應(yīng)。在大型設(shè)計中,數(shù)據(jù)歸零的順序可能很重要。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19445

    瀏覽量

    231334
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21803

    瀏覽量

    606455
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4215

    瀏覽量

    219207
收藏 人收藏

    評論

    相關(guān)推薦

    16通道AD采集方案,基于復(fù)旦微ARM + FPGA國產(chǎn)SoC處理器平臺

    測試數(shù)據(jù)匯總 表 1 本文帶來的是基于復(fù)旦微FMQL20S400M四核ARM Cortex-A7(PS端) + FPGA可編程邏輯資源(PL端)異構(gòu)多核SoC處理器設(shè)計的全國產(chǎn)工業(yè)評估板的AD采集
    的頭像 發(fā)表于 01-23 10:39 ?174次閱讀
    16通道AD采集方案,基于復(fù)旦微ARM + <b class='flag-5'>FPGA</b>國產(chǎn)<b class='flag-5'>SoC</b><b class='flag-5'>處理器</b>平臺

    EE-355:面向SHARC處理器的專家在線閃存編程

    電子發(fā)燒友網(wǎng)站提供《EE-355:面向SHARC處理器的專家在線閃存編程.pdf》資料免費下載
    發(fā)表于 01-08 15:05 ?0次下載
    EE-355:<b class='flag-5'>面向</b>SHARC<b class='flag-5'>處理器</b>的專家在線閃存編程<b class='flag-5'>器</b>

    EE-311:面向Blackfin處理器的VisualDSP閃存編程API

    電子發(fā)燒友網(wǎng)站提供《EE-311:面向Blackfin處理器的VisualDSP閃存編程API.pdf》資料免費下載
    發(fā)表于 01-07 14:26 ?0次下載
    EE-311:<b class='flag-5'>面向</b>Blackfin<b class='flag-5'>處理器</b>的VisualDSP閃存編程<b class='flag-5'>器</b>API

    EE-367:面向ADSP-BF51xF16 Blackfin處理器的閃存編程驅(qū)動程序

    電子發(fā)燒友網(wǎng)站提供《EE-367:面向ADSP-BF51xF16 Blackfin處理器的閃存編程驅(qū)動程序.pdf》資料免費下載
    發(fā)表于 01-07 13:54 ?0次下載
    EE-367:<b class='flag-5'>面向</b>ADSP-BF51xF16 Blackfin<b class='flag-5'>處理器</b>的閃存編程<b class='flag-5'>器</b><b class='flag-5'>驅(qū)動</b>程序

    一種簡單高效配置FPGA的方法

    本文描述了一種簡單高效配置FPGA的方法,該方法利用微處理器從串行外圍接口(SPI)閃存配置FPGA設(shè)備。這種方法減少了硬件組件、板空間和成
    的頭像 發(fā)表于 10-24 14:57 ?841次閱讀
    一種簡單高效<b class='flag-5'>配置</b><b class='flag-5'>FPGA</b>的方法

    盛顯科技:在拼接處理器配置混合矩陣的步驟是什么?

    相信大家都知道,在拼接處理器配置混合矩陣,主要涉及到將混合矩陣的輸出與拼接處理器的輸入相連接,并通過拼接處理器的軟件或界面進(jìn)行配置,以實現(xiàn)
    的頭像 發(fā)表于 09-26 18:09 ?402次閱讀

    盛顯科技:拼接處理器為什么要配置混合矩陣?

    使用。那么您知道拼接處理器為什么要配置混合矩陣?下面盛顯科技小編為您介紹: 在拼接處理器配置混合矩陣的原因,主要基于以下幾點: 一、實現(xiàn)多信號源靈活切換 多信號源接入: 混合矩陣能夠
    的頭像 發(fā)表于 09-06 11:23 ?402次閱讀
    盛顯科技:拼接<b class='flag-5'>處理器</b>為什么要<b class='flag-5'>配置</b>混合矩陣?

    淺談國產(chǎn)異構(gòu)雙核RISC-V+FPGA處理器AG32VF407的優(yōu)勢和應(yīng)用場景

    處理器FPGA配置。 高性能與低功耗 : RISC-V架構(gòu)以其低功耗和高效能著稱,而FPGA在并行處理和高性能計算方面也有顯著優(yōu)勢。兩
    發(fā)表于 08-31 08:32

    中微億芯發(fā)布ARM A9處理器SoC Z7及以7系列FPGA為核心的SIP電路

    近日,中科芯控股公司中微億芯舉辦了"融核造芯 智創(chuàng)未來"高性能可編程 SoC / SIP 系列新品發(fā)布會,隆重發(fā)布了ARM A9處理器SoC Z7,及以7系列FPGA為核心的SIP電路
    的頭像 發(fā)表于 05-28 18:22 ?1362次閱讀

    Achronix FPGA增加對Bluespec提供的基于Linux的RISC-V軟處理器的支持,以實現(xiàn)可擴(kuò)展數(shù)據(jù)處理

    Bluespec支持加速功能的RISC-V處理器將Achronix的FPGA轉(zhuǎn)化為可編程SoC 近日,高性能FPGA芯片和嵌入式
    的頭像 發(fā)表于 04-19 18:08 ?755次閱讀

    fpga和risc-v處理器的區(qū)別

    FPGA(現(xiàn)場可編程門陣列)和RISC-V處理器在多個方面存在顯著的區(qū)別。
    的頭像 發(fā)表于 03-27 14:21 ?1300次閱讀

    TPS650864可配置多軌PMU適用于多核處理器、FPGA和系統(tǒng)的TPS650861可配置多軌PMU數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《TPS650864可配置多軌PMU適用于多核處理器FPGA和系統(tǒng)的TPS650861可配置多軌PMU數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 03-07 09:06 ?0次下載
    TPS650864可<b class='flag-5'>配置</b>多軌PMU適用于多核<b class='flag-5'>處理器</b>、<b class='flag-5'>FPGA</b>和系統(tǒng)的TPS650861可<b class='flag-5'>配置</b>多軌PMU數(shù)據(jù)表

    華為pockets是什么處理器

    華為Pockets的處理器型號是高通驍龍778G 4G SoC。這款處理器可以提供出色的性能,滿足用戶的各種需求,同時支持快速的應(yīng)用程序響應(yīng)和流暢的操作體驗。
    的頭像 發(fā)表于 03-05 17:16 ?1601次閱讀

    華為pockets處理器型號

    華為Pockets的處理器型號是高通驍龍778G 4G SoC。這款處理器可以提供出色的性能,滿足用戶的各種需求,同時支持快速的應(yīng)用程序響應(yīng)和流暢的操作體驗。
    的頭像 發(fā)表于 03-05 16:53 ?1375次閱讀

    淺談SoC中常用的處理器

    復(fù)雜系統(tǒng)執(zhí)行多種多樣的復(fù)雜任務(wù)。任務(wù)常因為市場需求而改變。處理器的軟件可編程性使得它可以實現(xiàn)更加快速的功能開發(fā)和提供更加敏捷的可適性,已成為SoC最為重要的組件,其性能直接決定了系統(tǒng)性能的優(yōu)劣。
    的頭像 發(fā)表于 02-23 09:19 ?1409次閱讀
    淺談<b class='flag-5'>SoC</b>中常用的<b class='flag-5'>處理器</b>