欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

UCIe生態(tài)正在完善,Chiplet騰飛指日可待

新思科技 ? 來源:未知 ? 2022-11-10 11:15 ? 次閱讀

202249f4-5a8b-11ed-a3b6-dac502259ad0.gif

感謝《半導(dǎo)體行業(yè)觀察》對新思科技的關(guān)注 Chiplet是摩爾定律放緩情況下,持續(xù)提高SoC高集成度和算力的重要途徑。目前業(yè)內(nèi)已有多家企業(yè)發(fā)布了基于Chiplet技術(shù)的芯片,Chiplet儼然已成為各芯片廠商進(jìn)入下一個關(guān)鍵創(chuàng)新階段并打破功率-性能-面積(PPA)天花板的一個絕佳技術(shù)選擇。 采用Chiplet的方式,可將不同功能的芯片通過2D或2.5D/3D的封裝方式組裝在一起,并可以以異構(gòu)的方式在不同工藝節(jié)點(diǎn)上制造,但是到目前為止,實(shí)現(xiàn)Chiplet架構(gòu)一直非常困難。為了做到這一點(diǎn),采用這一技術(shù)的早期廠商已將單片式芯片設(shè)計方法應(yīng)用于內(nèi)部定義的設(shè)計與驗證流程,并開發(fā)了自己的接口技術(shù)。但是,非聚合裸片市場(即具備類似即插即用的靈活性及互操作性)的發(fā)展離不開行業(yè)標(biāo)準(zhǔn)和生態(tài)系統(tǒng)。通用Chiplet互連技術(shù)(UCIe)規(guī)范可以實(shí)現(xiàn)Chiplet的可定制與封裝級集成,可以說是Chiplet發(fā)展前路的一大助推劑,UCIe正在幫助我們迅速緊跟這種面向先進(jìn)應(yīng)用的全新設(shè)計方式。

Chiplet技術(shù)為何騰飛?

隨著對芯片性能的要求日益提高,需要在更小的空間里集成更多的晶體管,SoC的尺寸正在接近芯片制造的上限。傳統(tǒng)的單片SoC變得太大且成本過高,無法通過先進(jìn)設(shè)計進(jìn)行生產(chǎn),并且良率風(fēng)險也隨之攀升。而Chiplet技術(shù)將SoC組件分開制造,再封裝到一起,則可以降低成本,減少浪費(fèi),并大大改善可靠性。 除了在不同工藝節(jié)點(diǎn)支持最適合特定功能的不同組件外,Chiplet架構(gòu)還允許將數(shù)字、模擬或高頻工藝的不同裸片集成到一起,還可以在設(shè)計中加入高度密集的3D內(nèi)存陣列,即高帶寬內(nèi)存(HBM)。 假設(shè)您需要開發(fā)一部設(shè)備,該設(shè)備的I/O接口(如以太網(wǎng)接口等)可能并不需要最前沿的工藝。按照Chiplet技術(shù)的思路,您可以在一個細(xì)化的層面以“形式遵循功能”的思路優(yōu)化PPA,如果在不同的設(shè)備上使用的I/O子系統(tǒng)是一樣的,還可以一次性制造所有I/O接口,從而借助生產(chǎn)規(guī)模獲得更低成本。相比之下,如果整個SoC都位于同一裸片上,無論功能如何,I/O接口都要與您最先進(jìn)的功能采用相同的工藝,除了制作成本增加外,一旦設(shè)計中的某個組件出現(xiàn)故障,就會導(dǎo)致整體失效。 規(guī)模和模塊化所帶來的靈活性,也將幫助您應(yīng)對不斷縮小的上市時間窗口。具有標(biāo)準(zhǔn)功能的裸片可以混合并匹配,即獲得一種硬IP,從而讓您的工程人才專注于設(shè)計的差異化因素,以加快產(chǎn)品上市速度。 雖然上面的方式聽起來十分理想,但各個獨(dú)立的裸片在帶寬、互操作性和數(shù)據(jù)完整性方面具有很大差異,目前只有那些擁有足夠資源來支持裸片間定制互連開發(fā)的大公司才會采用這種技術(shù)。但是隨著這種更前沿設(shè)計方法的普及,裸片間的互連在本質(zhì)上已經(jīng)與互操作性相抵觸。 盡管存在這些挑戰(zhàn),預(yù)計到2024年,Chiplet市場的規(guī)模將增長至500億美元;而UCIe則是這一增長的關(guān)鍵推動力。

UCle為何成為

Chiplet設(shè)計的首選標(biāo)準(zhǔn)?

其實(shí)為了應(yīng)對Chiplet設(shè)計中所面臨的挑戰(zhàn),行業(yè)出現(xiàn)了幾種不同的標(biāo)準(zhǔn)。但是UCIe是唯一具有完整裸片間接口堆棧的標(biāo)準(zhǔn),其他標(biāo)準(zhǔn)都沒有為協(xié)議棧提供完整裸片間接口的全面規(guī)范,大多僅關(guān)注在特定層。而且UCIe支持2D、2.5D和橋接封裝,預(yù)計未來還會支持3D封裝。 UCIe不僅能滿足大部分每引腳8Gbps至16Gbps的設(shè)計,還能滿足從網(wǎng)絡(luò)到超大規(guī)模數(shù)據(jù)中心等高帶寬應(yīng)用中每引腳32Gbps的設(shè)計;換言之,該標(biāo)準(zhǔn)將滿足當(dāng)前和未來的帶寬發(fā)展。UCIe有兩種不同的封裝類型:
  • 用于先進(jìn)封裝的UCIe,如硅襯墊、硅橋或再分配層(RDL)扇出

  • 用于標(biāo)準(zhǔn)封裝的UCIe,如有機(jī)襯底或?qū)訅喊?/span>

UCIe堆棧本身擁有三層:
  • 最上端的協(xié)議層通過基于流量控制單元(FLIT)的協(xié)議實(shí)現(xiàn),確保最大效率和降低延遲,支持最流行的協(xié)議,包括PCI Express(PCIe)、Compute Express Link(CXL)和/或用戶定義的流協(xié)議。

  • 第二層用于對協(xié)議進(jìn)行仲裁與協(xié)商,以及通過裸片間適配器進(jìn)行連接管理?;谘h(huán)冗余檢查(CRC)和重試機(jī)制,該層還包括可選的錯誤糾正功能。

  • 第三層為物理層(PHY),規(guī)定了與封裝介質(zhì)的電氣接口,是電氣模擬前端(AFE)、發(fā)射器和接收器以及邊帶通道允許兩個裸片之間進(jìn)行參數(shù)交換與協(xié)商的層級。邏輯PHY實(shí)現(xiàn)了連接初始化、訓(xùn)練和校準(zhǔn)算法,以及測試和修復(fù)功能。

203bf3b8-5a8b-11ed-a3b6-dac502259ad0.jpg圖:UCIe協(xié)議棧示意圖

EDA廠商推動UCle的發(fā)展

作為EDA和IP解決方案的領(lǐng)導(dǎo)者,新思科技已成為UCIe的成員之一,我們期待著未來對UCIe規(guī)范做出貢獻(xiàn),與廣大UCIe的支持者們積極推動構(gòu)建健康的UCIe生態(tài)系統(tǒng)。為了簡化UCIe設(shè)計路徑,新思科技推出了完整的UCIe設(shè)計解決方案,包括PHY、控制器和驗證IP(VIP):
  • PHY──支持標(biāo)準(zhǔn)和高級封裝選項,可采用先進(jìn)的FinFET工藝,獲得高帶寬、低功耗和低延遲的裸片間連接。

  • 控制器IP──支持PCIe、CXL和其它廣泛應(yīng)用的協(xié)議,用于延遲優(yōu)化的片上網(wǎng)絡(luò)(NoC)間連接及流協(xié)議;例如與CXS接口和AXI接口的橋接。
  • VIP──支持全棧各層的待測設(shè)計(DUT);包括帶有/不帶有PCIe/CXL協(xié)議棧的測試平臺接口、用于邊帶服務(wù)請求的應(yīng)用編程接口(API),以及用于流量生成的API。協(xié)議檢查和功能覆蓋位于每個堆棧層和信令接口,實(shí)現(xiàn)了可擴(kuò)展的架構(gòu)和新思科技定義的互操作性測試套件。
新思科技的解決方案不僅帶來了穩(wěn)健、可靠的裸片間連接,并具有可測試性功能,可用于已知良好的裸片,和用于糾錯的CRC或奇偶校驗。它將使芯片設(shè)計企業(yè)能夠在Die間建立無縫互連,實(shí)現(xiàn)最低的延遲和最高的能效。 對于Chiplet設(shè)計,由于多個流協(xié)議而增加的有效載荷可能需要數(shù)天甚至數(shù)月的時間來實(shí)現(xiàn)仿真,從而限制了其實(shí)用性。對此,新思科技還推出了UCIe的驗證IP,用戶需要首先創(chuàng)建各種單節(jié)點(diǎn)和多節(jié)點(diǎn)模型,模擬這些簡化的系統(tǒng)以檢查數(shù)據(jù)的完整性。利用新思科技 ZeBu仿真系統(tǒng)在具有多協(xié)議層的更高級別系統(tǒng)場景中進(jìn)行測試,然后再使用新思科技 HAPS原型驗證系統(tǒng)進(jìn)行原型設(shè)計。新思科技的驗證IP從模型到仿真、模擬,再到原型驗證確保芯片投產(chǎn)前的無縫互操作性。

在摩爾定律逼近極限的今天,Chiplet的發(fā)展已是大勢所趨,不過其前路仍然面臨著不少挑戰(zhàn),需要產(chǎn)業(yè)界各個產(chǎn)業(yè)鏈的廠商支持,才能最終迎來其發(fā)展騰飛。

204f9ecc-5a8b-11ed-a3b6-dac502259ad0.png

2061243a-5a8b-11ed-a3b6-dac502259ad0.png2096a542-5a8b-11ed-a3b6-dac502259ad0.png20b2f058-5a8b-11ed-a3b6-dac502259ad0.png20ebbc3a-5a8b-11ed-a3b6-dac502259ad0.png ? ? ?


原文標(biāo)題:UCIe生態(tài)正在完善,Chiplet騰飛指日可待

文章出處:【微信公眾號:新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 新思科技
    +關(guān)注

    關(guān)注

    5

    文章

    809

    瀏覽量

    50428

原文標(biāo)題:UCIe生態(tài)正在完善,Chiplet騰飛指日可待

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    乾瞻科技UCIe IP設(shè)計定案,實(shí)現(xiàn)高速傳輸技術(shù)突破

    全球高速接口IP領(lǐng)域的佼佼者乾瞻科技(InPsytech, Inc.)近日宣布,其Universal Chiplet Interconnect Express(UCIe)系列產(chǎn)品在性能與效率方面
    的頭像 發(fā)表于 01-21 10:44 ?135次閱讀

    乾瞻科技宣布最新UCIe IP設(shè)計定案,推動高速傳輸技術(shù)突破

    新竹2025年1月16日?/美通社/ -- 高速接口IP領(lǐng)域的全球領(lǐng)導(dǎo)者乾瞻科技(InPsytech, Inc.)宣布,Universal Chiplet Interconnect Express
    發(fā)表于 01-17 10:55 ?57次閱讀

    解鎖Chiplet潛力:封裝技術(shù)是關(guān)鍵

    如今,算力極限挑戰(zhàn)正推動著芯片設(shè)計的技術(shù)邊界。Chiplet的誕生不僅僅是技術(shù)的迭代,更是對未來芯片架構(gòu)的革命性改變。然而,要真正解鎖Chiplet技術(shù)的無限潛力, 先進(jìn)封裝技術(shù) 成為了不可或缺
    的頭像 發(fā)表于 01-05 10:18 ?449次閱讀
    解鎖<b class='flag-5'>Chiplet</b>潛力:封裝技術(shù)是關(guān)鍵

    笙泉完善的MCU生態(tài)系統(tǒng)(ECO System),賦能高效開發(fā)、提升競爭優(yōu)勢

    本帖最后由 noctor 于 2024-12-27 10:46 編輯 笙泉完善的MCU生態(tài)系統(tǒng)(ECO System),賦能高效開發(fā)、提升競爭優(yōu)勢 完善生態(tài)系統(tǒng) 笙泉科
    發(fā)表于 12-27 09:58

    晟聯(lián)科UCIe+SerDes方案塑造高性能計算(HPC)新未來

    Semiconductor Trade Statistics UCIe+SerDes對大算力芯片的價值 目前,基于UCIe的Multi-Die Chiplet是實(shí)現(xiàn)More than Moore的重要手段,結(jié)合先進(jìn)的2.5D和
    的頭像 發(fā)表于 12-25 10:17 ?271次閱讀
    晟聯(lián)科<b class='flag-5'>UCIe</b>+SerDes方案塑造高性能計算(HPC)新未來

    奇異摩爾32GT/s Kiwi Link Die-to-Die IP全面上市

    技術(shù)創(chuàng)新為多芯粒系統(tǒng)的出現(xiàn)鋪平了道路,其中關(guān)鍵的一項創(chuàng)新是UCIe標(biāo)準(zhǔn)。UCIe標(biāo)準(zhǔn)于2022年3月推出,是芯粒互聯(lián)國際標(biāo)準(zhǔn),UCIe有助于構(gòu)建一個更廣泛的、經(jīng)過驗證的芯粒生態(tài)系統(tǒng)。
    的頭像 發(fā)表于 12-10 11:33 ?642次閱讀
    奇異摩爾32GT/s Kiwi Link Die-to-Die IP全面上市

    Chiplet將徹底改變半導(dǎo)體設(shè)計和制造

    本文由半導(dǎo)體產(chǎn)業(yè)縱橫(ID:ICVIEWS)編譯自IDTechEx全球Chiplet市場正在經(jīng)歷顯著增長,預(yù)計到2035年將達(dá)到4110億美元。 在快速發(fā)展的半導(dǎo)體領(lǐng)域,小芯片技術(shù)正在成為一種開創(chuàng)性
    的頭像 發(fā)表于 11-25 09:50 ?225次閱讀
    <b class='flag-5'>Chiplet</b>將徹底改變半導(dǎo)體設(shè)計和制造

    最新Chiplet互聯(lián)案例解析 UCIe 2.0最新標(biāo)準(zhǔn)解讀

    單個芯片性能提升的有效途徑?? ? 隨著半導(dǎo)體制程不斷逼近物理極限,越來越多的芯片廠商為了提升芯片性能和效率開始使用Chiplet技術(shù),將多個滿足特定功能的芯粒單元通過Die-to-Die互聯(lián)技術(shù)
    的頭像 發(fā)表于 11-05 11:39 ?1213次閱讀
    最新<b class='flag-5'>Chiplet</b>互聯(lián)案例解析 <b class='flag-5'>UCIe</b> 2.0最新標(biāo)準(zhǔn)解讀

    UCIe規(guī)范引領(lǐng)Chiplet技術(shù)革新,新思科技發(fā)布40G UCIe IP解決方案

    了近3倍,算力提升了6倍,這背后離不開Chiplet(小芯片)設(shè)計方案的引入。Chiplet技術(shù),作為“后摩爾定律時代”提升芯片性能的關(guān)鍵解決方案之一,正逐漸受到業(yè)界的廣泛關(guān)注。
    的頭像 發(fā)表于 10-16 14:08 ?441次閱讀

    IMEC組建汽車Chiplet聯(lián)盟

    來源:芝能智芯 微電子研究中心imec宣布了一項旨在推動汽車領(lǐng)域Chiplet技術(shù)發(fā)展的新計劃。 這項名為汽車Chiplet計劃(ACP)的倡議,吸引了包括Arm、ASE、寶馬、博世、Cadence
    的頭像 發(fā)表于 10-15 13:36 ?333次閱讀
    IMEC組建汽車<b class='flag-5'>Chiplet</b>聯(lián)盟

    新思科技發(fā)布40G UCIe IP,加速多芯片系統(tǒng)設(shè)計

    新思科技近日宣布了一項重大技術(shù)突破,正式推出全球領(lǐng)先的40G UCIe(Universal Chiplet Interconnect Express)IP全面解決方案。這一創(chuàng)新成果以每引腳高達(dá)40 Gbps的驚人速度,重新定義了行業(yè)標(biāo)準(zhǔn),為追求極致計算性能的人工智能數(shù)據(jù)中
    的頭像 發(fā)表于 09-11 17:18 ?679次閱讀

    新思科技發(fā)布全球領(lǐng)先的40G UCIe IP,助力多芯片系統(tǒng)設(shè)計全面提速

    IP,實(shí)現(xiàn)異構(gòu)和同構(gòu)芯片之間的快速連接。 新思科技40G UCIe PHY IP 能夠在同樣的芯片尺寸和能效基礎(chǔ)上,提供比 UCIe 規(guī)范高 25% 的帶寬。 集成了信號完整性監(jiān)控器和
    發(fā)表于 09-10 13:45 ?457次閱讀

    余承東交付問界M7,暢談L3智駕:華為輕松實(shí)現(xiàn)

    時,余承東表示,這要跟上國家法規(guī)的步伐。他指出,L3智駕的全面實(shí)現(xiàn)需看國家法規(guī),但以華為的實(shí)力,有望加快實(shí)現(xiàn)此目標(biāo),特別是在高速公路、快速路等封閉道路上。至于城區(qū)的L3級別自動駕駛技術(shù),雖仍完善,但他對華為的技術(shù)有十足信心,相信有AI技術(shù)的助力,城區(qū)自動駕駛
    的頭像 發(fā)表于 06-05 14:56 ?1062次閱讀

    新思科技與英特爾在UCIe互操作性測試進(jìn)展

    英特爾的測試芯片Pike Creek由基于Intel 3技術(shù)制造的英特爾UCIe IP小芯片組成。它與采用臺積電公司N3工藝制造的新思科技UCIe IP測試芯片形成組合。
    的頭像 發(fā)表于 04-18 14:22 ?852次閱讀

    Chiplet是否也走上了集成競賽的道路?

    Chiplet會將SoC分解成微小的芯片,各公司已開始產(chǎn)生新的想法、工具和“Chiplet平臺”,旨在將這些Chiplet橫向或縱向組裝成先進(jìn)的SiP(system-in- package)形式。
    的頭像 發(fā)表于 02-23 10:35 ?1049次閱讀
    <b class='flag-5'>Chiplet</b>是否也走上了集成競賽的道路?