概述
本篇文章主要介紹如何使用e2studio對瑞薩單片機(jī)進(jìn)行定時(shí)器AGT配置PWM輸出。 需要樣片的可以加qun申請:6_15061293 。
完整代碼下載
https://download.csdn.net/download/qq_24312945/84997805
樣品申請
https://www.wjx.top/vm/wBbmSFp.aspx#
硬件準(zhǔn)備
首先需要準(zhǔn)備一個(gè)開發(fā)板,這里我準(zhǔn)備的是芯片型號(hào)R7FAM2AD3CFP的開發(fā)板:
開發(fā)板
新建工程
工程模板
保存工程路徑
芯片配置
本文中使用R7FA4M2AD3CFP來進(jìn)行演示。
工程模板選擇
時(shí)鐘設(shè)置
開發(fā)板上的外部高速晶振為12M,需要修改XTAL為12M.
PWM(脈沖寬度調(diào)制)
脈沖寬度調(diào)制是一種模擬控制方式,根據(jù)相應(yīng)載荷的變化來調(diào)制晶體管基極或MOS管柵極的偏置,來實(shí)現(xiàn)晶體管或MOS管導(dǎo)通時(shí)間的改變,從而實(shí)現(xiàn)開關(guān)穩(wěn)壓電源輸出的改變。這種方式能使電源的輸出電壓在工作條件變化時(shí)保持恒定,是利用微處理器的數(shù)字信號(hào)對模擬電路進(jìn)行控制的一種非常有效的技術(shù)。脈沖寬度調(diào)制是利用微處理器的數(shù)字輸出來對模擬電路進(jìn)行控制的一種非常有效的技術(shù),廣泛應(yīng)用在從測量、通信到功率控制與變換的許多領(lǐng)域中。 在瑞薩RA系列MCU中有兩種定時(shí)器,一種是通用PWM定時(shí)器GPT,另外一種是異步通用定時(shí)器AGT。 頻率=主頻/period +占空比=cycle/period
定時(shí)器管腳配置
通過點(diǎn)擊需要配置的管腳,選擇AGTOA0即可配置。
管腳定義
開發(fā)板上有Arduino的接口,選取(P102) 和(P106) 、 (P107)進(jìn)行配置。
定時(shí)器配置
點(diǎn)擊Stacks->New Stack->Driver->Timers->Timer Driver on r_agt。
定時(shí)器AGT配置
R_AGT_Open()函數(shù)原型
故可以用 R_AGT_Open()函數(shù)進(jìn)行初始化時(shí)器模塊并應(yīng)用配置。
/* Initializes the module. */
err = R_AGT_Open(&g_timer0_ctrl, &g_timer0_cfg);
/* Handle any errors. This function should be defined by the user. */
assert(FSP_SUCCESS == err);
R_AGT_Start()函數(shù)原型
故可以用R_AGT_Start()函數(shù)進(jìn)行開啟定時(shí)器。
/* Start the timer. */
(void) R_AGT_Start(&g_timer0_ctrl);
R_AGT_PeriodSet()函數(shù)原型
頻率=時(shí)鐘源/period,若設(shè)置頻率為10K,則period=25M/10K=2500
err = R_AGT_PeriodSet(&g_timer0_ctrl, 2500);//頻率
assert(FSP_SUCCESS == err);
R_BSP_SoftwareDelay (20, BSP_DELAY_UNITS_MILLISECONDS);//不加延時(shí)可能會(huì)設(shè)置不成功
R_AGT_DutyCycleSet()函數(shù)原型
+占空比=cycle/period,若設(shè)置AGTOA占空比為50%,則cycle= +占空比 * period=50%* 2500=1250 若設(shè)置AGTOB占空比為30%,則cycle= +占空比 * period=30%* 2500=750
err = R_AGT_DutyCycleSet(&g_timer0_ctrl, 1250, AGT_OUTPUT_PIN_AGTOA);//占空比
assert(FSP_SUCCESS == err);
err = R_AGT_DutyCycleSet(&g_timer0_ctrl, 750, AGT_OUTPUT_PIN_AGTOB);//占空比
assert(FSP_SUCCESS == err);
R_AGT_Reset()函數(shù)原型
將計(jì)數(shù)器值重置為 0。
err = R_AGT_Reset(&g_timer0_ctrl);
assert(FSP_SUCCESS == err);
R_AGT_Close()函數(shù)原型
關(guān)閉定時(shí)器AGT。
(void) R_AGT_Close(&g_timer0_ctrl);
工程文件
打開main.c函數(shù),發(fā)現(xiàn)寫了一個(gè)hal_entry ()函數(shù)。
打開hal_entry.c,可以看到在hal_entry函數(shù)內(nèi),注釋著可以在這輸入自己的代碼。
AGT定時(shí)器管腳輸出狀態(tài)
在AGT定時(shí)器配置中,有一個(gè)AGTO輸出管腳,該管腳在周期結(jié)束時(shí)候會(huì)進(jìn)行翻轉(zhuǎn)電平,故占空比應(yīng)該是50%, AGTO輸出管腳頻率是設(shè)定頻率的一般。
黃色為AGTOA輸出的信號(hào),為e2studio配置的2k頻率,60%占空比。 藍(lán)色為AGTO輸出的信號(hào),頻率剛好為2k的一半,為1k,占空比為50%。
在AGT定時(shí)器配置中,有配置AGTOA/AGTOB輸出管腳的電平,該設(shè)置是在輸出啟動(dòng)時(shí)或者關(guān)閉時(shí)候的電平狀態(tài)。
void hal_entry(void)
{
/* TODO: add your own code here */
fsp_err_t err = FSP_SUCCESS;
/* Initializes the module. */
err = R_AGT_Open(&g_timer0_ctrl, &g_timer0_cfg);
/* Handle any errors. This function should be defined by the user. */
assert(FSP_SUCCESS == err);
R_BSP_SoftwareDelay (5, BSP_DELAY_UNITS_MILLISECONDS);
/* Start the timer. */
(void) R_AGT_Start(&g_timer0_ctrl);
R_BSP_SoftwareDelay (5, BSP_DELAY_UNITS_MILLISECONDS);
(void) R_AGT_Close(&g_timer0_ctrl);
#if BSP_TZ_SECURE_BUILD
/* Enter non-secure code */
R_BSP_NonSecureEnter();
#endif
}
黃色波形為AGTOA管腳的信號(hào),設(shè)置為Start Level Low ,故在開啟AGT時(shí)候電平就被置為低,而在關(guān)閉AGT的時(shí)候,電平也是被置為低。 藍(lán)色波形為AGTOB管腳的信號(hào),設(shè)置為Start Level High ,故在開啟AGT時(shí)候電平就被置為高,而在關(guān)閉AGT的時(shí)候,電平也是被置為高。
黃色波形為AGTOB管腳的信號(hào),設(shè)置為Start Level High,故在輸出PWM時(shí)候,高電平時(shí)間為0-duty_cycle_counts。 藍(lán)色波形為AGTOA管腳的信號(hào),設(shè)置為Start Level Low,故在輸出PWM時(shí)候,高電平時(shí)間為(timer_period_t::counts - duty_cycle_counts)~(timer_period_t::counts)。
最后
以上的代碼會(huì)在Q_QUN里分享。Q_QUN:615061293。 或者關(guān)注『記帖』,持續(xù)更新文章和學(xué)習(xí)資料!
AGT定時(shí)器修改PWM輸出頻率以及占空比
通過 R_AGT_PeriodSet ()可以修改頻率,通過R_AGT_DutyCycleSet()可以修改占空比,修改頻率為10k,其中AGTOA的占空比為50%, AGTOB的占空比為30%。
void hal_entry(void)
{
/* TODO: add your own code here */
fsp_err_t err = FSP_SUCCESS;
/* Initializes the module. */
err = R_AGT_Open(&g_timer0_ctrl, &g_timer0_cfg);
/* Handle any errors. This function should be defined by the user. */
assert(FSP_SUCCESS == err);
/* Start the timer. */
(void) R_AGT_Start(&g_timer0_ctrl);
err = R_AGT_PeriodSet(&g_timer0_ctrl, 2500);//頻率
assert(FSP_SUCCESS == err);
R_BSP_SoftwareDelay (20, BSP_DELAY_UNITS_MILLISECONDS);//不加延時(shí)可能會(huì)設(shè)置不成功
err = R_AGT_DutyCycleSet(&g_timer0_ctrl, 1250, AGT_OUTPUT_PIN_AGTOA);//占空比
assert(FSP_SUCCESS == err);
err = R_AGT_DutyCycleSet(&g_timer0_ctrl, 750, AGT_OUTPUT_PIN_AGTOB);//占空比
assert(FSP_SUCCESS == err);#if BSP_TZ_SECURE_BUILD
/* Enter non-secure code */
R_BSP_NonSecureEnter();
#endif
}
可以看到,輸出頻率為10k,其中黃色波形為AGTOA輸出的波形,占空比為50%,紫色波形為AGTOB輸出的波形,占空比為30% 。
審核編輯:湯梓紅
-
PWM
+關(guān)注
關(guān)注
114文章
5201瀏覽量
214961 -
瑞薩
+關(guān)注
關(guān)注
35文章
22312瀏覽量
86821 -
定時(shí)器
+關(guān)注
關(guān)注
23文章
3256瀏覽量
115443
發(fā)布評(píng)論請先 登錄
相關(guān)推薦
瑞薩e2studio(5)----PWM
![<b class='flag-5'>瑞</b><b class='flag-5'>薩</b><b class='flag-5'>e2studio</b>(5)----<b class='flag-5'>PWM</b>](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
瑞薩e2studio(12)----USRT通過定時(shí)器中斷方式接收不定長數(shù)據(jù)
![<b class='flag-5'>瑞</b><b class='flag-5'>薩</b><b class='flag-5'>e2studio</b>(12)----USRT通過<b class='flag-5'>定時(shí)器</b>中斷方式接收不定長數(shù)據(jù)](https://file.elecfans.com/web2/M00/7A/66/poYBAGNyBaKAHHNdAAbdFbz1aqA959.jpg)
瑞薩e2studio(14)----定時(shí)器GPT配置輸入捕獲
![<b class='flag-5'>瑞</b><b class='flag-5'>薩</b><b class='flag-5'>e2studio</b>(14)----<b class='flag-5'>定時(shí)器</b>GPT<b class='flag-5'>配置</b>輸入捕獲](https://file.elecfans.com/web2/M00/7A/66/poYBAGNyBaKAHHNdAAbdFbz1aqA959.jpg)
瑞薩e2studio----USRT通過定時(shí)器中斷方式接收不定長數(shù)據(jù)
![<b class='flag-5'>瑞</b><b class='flag-5'>薩</b><b class='flag-5'>e2studio</b>----USRT通過<b class='flag-5'>定時(shí)器</b>中斷方式接收不定長數(shù)據(jù)](https://file.elecfans.com/web2/M00/17/4F/pYYBAGFjtYKAJkJKAABsL-grX98669.png)
瑞薩e2studio----外部中斷&amp;amp;amp;定時(shí)器配置輸入捕獲測量頻率
![<b class='flag-5'>瑞</b><b class='flag-5'>薩</b><b class='flag-5'>e2studio</b>----外部中斷&amp;amp;amp;<b class='flag-5'>定時(shí)器</b><b class='flag-5'>配置</b>輸入捕獲測量頻率](https://file.elecfans.com/web2/M00/1C/5C/poYBAGGLdiCAQA-gAABt5viymYg544.png)
瑞薩e2studio----定時(shí)器GPT配置輸入捕獲
![<b class='flag-5'>瑞</b><b class='flag-5'>薩</b><b class='flag-5'>e2studio</b>----<b class='flag-5'>定時(shí)器</b>GPT<b class='flag-5'>配置</b>輸入捕獲](https://file.elecfans.com/web2/M00/1C/4A/poYBAGGLLqmAQccvAABt5cDJiVI185.png)
評(píng)論