作者:Brandon Lewis,Saumitra Jagdale
RISC-V被稱為開放標(biāo)準(zhǔn)指令集架構(gòu)(ISA),其基本指令已被凍結(jié)以最大程度地降低復(fù)雜性。但最近,它添加了廣泛的自定義擴(kuò)展和增強(qiáng)功能,使其在構(gòu)建特定應(yīng)用的系統(tǒng)的SoC設(shè)計人員中越來越受歡迎。
這些架構(gòu)中采用的定制功能通常通過硬件/軟件協(xié)同設(shè)計策略得到增強(qiáng),該策略優(yōu)化軟件以最大限度地提高RISC-V處理器IP的專用功能。
但是,無論系統(tǒng)是否在硬件/軟件協(xié)同設(shè)計環(huán)境中開發(fā),構(gòu)建穩(wěn)定的SoC設(shè)計和驗證流程的過程仍然涉及大量的設(shè)置和耗時的手動更改。研究估計,SoC 驗證消耗了 SoC 設(shè)計總時間和成本的 50-80%,而且使用 RISC-V 處理器的驗證工程師比 Arm SoC 有更多的工作,因為 CPU 本身以及任何定制也必須進(jìn)行驗證。
“開源IP的日益普及也有助于團(tuán)隊的增長,作為SoC項目初始階段的傳入質(zhì)量檢查,”硬件設(shè)計驗證,RISC-V處理器模型和軟件仿真虛擬原型提供商Imperas最近的一份聲明中寫道?!按送猓薷幕驍U(kuò)展基本核心功能的設(shè)計選項將從一開始就取決于有效的設(shè)計驗證框架。
圍繞可定制的RISC-V IP規(guī)范化驗證
事實上,隨著RISC-V的成熟,越來越多的設(shè)計團(tuán)隊選擇“修改或擴(kuò)展基本核心功能”,以至于RISC-V基金會組織了特殊興趣小組,為目標(biāo)用例規(guī)范擴(kuò)展功能集。這些工作組可以在下圖的左側(cè)看到,自該表在春季發(fā)布以來,其中許多工作組已從待定狀態(tài)轉(zhuǎn)變?yōu)榛顒訝顟B(tài)。
作為回應(yīng),ImperasDV工具正在尋求通過與當(dāng)前UVM SystemVerilog技術(shù)兼容的“黃金參考模型”來簡化RISC-V SoC設(shè)計驗證過程。它具有具有鎖步比較設(shè)計驗證方法的環(huán)境,允許在Verilog或SystemVerilog中編程的被測器件(DUT)運行和構(gòu)建裝配級程序。這有助于解決異步事件,從而在發(fā)現(xiàn)錯誤時減少調(diào)試分析時間。
該工具的主要組件是:
指令測試生成器
RTL 被測器子系統(tǒng)
功能覆蓋率測量
測試臺/線束
因佩拉斯DV子系統(tǒng)
該工具的信封可容納整個 RISC-V ISA,包括特權(quán)操作模式,并與最新的 Vector、DSP/SIMD、Bitmanip 和加密(標(biāo)量)擴(kuò)展兼容。從架構(gòu)的角度來看,ImperasDV提供了一個支持RISC-V驗證接口(RVVI)標(biāo)準(zhǔn)的驗證環(huán)境。這簡化了客戶 RTL、參考模型和測試平臺之間的集成。
如前所述,該集成有助于復(fù)雜超標(biāo)量管道的鎖步和比較驗證,并且該平臺可以容納多個硬件線程和無序的完整指令。Imperas的黃金參考模型確保平臺評估的操作數(shù)據(jù)正確執(zhí)行,即使是跨不同版本,這要歸功于對特定修訂的可配置版本控制支持。
開源協(xié)同設(shè)計現(xiàn)在開始
ImperasDV RISC-V驗證工具鏈已被許多半導(dǎo)體行業(yè)領(lǐng)先的RISC-V供應(yīng)商采用,其中一些供應(yīng)商已經(jīng)擁有工作硅原型,目前正在研究第二代設(shè)計。其中包括Codasip,EM Microelectronics(Swatch),NSITEXE(Denso),Nvidia Networking (Mellanox),OpenHW Group,MIPS Technology,Seagate Technology,Silicon Labs和Valtrix Systems,以及其他尚未公開的公司。
當(dāng)然,我們還沒有解決硬件/軟件協(xié)同設(shè)計等式的另一面:嵌入式軟件開發(fā)。在這里,Imperas還通過建模和仿真解決方案加快設(shè)計周期,只有這些解決方案基于開源開放虛擬平臺(OVP)模型。
該公司的riscvOVPsim指令集模擬器(ISS)允許以高達(dá)1,000 MIPS的速度開發(fā)和調(diào)試針對RISC-V處理器目標(biāo)的代碼。它利用Imperas的OVP快速處理器模型庫來提供指令精確的單核RISC-V配置和變體,甚至被RISC-V基金會的合規(guī)性框架和測試套件使用。
最重要的是,riscvOVPsim可以從GitHub免費下載,并且可以在www.ovpworld.org/riscvOVPsimPlus 找到包含新RISC-V矢量擴(kuò)展的增強(qiáng)測試套件。
riscvOVPsim 的可用升級包括虛擬平臺開發(fā)和仿真、多核軟件開發(fā)、可擴(kuò)展平臺套件以及多處理器主機(jī) (MPonMP) 加速軟件上的 QuantumLeap 多處理器目標(biāo)。
Imperas產(chǎn)品組合以及來自快速發(fā)展的RISC-V生態(tài)系統(tǒng)的其他工具,足以讓您立即開始自己的開放式處理器設(shè)計。
審核編輯:郭婷
-
處理器
+關(guān)注
關(guān)注
68文章
19445瀏覽量
231337 -
RISC-V
+關(guān)注
關(guān)注
45文章
2331瀏覽量
46688
發(fā)布評論請先 登錄
相關(guān)推薦
新思科技RISC-V處理器助力低功耗嵌入式應(yīng)用
![新思科技<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>助力低功耗嵌入式應(yīng)用](https://file1.elecfans.com/web3/M00/07/B4/wKgZPGepv-aAdtzhAAAdtJKTKAQ661.png)
RISC-V MCU技術(shù)
Andes晶心科技推出D45-SE RISC-V處理器
Rivos全新產(chǎn)品采用Andes晶心科技NX45 RISC-V處理器
《RISC-V能否復(fù)制Linux 的成功?》
RISC-V,即將進(jìn)入應(yīng)用的爆發(fā)期
risc-v在人工智能圖像處理應(yīng)用前景分析
RISC-V適合什么樣的應(yīng)用場景
RISC-V在中國的發(fā)展機(jī)遇有哪些場景?
RISC-V在服務(wù)器方面應(yīng)用與發(fā)展前景
RISC-V有哪些優(yōu)點和缺點
RISC-V有哪些優(yōu)缺點?是堅持ARM方向還是投入risc-V的懷抱?
淺談RISC-V微架構(gòu)驗證方式
![淺談<b class='flag-5'>RISC-V</b>微架構(gòu)<b class='flag-5'>驗證</b>方式](https://file1.elecfans.com/web2/M00/C8/81/wKgZomYcoIiAZZ43AAA5f1_iMic888.png)
芯來科技正式發(fā)布基于RISC-V處理器的HSM子系統(tǒng)解決方案
![芯來科技正式發(fā)布基于<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>的HSM子系統(tǒng)解決方案](https://file1.elecfans.com/web2/M00/C4/A0/wKgaomXudJOAX6hIAAAfn958Uns820.png)
評論