欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設計仿真之探討源端串聯(lián)端接

海馬硬件 ? 來源:海馬硬件 ? 作者:海馬硬件 ? 2022-12-07 11:49 ? 次閱讀

作者:一博科技高速先生成員 孫宜文

上期高速線生簡單介紹了反射原理也提到了源端串聯(lián)端接,筆者借此篇文章再深入探討下,本文使用Sigrity Topology Explorer 17.4仿真軟件。

0e151b83f12845f396ce0c238859f60e~tplv-tt-shrink:640:0.image
938da7cf57c148ed82b0a0cf81f25689~tplv-tt-shrink:640:0.image

搭建一個簡單的電路模型,給一個上升沿和下降沿均為0.5ns的脈沖波形,電壓跳變?yōu)?V-2V-0V,高電平持續(xù)時間為10ns,假定芯片內(nèi)部驅動17ohm,路徑中傳輸線的時延為1ns,一起看下這個鏈路的接收端和發(fā)送端波形:

f3ebb98e05dd4947bf22d4f53c2b8923~tplv-tt-shrink:640:0.image
cd9909c0e7ed46078c4b30c8b834d533~tplv-tt-shrink:640:0.image

仿真結果:

db893201a2074f65a3194de93e833e49~tplv-tt-shrink:640:0.image

傳輸線阻抗50ohm,通道末端開路。實際電路在工作的時候,末端通常是高阻狀態(tài),也就是和開路差不多。信號到達末端全反射,每個時間階段觀測點的電壓值這里就不做解釋了,感興趣的讀者可以結合反射系數(shù)計算。

負載端接收到信號過沖很大,當在靠近源端的地方加上33ohm的電阻后仿真結果如下:

cbd072ca2a6246b88d10af93bc96b7da~tplv-tt-shrink:640:0.image
057ba3ef65594285a7f46f826782e14f~tplv-tt-shrink:640:0.image

源端阻抗得到匹配

接下來我們用實際情況做例子,模擬一個33Mbps的local bus信號,發(fā)現(xiàn)無端接時候的信號波形,只有一點小小的過沖,是一個還不錯的信號波形。

c2f23c8769c1465f92b0bea2044e6cc1~tplv-tt-shrink:640:0.image

但我們把速率調到200Mbps,大概是DDR1的速率,發(fā)現(xiàn)不端接會有很大的過沖。

14bce0d0845d4a04b56934535311c457~tplv-tt-shrink:640:0.image

看來隨著速率的提高,阻抗不匹配的鏈路中,源端串聯(lián)還是有必要的。那么我們該如何判斷何時需要端接?

這里和信號的上升時間Tr及傳輸線延時TD有關,下面有個經(jīng)驗公式可提供參考:

TD=20%Tr

我們來驗證下公式,拿剛才的示例繼續(xù)仿真,調整參數(shù),上升時間是0.5ns,傳輸線延時是1ns,遞減傳輸線延時,從1ns逐漸減小至0.1ns(20%Tr),觀察負載端的信號質量。

8f7171be2702427fb78faa56ddbcb4bf~tplv-tt-shrink:640:0.image

看起來,Tr減小到0.1ns的時候,反射噪聲約為12%,不同的結構,不同的信號要求不同,具體看信號能容忍多大的噪聲,僅作為快速定位的經(jīng)驗參考。另外需要注意串阻需要盡量靠近源端,不然會引起多次反射,降低端接效果,甚至導致信號更差,來看下不同位置的串阻帶來的影響。

fe1bbc0644ad4577a22ce92461158ab9~tplv-tt-shrink:640:0.image
c517fcd9f97c4b2a869adf4a52e5dd72~tplv-tt-shrink:640:0.image

文末總結下源端串聯(lián)端接的優(yōu)點:

源端串聯(lián)通過靠近芯片發(fā)送端串聯(lián)電阻,使得該串聯(lián)電阻與芯片的內(nèi)阻之和盡量與傳輸線阻抗一致。該端接簡單功耗小,不會給驅動器帶來額外的直流負載,只需要一個電阻就可以抑制驅動端到負載端的二次反射,常適用于點對點的拓撲上。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 串聯(lián)
    +關注

    關注

    6

    文章

    424

    瀏覽量

    37724
  • pcb
    pcb
    +關注

    關注

    4326

    文章

    23170

    瀏覽量

    400109
  • 仿真軟件
    +關注

    關注

    21

    文章

    246

    瀏覽量

    30486
收藏 人收藏

    評論

    相關推薦

    使用高速ADC的CMOS輸出模式,在ADC的數(shù)據(jù)輸出引腳需要串聯(lián)33歐的端接電阻嗎?

    最近項目在做通過xilinx的ZYNQ控制ADC采樣。ADC準備采用ADS5545的CMOS輸出模式。我在布板時用Hyperlynx仿真時發(fā)現(xiàn)有過沖現(xiàn)象,推薦串聯(lián)33歐的端接電阻。想問一下在ADC的數(shù)據(jù)輸出引腳需要
    發(fā)表于 12-10 06:24

    HDMI模塊的PCB設計

    在前面各類設計的理論講解、設計實操講解、以及軟件操作的講解的過后,粉絲后臺反饋想結合前面三種類型進行整體學習—模塊設計,本期推出第一章HDMI模塊的PCB設計,后續(xù)會繼續(xù)更新各類模塊的PCB設計教學,以及PCB設計理論、設計技巧
    的頭像 發(fā)表于 10-22 14:16 ?732次閱讀

    電流輸出DAC的無端接

    電子發(fā)燒友網(wǎng)站提供《電流輸出DAC的無端接.pdf》資料免費下載
    發(fā)表于 10-21 10:36 ?0次下載
    電流輸出DAC的無<b class='flag-5'>源</b><b class='flag-5'>端接</b>

    專業(yè)PCB設計,高速PCB設計,PCB設計外包, PCB Layout,PCB Design,PCB畫板公司,PCB設計公司,迅安通科技公司介紹

    專業(yè)PCB設計,高速PCB設計,PCB設計外包, PCB Layout,PCB Design,PCB
    發(fā)表于 10-13 15:48

    端接光纜怎么接

    端接光纜的接法主要遵循一系列標準化的步驟,以確保連接的質量和穩(wěn)定性。以下是詳細的接法步驟: 一、準備工作 確認光纜和預端接頭的規(guī)格:首先,需要確認光纜的類型(如單?;蚨嗄?、規(guī)格以及預
    的頭像 發(fā)表于 08-19 09:53 ?323次閱讀

    PCB設計PCB制板的緊密關系

    一站式PCBA智造廠家今天為大家講講PCB設計PCB制板有什么關系?PCB設計PCB制板的關系。PCB設計和制板是
    的頭像 發(fā)表于 08-12 10:04 ?607次閱讀

    電流串聯(lián)一個電阻怎么等效

    電流串聯(lián)一個電阻的等效電路分析,主要基于電路理論中的“去耦”或“等效變換”原則。在理想情況下(即電流為無窮大內(nèi)阻的理想),串聯(lián)的電阻實
    的頭像 發(fā)表于 08-06 17:33 ?6356次閱讀

    THS3091輸出串聯(lián)50歐姆是有什么作用嗎?

    第一個問題:請問這個串聯(lián)50歐姆是有什么作用嗎?它的分壓使我的放大倍數(shù)衰減一半。 第二個問題:在仿真時,我輸出端接入50歐姆的負載,輸出的正弦波峰峰值可以到達20V,但是實際電路使用時,輸出峰峰
    發(fā)表于 07-30 07:14

    飛凌嵌入式 ELFBOARD傳輸信號的不同端接方式

    這一點,一般發(fā)送的輸出阻抗會比較小,而接收的輸入阻抗又很高,那么要處理好這對矛盾,端接就成為一種很自然的手段。因此,端接的本質依然是阻抗匹配,這個是進行
    發(fā)表于 07-16 16:49

    電路仿真PCB設計軟件

    關鍵要點電路仿真軟件和PCB設計軟件在PCB設計過程中發(fā)揮著互補作用,為工程師提供設計、仿真、驗證和優(yōu)化電子電路的工具。有效的仿真分析有助于
    的頭像 發(fā)表于 07-13 08:12 ?2177次閱讀
    電路<b class='flag-5'>仿真</b>和<b class='flag-5'>PCB設計</b>軟件

    雙向收發(fā)的信號應該在哪進行串聯(lián)端接?分享幾個實用設計方法!

    自從上次高速先生教會了我串阻端接的技巧后,感覺一般的設計都難不倒我了!直到遇到了雙向收發(fā)的信號這種“二般”的設計后,我感覺自己又不會了。別慌,再進來看看這種設計又該如何進行串聯(lián)端接哈!
    的頭像 發(fā)表于 07-12 18:03 ?1394次閱讀
    雙向收發(fā)的信號應該在哪進行<b class='flag-5'>串聯(lián)端接</b>?分享幾個實用設計方法!

    PCB設計基本原則總結,工程師必看

    PCB設計標準,如IPC-2221和IPC-2222,以確保設計符合行業(yè)規(guī)范。 2、電氣隔離: 在設計中使用適當?shù)碾姎飧綦x,確保不同電源、電壓和信號
    的頭像 發(fā)表于 07-09 09:46 ?1166次閱讀

    儲能PCB設計與制造思考 探討儲能PCB設計與制造中的關鍵要素

    建議采用多層PCB設計,以提供更多的布線層和地層。這有助于降低電阻、電感和噪聲,并提高PCB的抗干擾能力。在儲能系統(tǒng)中,信號的穩(wěn)定傳輸是至關重要的,因此合理的PCB層次結構設計非常必要。
    發(fā)表于 05-14 11:25 ?1178次閱讀
    儲能<b class='flag-5'>PCB設計</b>與制造思考 <b class='flag-5'>探討</b>儲能<b class='flag-5'>PCB設計</b>與制造中的關鍵要素

    多層pcb設計如何過孔的原理

    一站式PCBA智造廠家今天為大家講講如何實現(xiàn)多層PCB的過孔?多層pcb設計過孔的方法。在現(xiàn)代電子行業(yè)中,多層PCB設計已經(jīng)成為常見且重要的技術。多層PCB不僅可以提供更高的電路密度,
    的頭像 發(fā)表于 04-15 11:14 ?1085次閱讀

    電流串聯(lián)的電阻什么時候可以忽略

    電流串聯(lián)的電阻在什么情況下可以忽略? 電流串聯(lián)的電阻是一個常見的電路問題。在實際電路中,電阻是電流性質的一部分,所以在絕大多數(shù)情況下,
    的頭像 發(fā)表于 03-01 10:52 ?9020次閱讀