一、推挽輸出
1.1推挽輸出的概念
推挽(push-pull)輸出是由兩個MOS或者三極管組成,兩個管子始終保持一個導通,另一個截止的狀態(tài)。
圖1 推挽電路示意圖
當輸入高電平時,叫做推; 上管Q1導通,下管Q2關閉;
電流走向VCC→Q1→Vout。
圖2高電平輸入,推
當輸入低電平時,叫做挽; 上管Q1關閉,下管Q2導通;
電流走向Vout→Q2→GND。
圖3低電平輸入,挽
1.2推挽電路的特點
推挽電路最大的特點就是能夠增強輸入信號的驅(qū)動能力。
二、開漏輸出
2.1開漏輸出的概念
當使用MOS管時,稱為開漏(OD)輸出,漏極輸出。
圖4開漏輸出
當使用三極管時,稱為開集(OC)輸出,集電極輸出。
圖5開集輸出
由于使用MOS管的情況較多,很多時候就用"開漏輸出"這個詞代替了開漏輸出和開集輸出。
2.2開漏輸出的特點
①開漏輸出的高電平?jīng)]有驅(qū)動能力
開漏輸出最主要的特性就是高電平?jīng)]有驅(qū)動能力,需要借助外部上拉電阻才能真正輸出高電平,此時,如果在集電極或漏極上增加上拉電阻,就具備了輸出高、低電平的功能。
圖6 外部加上拉電阻
②開漏輸出可以很方便的調(diào)節(jié)輸出電平
開漏輸出電平完全由上拉電阻連接的電源電平?jīng)Q定,所以在需要進行電平轉(zhuǎn)換的地方。
圖7 外部電壓可調(diào)節(jié)
③開漏輸出方便實現(xiàn)"線與"功能
所謂的"線與"指的是多個信號線直接連接在一起,只有當所有信號全部為高電平時,合在一起的總線為高電平;只要有任意一個或者多個信號為低電平,則總線為低電平。
圖8線與功能
最后一張表進行總結
審核編輯:湯梓紅
-
三極管
+關注
關注
143文章
3626瀏覽量
122462 -
開漏輸出
+關注
關注
0文章
34瀏覽量
7354 -
推挽輸出
+關注
關注
0文章
42瀏覽量
6534
原文標題:OC)
文章出處:【微信號:gh_a6560e9c41d7,微信公眾號:硬件筆記本】歡迎添加關注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關推薦
GPIO推挽輸出和開漏輸出模式區(qū)別詳解
![GPIO<b class='flag-5'>推挽</b><b class='flag-5'>輸出</b>和<b class='flag-5'>開</b><b class='flag-5'>漏</b><b class='flag-5'>輸出</b>模式區(qū)別詳解](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
評論