作者:Pablo Perez, Jr. and John Martin Dela Cruz
本信號(hào)鏈功率優(yōu)化系列的第1部分討論了如何量化電源噪聲,以確定其影響的信號(hào)鏈器件參數(shù)。通過確定信號(hào)處理設(shè)備可以接受的實(shí)際噪聲限制,可以創(chuàng)建優(yōu)化的配電網(wǎng)絡(luò)(PDN),而不會(huì)影響其產(chǎn)生的信號(hào)的完整性。在第2部分中,該方法應(yīng)用于高速模數(shù)和數(shù)模轉(zhuǎn)換器,表明將噪聲降低到必要的水平并不總是等同于更高的成本、更大的尺寸和更低的效率。實(shí)際上,這些設(shè)計(jì)參數(shù)可以在一個(gè)優(yōu)化的電源解決方案中得到滿足。
本文重點(diǎn)介紹信號(hào)鏈的另一部分——RF收發(fā)器。在這里,我們檢查設(shè)備對(duì)來自每個(gè)電源軌的噪聲的靈敏度,以確定哪些需要額外的噪聲過濾。本文提供了一種優(yōu)化的電源解決方案,通過將其SFDR和相位噪聲性能與連接到RF收發(fā)器時(shí)的電流PDN進(jìn)行比較,進(jìn)一步驗(yàn)證了該解決方案。
優(yōu)化ADRV9009 6 GHz雙通道RF收發(fā)器的電源系統(tǒng)
ADRV9009是一款高度集成的射頻(RF)捷變收發(fā)器,提供雙發(fā)射器和接收器、集成頻率合成器和數(shù)字信號(hào)處理功能。該 IC 提供高性能和低功耗的多功能組合,可滿足 3G、4G 和 5G 宏蜂窩時(shí)分雙工 (TDD) 基站應(yīng)用的需求。
圖1.用于ADRV9009雙通道收發(fā)器的標(biāo)準(zhǔn)評(píng)估板配電網(wǎng)絡(luò)。此設(shè)置使用帶有四個(gè)LDO后置穩(wěn)壓器的ADP5054四通道穩(wěn)壓器,以滿足噪聲規(guī)格并最大限度地提高收發(fā)器的性能。目標(biāo)是改進(jìn)此解決方案。
圖1所示為雙通道收發(fā)器ADRV9009的標(biāo)準(zhǔn)PDN。PDN由一個(gè)ADP5054四通道開關(guān)穩(wěn)壓器和四個(gè)線性穩(wěn)壓器組成。這里的目標(biāo)是了解配電網(wǎng)絡(luò)的哪些性能參數(shù)可以改進(jìn),同時(shí)產(chǎn)生不會(huì)降低收發(fā)器性能的噪聲。
如本系列1、2所示,量化ADRV9009對(duì)電源噪聲的靈敏度對(duì)于優(yōu)化PDN是必要的。ADRV9009 6 GHz雙通道RF收發(fā)器需要五種不同的電源軌,即:
1.3 V 模擬 (VDDA1P3_AN)
1.3 V 數(shù)字 (VDDD1P3_DIG)
1.8 V 發(fā)射器和 BB (VDDA_1P8)
2.5 V 接口 (VDD_INTERFACE)
3.3 V 輔助 (VDDA_3P3)
分析
圖 2 顯示了模擬電源軌(VDDA1P3_AN、VDDA_1P8 和VDDA_3P3)的接收器 1 端口 PSMR 結(jié)果。對(duì)于數(shù)字電源軌(VDDD1P3_DIG和VDD_INTERFACE),我們用信號(hào)發(fā)生器可以產(chǎn)生的最大注入紋波不會(huì)在輸出頻譜中產(chǎn)生雜散,因此我們無需擔(dān)心最小化這些電源軌上的紋波。調(diào)制雜散幅度以dBFS表示,其中最大輸出功率(0 dBFS)相當(dāng)于50 Ω系統(tǒng)中的7 dBm或1415.89 mV p-p。
圖2.接收器1處ADRV9009收發(fā)器模擬電源軌的PSMR性能。
對(duì)于VDDA1P3_AN軌,測(cè)量是在收發(fā)器板的兩個(gè)不同分支上進(jìn)行的。請(qǐng)注意,在圖2中,PSMR在<200 kHz紋波頻率下降至0 dB以下,表明這些頻率下的紋波在相同幅度下會(huì)產(chǎn)生更高的調(diào)制雜散。這意味著在低于200 kHz時(shí),接收器1對(duì)VDDA1P3_AN軌產(chǎn)生的最小紋波也非常敏感。
VDDA_1P8軌在收發(fā)器板中分為兩個(gè)分支:VDDA1P8_TX和VDDA1P8_BB。VDDA1P8_TX軌在 ~27 dB 附近達(dá)到 100 kHz 時(shí)的最小 PSMR,對(duì)應(yīng)于 100 kHz 紋波的 63.25 mV p-p,從而產(chǎn)生 2.77 mV p-p 的調(diào)制雜散。VDDA1P8_BB在5 MHz紋波頻率下測(cè)量的最小值為~11 dB,相當(dāng)于0.136 mV p-p注入紋波產(chǎn)生的0.038 mV p-p雜散。
VDDA_3P3數(shù)據(jù)顯示,在大約130 kHz及以下時(shí),PSMR低于0 dB,這表明接收器1的RF信號(hào)對(duì)來自VDDA_3P3的噪聲非常敏感。該電源軌的PSMR隨著頻率的增加而上升,在5 MHz時(shí)高達(dá)72.5 dB。
總之,PSMR結(jié)果表明,在電源軌中,VDDA1P3_AN軌和VDDA_3P3軌噪聲最令人擔(dān)憂,對(duì)耦合到ADRV9009收發(fā)器接收器1的紋波成分貢獻(xiàn)最大。
圖3.接收器1處ADRV9009收發(fā)器模擬電源軌的PSRR性能。
圖3顯示了ADRV9009在模擬電源軌下的PSRR性能。VDDA1P3_AN的PSRR在1 MHz時(shí)為~60 dB平坦,在5 MHz時(shí)略微下降至~46 dB。這可以看作是5 MHz紋波的0.127 mV p-p,與調(diào)制RF信號(hào)一起產(chǎn)生0.001 mV p-p雜散。
ADRV9009 VDDA1P8_BB軌的PSRR在5 MHz時(shí)觸底為~47 dB,而VDDA1P8_TX軌的PSRR不會(huì)低于~80 dB。在低于1 MHz的頻譜中,VDDA_3P3的PSRR高于所示的90 dB。測(cè)量被削波在90 dB,因?yàn)楦哌_(dá)1 MHz的最大注入紋波為20 mV p-p,不足以產(chǎn)生高于本振本底噪聲的雜散。該電源軌的PSRR高于1 MHz以下顯示的值,隨著頻率的增加,它在4 MHz時(shí)降至76.8 dB,這是10 kHz至10 MHz范圍內(nèi)的最低值。
與PSMR結(jié)果類似,PSRR數(shù)據(jù)顯示,耦合到本振頻率的大部分噪聲,特別是高于1 MHz的噪聲,來自VDDA1P3_AN軌和VDDA_3P3軌。
為了確定電源是否滿足噪聲要求,測(cè)量直流電源的紋波輸出,從而在100 Hz至100 MHz頻率范圍內(nèi)繪制波形,如圖4所示。在此頻譜中,增加了一個(gè)疊加層:邊帶雜散將在調(diào)制信號(hào)中出現(xiàn)的閾值。疊加數(shù)據(jù)是通過在幾個(gè)參考點(diǎn)將正弦紋波注入指定的電源軌獲得的,以查看產(chǎn)生邊帶雜散的紋波水平,如本系列第1部分所述。
圖4至圖6所示的閾值數(shù)據(jù)適用于收發(fā)器最敏感的三個(gè)電源軌。顯示了各種DC-DC轉(zhuǎn)換器配置的電源軌頻譜,啟用和不啟用擴(kuò)頻頻率調(diào)制(SSFM)或通過LDO穩(wěn)壓器或低通(LC)濾波器進(jìn)行額外濾波。這些波形在電源板上測(cè)量,以便為大于或等于低于噪聲限值6 dB的額外裕量留出空間。
圖4.為VDDA1P3_AN軌供電的 LTM8063 (各種配置) 的輸出噪聲頻譜,以及該供電軌的最大允許紋波。
測(cè)試
圖 4 示出了 LTM8063 μModule 穩(wěn)壓器的各種配置的VDDA1P3_AN軌的雜散門限以及測(cè)得的噪聲頻譜。如圖 4 所示,使用 LTM8063 直接為電源軌供電并禁用擴(kuò)頻頻率調(diào)制 (SSFM) 時(shí),會(huì)在 LTM8063 的基波工作頻率處產(chǎn)生紋波,并產(chǎn)生超過門限的諧波。特別是,紋波在1.1 MHz時(shí)超出限值0.57 mV,表明需要后置穩(wěn)壓器和濾波器的某種組合來抑制來自開關(guān)穩(wěn)壓器的噪聲。?
如果僅添加一個(gè)LC濾波器(無LDO穩(wěn)壓器),則開關(guān)頻率處的紋波剛好達(dá)到最大允許紋波,可能沒有足夠的設(shè)計(jì)裕量來確保收發(fā)器的最佳性能。添加一個(gè) ADP1764 LDO 后置穩(wěn)壓器并開啟 LTM8063 的擴(kuò)頻模式可降低整個(gè)頻譜內(nèi)的基波開關(guān)紋波幅度及其諧波,并降低 1/f 區(qū)域 SSFM 引起的噪聲峰值。通過打開SSFM并添加LDO穩(wěn)壓器和LC濾波器,可以降低開關(guān)動(dòng)作引起的剩余噪聲,從而從最大允許紋波中留下~18 dB裕量,從而獲得最佳結(jié)果。
擴(kuò)頻調(diào)頻在更寬的頻帶上傳播噪聲,從而降低開關(guān)頻率及其諧波處的峰值和平均噪聲。這是通過3 kHz三角波上下調(diào)制開關(guān)頻率來實(shí)現(xiàn)的。這在3 kHz處引入了新的紋波,由LDO穩(wěn)壓器處理。
當(dāng)SSFM使能時(shí),產(chǎn)生的低頻紋波及其諧波在圖5和圖6所示的VDDA_1P8和VDDA_3P3輸出頻譜中分別很明顯。如圖5所示,啟用SSFM的LTM8074的噪聲頻譜為VDDA_1P8軌的最大允許紋波提供最小~8 dB裕量。因此,無需后置穩(wěn)壓器濾波即可滿足該電源軌的噪聲要求。
圖5.LTM8074 (SSFM 接通時(shí)) 為VDDA_1P8軌供電的輸出噪聲頻譜,以及該供電軌的最大允許紋波。
圖6.為VDDA_3P3軌供電的 LTM8074 (在各種配置中) 的輸出噪聲頻譜,以及該供電軌的最大允許紋波。請(qǐng)注意,電源軌對(duì)低頻紋波的敏感性,因?yàn)檫@種噪聲可能會(huì)在3.3 V供電時(shí)鐘中引起相位抖動(dòng)。
圖6顯示了LTM8074 μModule穩(wěn)壓器各種配置的噪聲頻譜,以及3.3 V VDDA_3P3軌的最大噪聲要求。對(duì)于該電源軌,我們將使用 LTM8074 靜音開關(guān)器 μModule 穩(wěn)壓器來檢查結(jié)果。僅 LTM8074 配置(無濾波器或 LDO 后置穩(wěn)壓器)會(huì)產(chǎn)生超過限值的噪聲,無論擴(kuò)頻模式是使能還是禁用。?
兩種替代配置的結(jié)果符合噪聲規(guī)格,裕量為>6 dB:未使能SSFM的LTM8074加上一個(gè)LC濾波器,以及帶LDO后置穩(wěn)壓器的SSFM啟用的LTM8074。雖然兩者都滿足了足夠裕量的要求,但LDO后置穩(wěn)壓器解決方案在這方面具有優(yōu)勢(shì)。這是因?yàn)閂DDA_3P3軌還提供3P3V_CLK1時(shí)鐘電源,因此降低1/f噪聲相對(duì)更重要,因?yàn)槿绻患右越鉀Q,這里的噪聲可能會(huì)轉(zhuǎn)化為本振中的相位抖動(dòng)。
圖7.一款針對(duì)采用LTM8063和LTM8074 μModule穩(wěn)壓器的ADRV9009收發(fā)器的優(yōu)化PDN。
優(yōu)化的解決方案
根據(jù)上述測(cè)試結(jié)果,圖7顯示了一種優(yōu)化的解決方案,在ADRV9009收發(fā)器板上使用時(shí),可提供>6 dB的噪聲容限。
表 1 顯示了優(yōu)化后的 PDN 與標(biāo)準(zhǔn) PDN 的比較。組件面積減少29.8%,效率從65.7%提高到69.9%,整體節(jié)能0.6W。
為了驗(yàn)證這種優(yōu)化電源解決方案在系統(tǒng)噪聲性能方面的功效,我們進(jìn)行了相位噪聲測(cè)量。圖7中的優(yōu)化解決方案與控制案例進(jìn)行了比較,控制案例是ADRV9009評(píng)估板的工程發(fā)布版本,即使用圖1所示PDN的AD9378評(píng)估板。使用相同的電路板,但使用PDN,如圖7所示,并比較了相位噪聲結(jié)果。理想情況下,優(yōu)化的解決方案滿足或超過數(shù)據(jù)手冊(cè)參考圖。
圖8.AD9378在LO = 1900 MHz、PLL帶寬 = 425 kHz、穩(wěn)定性= 8時(shí),ADP5054與μModule器件的PSU之間的相位噪聲性能比較。
圖8顯示了采用基于標(biāo)準(zhǔn)ADP5054電源的AD9378評(píng)估板的相位噪聲結(jié)果與使用基于LTM8063和LTM8074的電源的同一評(píng)估板的相位噪聲結(jié)果的比較。μModule電源解決方案的性能略好,約為2 dB,優(yōu)于ADP5054電源解決方案。如圖8和表2所示,由于外部本振使用了低相位噪聲信號(hào)發(fā)生器,兩種電源解決方案的測(cè)量結(jié)果明顯低于數(shù)據(jù)手冊(cè)規(guī)格。
偏移頻率(兆赫) | 相位噪聲 (dBc/Hz) | ||
數(shù)據(jù)表規(guī)格 | 評(píng)價(jià)結(jié)果 | ||
ADP5054 | LTM8063 和 LTM8074 | ||
0.1 | ?100 | ?137.74 | ?137.77 |
0.2 | ?115 | ?143.16 | ?143.32 |
0.4 | ?120 | ?147.37 | ?147.20 |
0.6 | ?129 | ?149.02 | ?149.04 |
0.8 | ?132 | ?151.81 | ?151.96 |
1.2 | ?135 | ?151.73 | ?151.22 |
1.8 | ?140 | ?153.97 | ?153.76 |
6 | ?150 | ?155.10 | ?154.80 |
10 | ?153 | ?154.51 | ?154.36 |
使用兩種電源解決方案的收發(fā)器SFDR測(cè)量結(jié)果(如表3所示)顯示了兩種電源解決方案的性能相當(dāng),但LO = 3800 MHz除外,其中ADP5054的開關(guān)紋波開始在載波信號(hào)輸出頻譜上產(chǎn)生調(diào)制雜散,如圖9所示。
LO 頻率 (兆赫) | SFDR (dBc) | ||||
數(shù)據(jù)表規(guī)格 | Tx1 | Tx2 | |||
ADP5054 | LTM8063 和 LTM8074 | ADP5054 | LTM8063 和 LTM8074 | ||
800 | 70.00 | 86.03 | 86.95 | 86.62 | 86.63 |
1800 | 70.00 | 85.94 | 87.30 | 86.01 | 85.90 |
2600 | 70.00 | 85.98 | 86.01 | 85.50 | 85.78 |
3800 | 70.00 | 73.87 | 77.42 | 73.93 | 77.31 |
4800 | 70.00 | 71.44 | 71.98 | 71.10 | 71.82 |
圖9.變送器1載波信號(hào)和雜散頻率是由于電源開關(guān)頻率引起的。測(cè)量是在LO = 3800 MHz,F(xiàn)bb = 7 MHz,–10 dBm下進(jìn)行的。
結(jié)論
不同應(yīng)用的不同要求可能需要進(jìn)一步改進(jìn)或改變?cè)u(píng)估板的配電網(wǎng)絡(luò)。能夠量化信號(hào)處理IC的噪聲要求,為設(shè)計(jì)其電源甚至優(yōu)化現(xiàn)有電源解決方案提供了一種更有效的方法。對(duì)于ADRV9009等高性能RF收發(fā)器,在PDN中設(shè)置噪聲注入以確定可容忍的電源噪聲量有助于我們?cè)诳臻g要求、效率以及關(guān)鍵的熱性能方面改善當(dāng)前的PDN。請(qǐng)繼續(xù)關(guān)注此電源系統(tǒng)優(yōu)化系列,了解后續(xù)條目。
審核編輯:郭婷
-
電源
+關(guān)注
關(guān)注
184文章
17843瀏覽量
251911 -
收發(fā)器
+關(guān)注
關(guān)注
10文章
3461瀏覽量
106270 -
RF收發(fā)器
+關(guān)注
關(guān)注
1文章
72瀏覽量
24554 -
RF
+關(guān)注
關(guān)注
65文章
3059瀏覽量
167402 -
電源開關(guān)
+關(guān)注
關(guān)注
12文章
1037瀏覽量
44809
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
高度集成的MAX2830 RF收發(fā)器解決方案
![高度集成的MAX2830 <b class='flag-5'>RF</b><b class='flag-5'>收發(fā)器</b><b class='flag-5'>解決方案</b>](https://file.elecfans.com/web1/M00/EB/2A/pIYBAGB37CCAWyZRAAKMDm9GiBk343.png)
優(yōu)化信號(hào)鏈的電源系統(tǒng) — 第3部分:RF收發(fā)器
![<b class='flag-5'>優(yōu)化</b>信號(hào)鏈的<b class='flag-5'>電源</b>系統(tǒng) — 第3部分:<b class='flag-5'>RF</b><b class='flag-5'>收發(fā)器</b>](https://file.elecfans.com/web2/M00/23/74/poYBAGGtisOASC5MAAD3Px9rAZs218.png)
XilinxVirtex?Ultrascale?FPGA多路千兆位收發(fā)器MGT電源解決方案
CC110L TI超值系列收發(fā)器
用于Xilinx Ultrascale Kintex FPGA多路千兆位收發(fā)器(MGT)的電源解決方案
基于nRF24L01P RF收發(fā)器的解決方案
Wi-Fi和RF捷變收發(fā)器在寬帶無線應(yīng)用方面有哪些優(yōu)缺點(diǎn)?
如何采用RF收發(fā)器實(shí)現(xiàn)體內(nèi)通信系統(tǒng)的設(shè)計(jì)?
優(yōu)化信號(hào)鏈的電源系統(tǒng) — RF收發(fā)器
優(yōu)化信號(hào)鏈的電源系統(tǒng) — 第3部分:RF收發(fā)器
優(yōu)化信號(hào)鏈的電源系統(tǒng) — RF收發(fā)器
MAX2830 直接變頻RF收發(fā)器
新型RF收發(fā)器AT86RF233將用于電池供電的無線應(yīng)用中
如何使用RF收發(fā)器實(shí)現(xiàn)簡(jiǎn)單的基帶處理器
![如何使用<b class='flag-5'>RF</b><b class='flag-5'>收發(fā)器</b><b class='flag-5'>實(shí)現(xiàn)</b>簡(jiǎn)單的基帶處理<b class='flag-5'>器</b>](https://file.elecfans.com/web1/M00/C9/AB/pIYBAF-AFk6AGRiMAAEim8t0Y4k924.png)
Ultrascale FPGA多路千兆位收發(fā)器電源解決方案
![Ultrascale FPGA多路千兆位<b class='flag-5'>收發(fā)器</b><b class='flag-5'>電源</b><b class='flag-5'>解決方案</b>](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
評(píng)論