欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

插值法幀同步(ISE/Verilog/CXD301)

杜勇FPGA ? 來(lái)源:杜勇FPGA ? 2023-02-08 11:50 ? 次閱讀

1 運(yùn)行平臺(tái)

硬件:CXD301數(shù)字信號(hào)處理板 系統(tǒng):win7/64;win7/32;win10/64 軟件:ISE/ModelSimSE/Verilog/Matlab

2 主要功能及性能指標(biāo)

3.2.1主要功能

1)產(chǎn)生基帶原始數(shù)據(jù)

2)幀同步信號(hào)提取

3.2.2主要性能指標(biāo)

1) 發(fā)送端

系統(tǒng)時(shí)鐘:50MHz

基帶數(shù)據(jù)碼率:195.3125kbps

數(shù)據(jù)內(nèi)容:幀長(zhǎng)16位,幀同步字長(zhǎng)7位,同步字為1011000

2) 接收端

系統(tǒng)時(shí)鐘:發(fā)送端送來(lái)的數(shù)據(jù)時(shí)或信號(hào),195.3125kbps

同步方式:具有搜索、校驗(yàn)、同步三種狀態(tài):幀長(zhǎng)、幀同步字、搜索容錯(cuò)位數(shù)、校核容錯(cuò)位數(shù)、同步容錯(cuò)位數(shù)可通過(guò)修改程序參數(shù)快速設(shè)置。

3 程序結(jié)構(gòu)框圖說(shuō)明

9cf0ac5c-a75f-11ed-bfe3-dac502259ad0.png

幀同步電路系統(tǒng)主要由基帶數(shù)據(jù)生成模塊(pcm.v)、幀同步模塊(FrameSync.v)模塊組成。

基帶數(shù)據(jù)生成模塊生成的原始數(shù)據(jù)(1.5625Mbps)送至開(kāi)發(fā)板上擴(kuò)展口,經(jīng)短接線由第35腳送回FPGA芯片;數(shù)據(jù)生成的同步時(shí)鐘信號(hào)也經(jīng)擴(kuò)展口硬件環(huán)回至幀同步模塊。為便于測(cè)試環(huán)路同步及失步狀態(tài),輸入端設(shè)計(jì)了一個(gè)數(shù)據(jù)選擇控制邏輯,通過(guò)按鍵控制輸入數(shù)據(jù)。幀同步的詳細(xì)工作原理及實(shí)現(xiàn)方法請(qǐng)參見(jiàn)《數(shù)字通信同步技術(shù)的MATLAB與FPGA實(shí)現(xiàn)》或觀看杜勇老師講解視頻

4 資料清單

1)FPGA工程源程序(提供網(wǎng)盤(pán)鏈接)

2)開(kāi)發(fā)工具(提供網(wǎng)盤(pán)鏈接):ISE/

ModelSim/Verilog HDL/Matlab2014a/串口調(diào)試助手

安裝方法請(qǐng)關(guān)注B站UP主:杜勇FPGA觀看“FPGA環(huán)境安裝”合集

3)工程代碼講解視頻(杜勇老師主講,可在線觀看)

主要包括功能說(shuō)明、FPGA代碼講解、ModelSim仿真過(guò)程、板載測(cè)試方法等完整的設(shè)計(jì)測(cè)試流程。

程序功能說(shuō)明(試看)

系統(tǒng)測(cè)試視頻(試看) FPGA程序設(shè)計(jì)視頻及FPGA工程源程序(付費(fèi)后可見(jiàn))

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 數(shù)字信號(hào)處理

    關(guān)注

    15

    文章

    563

    瀏覽量

    46036
  • 數(shù)字通信
    +關(guān)注

    關(guān)注

    1

    文章

    146

    瀏覽量

    22542
  • 程序
    +關(guān)注

    關(guān)注

    117

    文章

    3798

    瀏覽量

    81457

原文標(biāo)題:插值法幀同步(ISE/Verilog/CXD301)

文章出處:【微信號(hào):杜勇FPGA,微信公眾號(hào):杜勇FPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    基于FPGA的同步系統(tǒng)設(shè)計(jì)方案

    本文介紹了集中式插入同步系統(tǒng)的原理,分析了同步系統(tǒng)的工作流程。采用模塊化的設(shè)計(jì)思想,利用VHDL設(shè)計(jì)了
    發(fā)表于 11-11 13:36 ?5131次閱讀
    基于FPGA的<b class='flag-5'>幀</b><b class='flag-5'>同步</b>系統(tǒng)設(shè)計(jì)方案

    如何用MATLAB拉格朗日作圖

    如何用MATLAB拉格朗日作圖
    發(fā)表于 11-03 16:27

    FPGA設(shè)計(jì)中同步系統(tǒng)的實(shí)現(xiàn)

    本身之間彼此不同的特性實(shí)現(xiàn)同步。這里采取第一種方法——連貫式實(shí)現(xiàn)同步。所謂連貫式插入
    發(fā)表于 08-11 16:22

    FPGA設(shè)計(jì)中同步系統(tǒng)的實(shí)現(xiàn)

    本身之間彼此不同的特性實(shí)現(xiàn)同步。這里采取第一種方法——連貫式實(shí)現(xiàn)同步。所謂連貫式插入
    發(fā)表于 08-11 17:44

    verilog實(shí)現(xiàn)三次樣條

    本帖最后由 我來(lái)看看你在干什么 于 2018-5-15 09:10 編輯 用verilog實(shí)現(xiàn)EMD算法,需要用到三次樣條,請(qǐng)問(wèn)有做過(guò)類似算法實(shí)現(xiàn)的嗎,可以講一下
    發(fā)表于 05-13 21:34

    同步通常采用的方法有逐位調(diào)整和置位調(diào)整,對(duì)比分析哪個(gè)好?

    同步通常采用的方法有逐位調(diào)整和置位調(diào)整,對(duì)比分析哪個(gè)好?采用置位調(diào)整設(shè)計(jì)
    發(fā)表于 04-14 06:34

    一種基于算法符號(hào)同步的硬件設(shè)計(jì)

    提出了一種數(shù)字接收機(jī)中符號(hào)同步的硬件設(shè)計(jì)方案。該方案屬于異步采樣恢復(fù),其濾波器的設(shè)計(jì)采用了理想
    發(fā)表于 07-05 16:33 ?17次下載

    同步,同步是什么意思

    同步,同步是什么意思 在數(shù)字通信時(shí),一般總是以一定數(shù)目的碼元組成一個(gè)個(gè)的“字”或“句”,即組成一個(gè)個(gè)的“群”進(jìn)行傳輸
    發(fā)表于 03-17 17:30 ?2.4w次閱讀

    一種改進(jìn)的線性圖像算法

    針對(duì)傳統(tǒng)的雙線性插值在對(duì)圖像進(jìn)行后會(huì)不可避免的產(chǎn)生邊緣模糊的問(wèn)題,提出了一種改進(jìn)的線性插值
    發(fā)表于 08-20 12:01 ?29次下載

    基于LabVIEW的心電信號(hào)算法分析

    為了在LabVIEW平臺(tái)下更方便的處理非均勻采樣的心電信號(hào),文中研究了心電信號(hào)的時(shí)域和頻域算法。首先采用了拉格朗日、牛頓
    發(fā)表于 03-15 17:10 ?61次下載
    基于LabVIEW的心電信號(hào)<b class='flag-5'>插</b><b class='flag-5'>值</b>算法分析

    Verilog實(shí)現(xiàn)閏年的判斷(ISE8.21中調(diào)試通過(guò))

    Xilinx FPGA工程例子源碼:Verilog實(shí)現(xiàn)閏年的判斷(ISE8.21中調(diào)試通過(guò))
    發(fā)表于 06-07 14:54 ?31次下載

    采用FPGA實(shí)現(xiàn)同步、同步系統(tǒng)的設(shè)計(jì)

    為了能在GPS接收端獲取正確導(dǎo)航電文,研究了CJPS接收機(jī)位同步、同步的基本原理和實(shí)現(xiàn)方式。提出一種采用FPGA來(lái)實(shí)現(xiàn)位同步、
    發(fā)表于 11-07 17:13 ?12次下載
    采用FPGA實(shí)現(xiàn)<b class='flag-5'>同步</b>、<b class='flag-5'>幀</b><b class='flag-5'>同步</b>系統(tǒng)的設(shè)計(jì)

    同步ISE/Verilog/CXD301介紹

    同步方式:具有搜索、校驗(yàn)、同步三種狀態(tài):長(zhǎng)、同步字、搜索容錯(cuò)位數(shù)、校核容錯(cuò)位數(shù)、同步容錯(cuò)位數(shù)
    的頭像 發(fā)表于 02-08 11:48 ?1437次閱讀

    一文簡(jiǎn)析同步

    同步方式:具有搜索、校驗(yàn)、同步三種狀態(tài):長(zhǎng)、同步字、搜索容錯(cuò)位數(shù)、校核容錯(cuò)位數(shù)、同步容錯(cuò)位數(shù)
    的頭像 發(fā)表于 02-10 14:00 ?870次閱讀

    同步解析

    同步方式:具有搜索、校驗(yàn)、同步三種狀態(tài):長(zhǎng)、同步字、搜索容錯(cuò)位數(shù)、校核容錯(cuò)位數(shù)、同步容錯(cuò)位數(shù)
    的頭像 發(fā)表于 03-06 15:40 ?634次閱讀