欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ASIC和FPGA區(qū)別及建模概念

汽車電子技術(shù) ? 來源:OpenFPGA ? 作者:碎碎思 ? 2023-02-09 14:23 ? 次閱讀

數(shù)字硬件建模SystemVerilog(二)-ASICFPGA的建模概念

pYYBAGPkkU-Af1wpAATXFLLd7Vw289.png

在進行今天文章之前,先簡單介紹一下SV可綜合概念。

SystemVerilog的RTL綜合子集

SystemVerilog既是一種硬件設(shè)計語言,也是一種硬件驗證語言。IEEESystemVerilog官方標準沒有區(qū)分這兩個目標,也沒有指定完整SystemVerilog語言的可綜合子集。相反,IEEE讓提供RTL綜合編譯器的公司來定義特定產(chǎn)品支持哪些SystemVerilog語言結(jié)構(gòu)。

由于缺乏SystemVerilog綜合標準,每個綜合編譯器可能支持SystemVerilog標準的不同子集。這意味著設(shè)計工程師在編寫用于綜合的SV模型時需要小心。必須參考要使用的綜合編譯器的文檔,并遵循為一個綜合編譯器編寫的編譯器模型的語言子集,使用不同的綜合編譯器可能需要根據(jù)綜合器特性進行修改。

接下來看下今天的主角-FPGA建模概念

FPGA的建模

本文的目的是了解SystemVerilog建模風格如何受到ASIC和FPGA技術(shù)的影響。有關(guān)ASIC和FPGA實現(xiàn)的詳細信息以及這些技術(shù)的適當應(yīng)用留給其他工程書籍討論。然而,為了實現(xiàn)RTL建模最佳實踐的目標,理解ASIC和FPGA的基本概念非常重要。

標準單元ASIC

ASIC是專用集成電路的縮寫。與可執(zhí)行多種功能(如微處理器)的通用IC不同,ASIC設(shè)計用于執(zhí)行特定任務(wù)(因此得名為“application specific”)。控制器、音頻格式轉(zhuǎn)換和視頻處理是適用于ASIC的示例。ASIC還可以包括一個或多個嵌入式處理器,以便執(zhí)行特定任務(wù)同時可以進行通用操作。帶有嵌入式處理器的ASIC通常被稱為片上系統(tǒng)(SoC,主流設(shè)計)。

提供ASIC的公司稱為ASIC供應(yīng)商(ASIC vendors)。其中一些供應(yīng)商提供ASIC技術(shù)并進行ICs實際制造和生產(chǎn)的一部分。其他ASIC供應(yīng)商為ASIC提供技術(shù),但將制造和生產(chǎn)留給其他公司。

大多數(shù)ASIC技術(shù)使用標準單元(standard cells),這些單元是預(yù)先設(shè)計的邏輯塊,由一到幾個邏輯門組成。ASIC單元庫可能有幾百個標準單元,如AND、NAND、OR、NOR、Exclusive-OR, Exclusive-NOR,2-to-l MUX- 2選1 MUX、D型觸發(fā)器、鎖存器等。每個單元都有明確的電氣特性,如傳播延遲、建立和保持時間以及寄生電容。

設(shè)計ASIC涉及從庫中選擇合適的單元,并將它們連接在一起以執(zhí)行所需的功能。在整個過程中使用EDA軟件工具進行設(shè)計。ASIC設(shè)計的典型流程如圖1-5所示:

pYYBAGPkkUCAbvt4AAJdseGpNl4339.png

圖1-5:典型的基于RTL的ASIC設(shè)計流程

圖1-5所示的步驟是:

  • 1、當然,第一步是說明設(shè)計的意圖。
  • 2、所需的功能在抽象的RTL建模級別進行建模。在這個階段,重點是功能,而不是物理實現(xiàn)。
  • 3、仿真并驗證功能。
  • 4、綜合,將RTL功能映射到適合目標ASIC類型的標準單元。綜合的輸出稱為門級網(wǎng)表(gate-level netlist),該綜合過程在后面有更詳細的描述。
  • 5、仿真或邏輯等價檢查器(Logic Equivalence Checkers)(形式驗證的一種形式)用于驗證門級實現(xiàn)在功能上等同于RTL功能。
  • 6、時鐘樹合成用于在整個設(shè)計中均勻分布時鐘驅(qū)動。通常,掃描鏈插入到工具中以增加設(shè)計的可測試性。
  • 7、Place and route(放置和布線)軟件計算如何在實際硅中布局,以及如何布線。place and route軟件的輸出是一個圖形數(shù)據(jù)系統(tǒng)文件(GDSII,發(fā)音為gee dee ess two)。GDSII是一種二進制格式,其中包含有關(guān)實際在硅中構(gòu)建IC所需的幾何形狀(多邊形polygons)和其他數(shù)據(jù)的信息。
  • 8、進行設(shè)計規(guī)則檢查(DRC),以確保ASIC制造廠定義的所有規(guī)則均得到遵守,如加載門扇出,
  • 9、在考慮互連網(wǎng)絡(luò)和時鐘樹傾斜的延遲效應(yīng)后,執(zhí)行靜態(tài)時序分析(STA)以確保滿足建立/保持時間。
  • 10、最后一步是將GDSII文件和其他數(shù)據(jù)發(fā)送給制造廠,用于制造ASIC。將這些文件傳遞給制造廠被稱為“taping out”ASIC,因為在ASIC設(shè)計的早期,是使用磁帶將這些文件發(fā)送給鑄造廠:

在本文中,ASIC設(shè)計流程中的這些步驟已被概括。有許多細節(jié)被遺漏了,并不是所有的公司都遵循這個確切的流程。有時,步驟9(靜態(tài)時序分析)在設(shè)計流程的早期執(zhí)行,并且可能在流程中執(zhí)行多次。

本文的重點是用于仿真和合成的RTL建模,圖1-5中的步驟2和步驟3。此級別的建模處于設(shè)計過程的前端。時鐘樹、掃描鏈和時序分析等設(shè)計細節(jié)將在設(shè)計流程的后面介紹,不在本文的范圍之內(nèi)。在RTL級別,設(shè)計工程師專注于實現(xiàn)所需的功能;而不是實施細節(jié)。然而,理解在建模、仿真和合成的前端步驟之后會發(fā)生什么仍然很重要。RTL編碼風格會影響設(shè)計流程中后期使用的工具的有效性。

還有其他類型的ASIC技術(shù)不使用標準單元,如全定制、門陣列和結(jié)構(gòu)化ASIC。SystemVerilog可以以類似的方式用于設(shè)計這些其他類型的ASIC,盡管所涉及的軟件工具可能有所不同。所使用的綜合編譯器——以及這些編譯器支持的SystemVerilog語言結(jié)構(gòu)——可能與這些其他技術(shù)非常不同。

FPGA

FPGA是現(xiàn)場可編程門陣列(Field Programmable Gate Array)的縮寫。FPGA是一種集成電路,包含固定數(shù)量的邏輯塊,可在IC制造后進行重新配置(而ASIC的內(nèi)容和布局必須在制造前確定)。從歷史上看,F(xiàn)PGA不能包含ASIC那么多的功能,只能以較慢的時鐘速度運行,這是RTL級設(shè)計時的重要考慮因素。FPGA技術(shù)的最新進展顯著縮小了FPGA和ASIC之間的差異。通常,F(xiàn)PGA可用于實現(xiàn)與ASIC相同的功能。

FPGA包含一系列稱為可配置邏輯塊(CLB)的小型邏輯元件。一些FPGA供應(yīng)商將這些塊稱為邏輯陣列塊(LABs)。典型的CLB可能包含一個或多個查找表(LUT)、一些多路復(fù)用器(MUX)和存儲元件(如D型觸發(fā)器)。大多數(shù)FPGA中的查找表都是用邏輯運算(如AND、OR和XOR)編程的小型RAM。從LUT中選擇所需的操作允許以多種方式使用CLB,從簡單的AND或XOR門到更復(fù)雜的組合功能。某些FPGA中的CLB還可能具有其他功能,例如加法器。MUX允許組合結(jié)果直接從CLB輸出(異步輸出),或在存儲單元中輸出(同步輸出)。

FPGA使用包含數(shù)百或數(shù)千個CLB的陣列進行制造,以及可“編程”到所需CLB配置的可配置互連-FPGA還包含I/O焊盤,可配置為連接到CLB陣列的一列或一行。

復(fù)雜FPGA的典型設(shè)計流程如圖1-6所示。

pYYBAGPkkSyATqTLAAGYpPJ_0ec138.png

圖1-6:典型的基于RTL的FPGA設(shè)計

FPGA的前端設(shè)計流程類似于ASIC,但后端不同。FPGA的后端部分與ASIC的主要區(qū)別在于FPGA的布局和布線。對于ASIC,place and route軟件決定IC的制造方式。對于FPGA,綜合和布局布線軟件詳細說明了如何對FPGA進行編程。本文重點介紹前端步驟2和3,RTL建模和仿真,其中ASIC和FPGA設(shè)計之間幾乎沒有區(qū)別。

ASIC和FPGA的RTL編碼樣式

理想情況下,相同的RTL代碼可以同時用于ASIC或FPGA。在“RTL級別”工作時,工程重點是設(shè)計和驗證功能,而不必關(guān)心實施細節(jié)。綜合編譯器的作用是將RTL功能映射到特定的ASIC或FPGA技術(shù)。

對于ASIC和FPGA來說,大多數(shù)(但不是全部)RTL代碼都能很好地綜合。然而,這種普遍性也有例外。RTL模型的一些方面需要考慮設(shè)計是在ASIC還是FPGA中進行綜合,這些方面包括:

向量/矢量大小。ASIC在最大矢量寬度和矢量運算方面基本不受限制。在大向量上進行復(fù)雜操作需要大量邏輯門,但大多數(shù)ASIC中使用的標準單元架構(gòu)可以適應(yīng)這些操作。FPGA在這方面比較嚴格。由于可用CLB的數(shù)量或CLB之間互連路由的復(fù)雜性,預(yù)定義的CLB數(shù)量及其在FPGA中的位置可能會限制在非常大的向量上實現(xiàn)復(fù)雜操作的能力。ASIC和FPGA之間的這種差異意味著,即使在RTL抽象級別,設(shè)計工程師也必須牢記設(shè)計的功能會受到設(shè)備的限制。

復(fù)位。大多數(shù)ASIC單元庫包括同步和異步復(fù)位觸發(fā)器。設(shè)計工程師可以使用被認為最適合設(shè)計的復(fù)位類型來編寫RTL模型,一些FPGA沒有那么靈活,只有一種復(fù)位類型的觸發(fā)器(通常是同步的)。雖然綜合編譯器可以將帶有異步復(fù)位的RTL模型映射到門級同步復(fù)位中,或者反之亦然,但需要額外的邏輯門。許多FPGA還支持ASIC不具備的全局復(fù)位功能和預(yù)置上電上電觸發(fā)器的狀態(tài)。后面會更詳細地討論復(fù)位建模。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Verilog
    +關(guān)注

    關(guān)注

    28

    文章

    1352

    瀏覽量

    110449
  • System
    +關(guān)注

    關(guān)注

    0

    文章

    165

    瀏覽量

    37092
  • 驗證語言
    +關(guān)注

    關(guān)注

    0

    文章

    3

    瀏覽量

    6654
  • 編譯器
    +關(guān)注

    關(guān)注

    1

    文章

    1642

    瀏覽量

    49318
收藏 人收藏

    評論

    相關(guān)推薦

    cogoask講解fpgaASIC是什么意思

    原理圖、VHDL對數(shù)字系統(tǒng)建模,運用EDA軟件仿真、綜合,生成基于一些標準庫的網(wǎng)絡(luò)表,配置到芯片即可使用。它與ASIC區(qū)別是用戶不需要介入芯片的布局布線和工藝問題,而且可以隨時改變其邏輯功能,使用靈活
    發(fā)表于 02-27 17:46

    ASIC_FPGA_區(qū)別與聯(lián)系

    談?wù)?b class='flag-5'>ASIC_FPGA_區(qū)別與聯(lián)系,也許面試的時候能用到
    發(fā)表于 05-23 19:47

    ASIC、ASSP、SoC和FPGA之間到底有何區(qū)別

    工程師述文進行分享,內(nèi)容如下: 我經(jīng)常收到關(guān)于各類設(shè)備之間的差異的問題,諸如ASIC、ASSP、SoC和FPGA之間的區(qū)別問題。例如是SoC是ASIC嗎?或
    發(fā)表于 07-24 11:18

    FPGA、單片機、DSP、ASIC區(qū)別?

    ASIC是專用集成電路設(shè)計,FPGA是可編程邏輯陣列,DSP和單片機(MCU?)是不是有點像?這四個我只接觸過FPGA,就是自己布置邏輯單元,可以使用IP核,最后下到開發(fā)板驗證?,F(xiàn)在我想問:如果我要實現(xiàn)一個電子系統(tǒng),這四個方案有
    發(fā)表于 09-21 11:34

    ASICFPGA區(qū)別

    專用集成電路(ASIC)采用硬接線的固定模式,而現(xiàn)場可編程門陣列 (FPGA)則采用可配置芯片的方法,二者差別迥異??删幊唐骷悄壳暗男律α?,混合技術(shù)也將在未來發(fā)揮作用。   與其他技術(shù)一樣,有關(guān)
    發(fā)表于 07-19 06:24

    ASICFPGA有什么區(qū)別

      1、概念區(qū)別:  ASIC(專用集成電路)是一種在設(shè)計時就考慮了設(shè)計用途的IC?! ?b class='flag-5'>FPGA(現(xiàn)場可編程門陣列)也是一種IC。顧名思義,只要有合適的工具和適當?shù)膶I(yè)基礎(chǔ),工程師就可
    發(fā)表于 12-01 17:41

    ASIC、ASSP、SoC和FPGA之間到底有何區(qū)別?

    我經(jīng)常收到關(guān)于各類設(shè)備之間的差異的問題,諸如ASIC、ASSP、SoC和FPGA之間的區(qū)別問題。例如是SoC是ASIC嗎?或ASIC是SoC
    發(fā)表于 07-17 09:42 ?4.4w次閱讀

    一文看懂fpgaasic區(qū)別

    本文主要介紹了fpgaasic區(qū)別在哪里,FPGA現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。ASIC
    發(fā)表于 01-05 17:01 ?24.6w次閱讀

    探析FPGAASIC的原理和區(qū)別

    FPGA是可編程ASICASIC:專用集成電路,它是面向?qū)iT用途的電路,專門為一個用戶設(shè)計和制造的。
    的頭像 發(fā)表于 12-15 09:58 ?5525次閱讀

    ASICFPGA之間的區(qū)別和關(guān)系

    電子技術(shù)行業(yè)里面的攻城師們應(yīng)該對ASICFPGA和單片機這些名字都不陌生,但我相信并不是所有人都清楚ASICFPGA之間的區(qū)別和關(guān)系,下
    發(fā)表于 06-04 11:36 ?6291次閱讀

    FPGAASIC概念、基本組成及其應(yīng)用場景 FPGAASIC的比較

      FPGAASIC都是數(shù)字電路的實現(xiàn)方式,但它們有不同的優(yōu)缺點和應(yīng)用場景。本文將以通俗易懂的方式解釋FPGAASIC概念、基本組成、
    發(fā)表于 08-14 16:37 ?2456次閱讀

    FPGAASIC區(qū)別與聯(lián)系

      FPGAASIC作為數(shù)字電路的常見實現(xiàn)方式,其聯(lián)系和區(qū)別備受關(guān)注。本文將從FPGAASIC的基本
    發(fā)表于 08-14 16:38 ?3374次閱讀

    fpgaasic區(qū)別

    FPGA(現(xiàn)場可編程門陣列)和ASIC(專用集成電路)是兩種不同類型的集成電路,它們在設(shè)計靈活性、制造成本、應(yīng)用領(lǐng)域等方面有著顯著的區(qū)別。
    的頭像 發(fā)表于 03-26 15:29 ?1895次閱讀

    fpgaasic概念上有什么區(qū)別

    FPGA(現(xiàn)場可編程門陣列)和ASIC(應(yīng)用特定集成電路)在概念上存在明顯的區(qū)別。
    的頭像 發(fā)表于 03-27 14:12 ?1010次閱讀

    FPGAASIC區(qū)別 FPGA性能優(yōu)化技巧

    FPGAASIC區(qū)別 FPGA(現(xiàn)場可編程門陣列)和ASIC(專用集成電路)是兩種不同的集成電路技術(shù),它們在多個方面存在顯著的
    的頭像 發(fā)表于 12-02 09:51 ?393次閱讀